Sistemas y métodos para configurar un SOPC sin necesidad de utilizar una memoria externa.

Un circuito (100) integrado que comprende:

una estructura (110) de FPGA;

y

una interfaz (116) de comunicación;

en el que el circuito (100) integrado está adaptado para:

durante una primera etapa de inicialización, recibir datos de configuración de la interfaz a través de un primer enlace (126) de comunicación; y configurar la interfaz (116) de comunicación utilizando los datos de configuración de la interfaz para establecer un segundo enlace (106) de comunicación con un dispositivo (104) anfitrión exterior al dispositivo (100) de circuito integrado; y

durante una segunda etapa de inicialización, configurar inicialmente al menos una parte de la estructura (110) de FPGA utilizando datos recibidos a través del segundo enlace (106) de comunicación.

Tipo: Patente Europea. Resumen de patente/invención. Número de Solicitud: E17169092.

Solicitante: Altera Corporation.

Nacionalidad solicitante: Estados Unidos de América.

Dirección: 101 Innovation Drive San Jose, California CA 95134-2020 ESTADOS UNIDOS DE AMERICA.

Inventor/es: HOOI,WOI JIE, CHOE,KOK HENG.

Fecha de Publicación: .

Clasificación Internacional de Patentes:

  • H03K19/177 ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03K TECNICA DE IMPULSO (medida de las características de los impulsos G01R; modulación de oscilaciones sinusoidales por impulsos H03C; transmisión de información digital, H04L; circuitos discriminadores de detección de diferencia de fase entre dos señales de conteo o integración de ciclos de oscilación H03D 3/04; control automático, arranque, sincronización o estabilización de generadores de oscilaciones o de impulsos electrónicos donde el tipo de generador es irrelevante o esta sin especificar H03L; codificación, decodificación o conversión de código, en general H03M). › H03K 19/00 Circuitos lógicos, es decir, teniendo al menos dos entradas que actúan sobre una salida (circuitos para sistemas de computadores que utilizan la lógica difusa G06N 7/02 ); Circuitos de inversión. › dispuestos en forma matricial.

PDF original: ES-2818523_T3.pdf

 

Patentes similares o relacionadas:

Componente lógico programable, circuito de formación de claves y procedimiento para proporcionar una información de seguridad, del 11 de Diciembre de 2019, de Siemens Mobility GmbH: Componente lógico programable, que se configura por un flujo de bits , donde mediante el flujo de bits se configura un circuito de formación de […]

Circuito integrado digital protegido contra errores transitorios, del 9 de Octubre de 2019, de THALES: Circuito integrado digital que comprende un conjunto lógico que comprende un bloque lógico funcional, una unidad lógica de detección […]

Componente de procesamiento electrónico enchufable modular y sistema de procesamiento distribuido formado a partir del mismo, del 10 de Abril de 2019, de MRS Corporate, Inc: Un componente de procesamiento electrónico modular enchufable que comprende: una carcasa que tiene un conjunto de terminales conductores […]

Matriz de puertas programable por campo que comprende una pluralidad de bloques funcionales y dispositivo de control para una central eléctrica, del 21 de Diciembre de 2016, de FRAMATOME: Matriz de puertas programable por campo que comprende: una pluralidad de bloques funcionales (10a-d, 20, 30, 110a-h, 120a-d, 130a-d, 210a-e, […]

Células de lógica configurable, del 30 de Noviembre de 2016, de MICROCHIP TECHNOLOGY INCORPORATED: Un procesador, que comprende: un núcleo de unidad de procesamiento central (CPU), en particular un núcleo de CPU RISC; una pluralidad de periféricos […]

Lógica programable por software utilizando dispositivos magnetorresistivos de par de transferencia de espín, del 11 de Septiembre de 2013, de QUALCOMM INCORPORATED: Una formación lógica programable, que comprende una pluralidad de dispositivos de empalme de túnel magnético, MTJ, de par de transferencia deespín, dispuestos […]

lógica programable por software utilizando dispositivos magnetorresistivos de par de transferencia por rotación, del 25 de Julio de 2012, de QUALCOMM INCORPORATED: Una matriz lógica programable, que comprende una pluralidad de dispositivos de unión de túnel magnético de par de transferencia por rotación, MTJ, dispuestos […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .