CIP-2021 : G06F 13/42 : Protocolo de transferencia para bus, p. ej. interbloqueo; Sincronización.
CIP-2021 › G › G06 › G06F › G06F 13/00 › G06F 13/42[2] › Protocolo de transferencia para bus, p. ej. interbloqueo; Sincronización.
G FISICA.
G06 CALCULO; CONTEO.
G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N).
G06F 13/00 Interconexión o transferencia de información u otras señales entre memorias, dispositivos de entrada/salida o unidades de procesamiento (circuitos de interfaz para dispositivos de entrada/salida específicos G06F 3/00; sistemas multiprocesadores G06F 15/16).
G06F 13/42 · · Protocolo de transferencia para bus, p. ej. interbloqueo; Sincronización.
CIP2021: Invenciones publicadas en esta sección.
Procedimiento de restauración de la configuración de profibus y del sistema de red profibus.
(05/07/2017) Un procedimiento de restauración de una configuración de profibus, que comprende:
recibir un comando de restauración de configuración mediante un dispositivo de restauración de configuración de un sistema de red profibus; y
emitir la información de restauración creada;
caracterizado por que el procedimiento comprende además recibir una imagen binaria desde un dispositivo maestro del sistema de red profibus, por el dispositivo de restauración de configuración ;
en el que la imagen binaria incluye datos codificados sobre al menos una entre la información básica del dispositivo esclavo , la información de configuración de usuario y la información de configuración del sistema de red de profibus;
crear información de restauración…
Bus serie de múltiples salidas con detección de ubicación y procedimiento.
(05/07/2017). Solicitante/s: HEWLETT-PACKARD DEVELOPMENT COMPANY, L.P.. Inventor/es: EVANS,DUANE MARTIN.
Un dispositivo esclavo para ser conectado a un dispositivo maestro por un bus serie de múltiples salidas que tiene una línea de datos , comprendiendo el dispositivo esclavo :
una posición de memoria que contiene una secuencia de bits que incluye al menos un bit cero; caracterizado por
circuitería que, en respuesta a recibir un comando de lectura del dispositivo maestro , transmite la secuencia de bits en la línea de datos.
PDF original: ES-2635339_T3.pdf
Método y dispositivo para la transmisión de datos en serie con una tasa de datos conmutable.
(07/06/2017) Método para transmitir datos en un sistema de bus con al menos dos estaciones participantes o participantes del bus, los cuales intercambian tramas de datos mediante el sistema de bus, donde las tramas de datos enviadas presentan una estructura lógica según la especificación CAN ISO 11898-1, donde la longitud temporal del bit dentro de la trama de datos puede asumir al menos dos valores diferentes, donde para una primer área predeterminable dentro de la trama de datos la longitud temporal del bit es mayor o igual que un valor mínimo predeterminado de por ejemplo un microsegundo y en al menos una segunda área predeterminable…
Método para configurar automáticamente una ID en una comunicación en anillo UART.
(01/02/2017) Un método para configurar automáticamente ID en comunicación de anillo UART en la que se forma una maestra y se forma una pluralidad de esclavas en una red tipo anillo, el método se caracteriza por:
Inicializar la maestra para generar una ID maestra (etapa de inicialización);
recibir, mediante la pluralidad de esclavas (11 ~ 14), la ID maestra, configurando sus propios ID al agregar la ID maestra a un valor de referencia y generar el ID fijo (etapa de configuración de ID esclava);
cambiar, mediante la pluralidad de esclavas (11 ~ 14), su propia ID basado en si su propia ID es igual que la ID recibida, recibir, por la maestra , las ID generadas por la pluralidad de esclavas (11 ~ 14) y cambiar un valor actualmente más alto de ID de esclava almacenados en la maestra en respuesta a valores de ID…
Actuador con interfaz USB.
(14/12/2016). Solicitante/s: SIPOS Aktorik GmbH. Inventor/es: FICHTE,VLADIMIR, RAITHEL,ULRICH.
Actuador , en el que está configurada una interfaz USB , a través de la que pueden leerse y/o modificarse parámetros y/o variables de estado del actuador , caracterizado porque la interfaz USB está insertada de manera hermética según una categoría de protección de al menos IP 67 en una abertura de carcasa , en el que a la interfaz USB está conectado un circuito electrónico , que puede conmutarse al menos entre un primer modo y un segundo modo, y el circuito electrónico en la interfaz USB proporciona en el primer modo un anfitrión de USB y en el segundo modo un dispositivo USB.
PDF original: ES-2615205_T3.pdf
Aparato para establecer una red de dispositivos periféricos PROFIBUS descentralizados.
(09/11/2016) Un aparato para el establecimiento de una red de PROFIBUS DP que incluye un dispositivo maestro , y una pluralidad de dispositivos esclavos , que realizan una comunicación a través de Profibus, comprendiendo el aparato:
una herramienta de configuración configurada para proporcionar al dispositivo maestro información de configuración de red de Profibus DP, mediante la generación de información de configuración de red de Profibus DP, estando el aparato caracterizado por que:
en el que la herramienta de configuración incluye un módulo automático de configuración , configurado para solicitar al dispositivo…
Procedimiento de control de acceso de sistema de memoria de doble puerto.
(02/11/2016) Un procedimiento de control de acceso de un sistema de memoria de doble puerto, comprendiendo el procedimiento:
solicitar, mediante un primer procesador , un acceso desde una memoria de doble puerto ; y
transmitir, mediante la memoria de doble puerto , una señal de resultado de acuerdo con la petición de acceso al primer procesador ,
en el que la señal de resultado comprende una primera señal de resultado para notificar el éxito de acceso, una segunda señal de resultado para notificar un fallo de acceso, y una tercera señal de resultado para notificar una retención de acceso;
caracterizado porque la transmisión de la señal de resultado comprende:
transmitir una señal de admisión de acceso correspondiente a la primera señal de resultado; y
transmitir una señal…
Dispositivo de red y método de transmisión de información.
(26/10/2016) Un dispositivo de red que comprende: una tarjeta de control principal y una tarjeta de servicio , en donde la tarjeta de control principal comprende un procesador y un circuito integrado de conmutación , comprendiendo la tarjeta de servicio un componente de capa física y el componente de capa física comprende múltiples puertos;
el circuito integrado de conmutación está conectado al componente de capa física utilizando un bus del sistema ;
el bus del sistema está constituido por un enlace de serializador/deserializador, SerDes;
el componente de capa física está configurado para insertar, por separado, según una regla preestablecida, una primera información de control de…
Procedimiento y dispositivo para la adaptación de la seguridad de transmisión de datos en un sistema de bus serial.
(14/09/2016). Solicitante/s: ROBERT BOSCH GMBH. Inventor/es: HARTWICH, FLORIAN.
Procedimiento para la transmisión de datos serial en un sistema de bus, con al menos dos unidades de procesamiento de datos participantes, que intercambian mensajes a través del bus, presentando los mensajes enviados, una estructura lógica según la norma CAN ISO 11898-1, comprendiendo la estructura lógica un bit de inicio de trama, un campo de arbitraje, un campo de control, un campo de datos, un campo CRC, un campo de reconocimiento y una secuencia de fin de trama, comprendiendo el campo de control, un código de longitud de datos, el cual comprende una información sobre la longitud del campo de datos, caracterizado por que en dependencia del valor de una condición de conmutación (UB3) asignada, el campo CRC de los mensajes, puede presentar al menos dos cantidades diferentes de bits, iniciándose al inicio de un mensaje, el cálculo en paralelo de al menos dos sumas de verificación CRC mediante diferentes polinomios generadores.
PDF original: ES-2607614_T3.pdf
Proporcionar cola de comandos en memorias incorporadas.
(20/07/2016). Solicitante/s: QUALCOMM INCORPORATED. Inventor/es: SHACHAM,ASSAF, YAHALOM,TOM, ZACKS-SHTRAUSS,AVIAD.
Un ordenador central que comprende:
un transceptor configurado para transmitir señales a y recibir señales desde un dispositivo compatible con una norma de Tarjeta Multimedia incorporada, eMMC; y
un sistema de control acoplado operativamente al transceptor y caracterizado por estar configurado para:
emitir un comando al dispositivo para determinar un estado de un registro de estado de cola, QSR, en el dispositivo; determinar un final próximo a una transferencia de datos actual desde el dispositivo; y
recibir una respuesta desde el dispositivo con información sobre el QSR del dispositivo antes del final próximo.
PDF original: ES-2650121_T3.pdf
Método y dispositivo para incrementar la capacidad de transmisión de datos en un sistema de bus en serie.
(13/07/2016) Método para la transmisión de datos en serie en un sistema de bus con al menos dos unidades de procesamiento de datos participantes que intercambian mensajes mediante el bus, donde los mensajes enviados presentan una estructura lógica según la norma CAN ISO 11898-1, donde la estructura lógica comprende un bit de inicio de trama, un campo de arbitraje, un campo de control, un campo de datos, un campo CRC, un campo de acuse de recibo y una secuencia de fin de trama, donde el campo de control comprende un código de longitud de datos que contiene información sobre la longitud del campo de datos, caracterizado porque el campo de datos de mensajes transmitidos, desviándose…
Método y dispositivo para adaptar la seguridad de transmisión de datos en un sistema de bus en serie.
(06/07/2016). Solicitante/s: ROBERT BOSCH GMBH. Inventor/es: HARTWICH, FLORIAN.
Método para la transmisión de datos en serie en un sistema de bus con al menos dos unidades de procesamiento de datos participantes que intercambian mensajes mediante el bus, donde los mensajes enviados presentan una estructura lógica según la norma CAN ISO 11898-1, donde la estructura lógica comprende un bit de inicio de trama, un campo de arbitraje, un campo de control, un campo de datos, un campo CRC, un campo de acuse de recibo y una secuencia de fin de trama, donde el campo de control comprende un código de longitud de datos que contiene información sobre la longitud del campo de datos, caracterizado porque en función del contenido del código de longitud de datos el campo CRC de mensajes transmitidos puede presentar al menos dos cantidades de bits diferentes, donde al inicio de un mensaje el cálculo de al menos dos sumas de verificación CRC se inicia paralelamente mediante polinomios generadores diferentes.
PDF original: ES-2595155_T3.pdf
Sistema de terminaciones internas de bus con pines configurables.
(06/07/2016) Un sistema de terminaciones de bus con pines configurables, que comprende:
un conector de bus anexado a un extremo de un bus y configurado para conectar eléctricamente el bus a un conector de entrada de un nodo , comprendiendo el nodo una resistencia de terminaciones internas de bus que, como opción, se conecta en base a una configuración seleccionada del conector de bus, comprendiendo este último:
un primer pin de salida de bus ; un segundo pin de salida de bus ; y los pines de resistor de terminaciones primero y segundo , siendo configurables el primero y el segundo resistor de terminaciones con pines configurables en una primera configuración de…
Comunicación internodal directa escalable sobre una interconexión de componentes periféricos expreso - (Peripheral Component Interconnect Express (PCIE)).
(01/06/2016). Solicitante/s: HUAWEI TECHNOLOGIES CO., LTD.. Inventor/es: SHI,GUANGYU, EGI,NORBERT.
Un método de comunicación de datos a través de un puenteado no transparente (NTB) de una interconexión de componentes periféricos expreso (PCIe) que comprende:
transmitir un primer mensaje "posted write" a un procesador remoto a través del NTB, en donde el primer mensaje "posted write" indica la intención de transferir los datos al procesador remoto; y
recibir un segundo mensaje "posted write" en respuesta al primer mensaje "posted write", en donde el segundo mensaje "posted write" indica una lista de direcciones de destino para los datos.
PDF original: ES-2645486_T3.pdf
Sistema maestro-esclavo dinámicamente direccionable, así como procedimiento para el direccionamiento dinámico de unidades esclavas.
(13/04/2016) Sistema maestro-esclavo para la adjudicación dinámica de direcciones de unidades esclavas , que comprende un unidad maestra con una salida digital para la puesta a disposición de una secuencia serial de señales (S) y por lo menos dos unidades esclavas , en donde cada una de las unidades esclavas presenta una memoria digital serial con una magnitud de un bit y una entrada (3a) y una salida (3b), en donde las unidades esclavas están conectadas entre sí en serie a través de las entradas (3a) y de las salidas (3b) por intermedio de un conductor de señales y en donde la entrada (3a) de una primera unidad esclava está conectada a través del conductor de señales con la salida digital de la unidad maestra , en donde el sistema maestro-esclavo está…
Dispositivo de extremo frontal analógico con interfaz de dos cables.
(06/04/2016) Un dispositivo analógico de extremo frontal (AFE) que comprende:
al menos un conversor (ADC) programable de analógico a digital, preferentemente un conversor sigma-delta;
una interfaz conmutable en serie para operar en un modo de interfaz en serie bidireccional estándar que soporta al menos tres clavijas externas, acopladas con una línea de entrada de datos (SDI), una línea de salida de datos (SDO) y una línea de reloj (SCK) respectivamente, y en un modo de interfaz en serie de dos cables unidireccional, en el que el modo de interfaz en serie de dos cables unidireccional sólo utiliza una entrada de reloj (SCK) y una línea de señal de salida de datos (SDO), y en el que el ADC opera en…
Interfaz periférica serie.
(30/03/2016). Ver ilustración. Solicitante/s: OBERTHUR TECHNOLOGIES. Inventor/es: Chamley,Olivier, MORIN,NICOLAS.
Un método de comunicación entre un dispositivo esclavo y un dispositivo maestro que usa una interfaz periférica serie , comprendiendo la interfaz periférica serie una línea de selección de esclavo , comprendiendo el método en el dispositivo esclavo :
indicar una solicitud de interrupción al dispositivo maestro cambiando un estado de la línea de selección de esclavo desde una primera indicación de estado de un estado inactivo a una segunda indicación de estado de un estado activo.
PDF original: ES-2643437_T3.pdf
Unidad de CRUM montable y desmontable en una unidad consumible de un aparato de formación de imágenes, y aparato de formación de imágenes que utiliza la misma.
(28/03/2016) Unidad de Monitorizador de Unidades Recambiables por el Cliente, CRUM, que comprende:
un circuito de extracción de energía configurado para, cuando se recibe una señal de reloj desde un aparato de formación de imágenes, extraer energía de un valor alto de la señal de reloj y almacenar la energía extraída en un elemento capacitivo (214b); y
un controlador configurado para funcionar usando la energía extraída,
caracterizada por que la señal de reloj tiene una primera anchura de impulso en una sección de datos, en la que se recibe y se transmite una señal de datos, y tiene una segunda anchura de impulso, que es diferente de la primera anchura…
Interfaces de alta velocidad multi-carril para una interfaz en serie síncrona de alta velocidad (HSI), y sistemas y procedimientos relacionados.
(23/03/2016) Un dispositivo electrónico configurado para operar usando un protocolo de interfaz en serie síncrona de alta velocidad modificado, HSI, que comprende:
una interfaz de comunicaciones de transmisión que comprende:
medios para proporcionar una trayectoria de datos de protocolo HSI configurada para transportar datos desde el dispositivo electrónico;
medios para proporcionar una trayectoria disponible de protocolo HSI configurada para portar una señal READY conforme al protocolo HSI; y
medios para proporcionar una trayectoria de indicador de protocolo HSI configurada para portar una señal FLAG;
en el que la interfaz de comunicaciones de transmisión comprende adicionalmente:
medios para proporcionar…
Sincronización de contador de tramas USB basado en tiempo de medios para bus serie wifi.
(23/03/2016). Solicitante/s: QUALCOMM INCORPORATED. Inventor/es: WANG,XIAODONG, RAISSINIA,ALIREZA, HUANG,XIAOLONG, TSFATY,YOSSEF, RAVEENDRAN,VIJAYALAKSHMI RAJASUNDARAM.
Un procedimiento para el funcionamiento de un dispositivo de bus serie universal, USB, en una red, comprendiendo el procedimiento:
recibir una o más tramas USB desde un dispositivo principal a través de la red, en el que la una o más tramas USB se encapsulan en uno o más paquetes de datos basándose en un protocolo de comunicaciones asociado con la red; caracterizado por sincronizar una señal de reloj local del dispositivo USB con una señal de reloj del dispositivo principal mediante un mecanismo de sincronización de reloj del protocolo de comunicaciones;
determinar un número de tramas USB transmitidas por el dispositivo principal basándose, al menos en parte, en la señal de reloj local sincronizada; y
procesar la una o más tramas USB basándose, al menos en parte, en el número de tramas USB transmitidas por el dispositivo principal.
PDF original: ES-2638212_T3.pdf
Sistema de pilotaje de un equipo de red del tipo chasis modular con láminas interconectadas, especialmente del tipo ATCA.
(27/01/2016) Equipo de red, del tipo chasis modular que incluye:
• una pluralidad de láminas amovibles , comprendiendo cada lámina medios capaces de entregar informaciones de lámina relativas a datos de estado o a parámetros eléctricos o físicos medidos o detectados en la lámina;
• una tarjeta de fondo de rack que recibe las láminas e incluye un enrutamiento de enlaces de red capaz de acoplar las láminas entre ellas;
• bloques de alimentación y de ventilación ;
• una tarjeta de pilotaje general , capaz de:
• controlar los bloques de alimentación y de ventilación; y
• entregar información de chasis relativa a datos de estado o a parámetros eléctricos o físicos medidos o detectados en el chasis:
• un bus en serie , configurado en la tarjeta de…
Dispositivo de memoria, placa de circuito, receptáculo de líquido, procedimiento para aceptar de un circuito anfitrión datos para escribir en una sección de memoria de datos, y sistema que incluye un dispositivo de memoria eléctricamente conectable a un circuito anfitrión.
(06/01/2016) Un dispositivo de memoria eléctricamente conectable a un circuito anfitrión, que comprende:
una sección de memoria de datos ;
un circuito de control de memoria que recibe, desde el circuito anfitrión, datos que incluyen primeros datos para ser escritos en la sección de memoria de datos y segundos datos generados a partir de los primeros dados; determina la consistencia de los primeros datos y los segundos datos; y
caracterizado porque el circuito de control de memoria transmite un resultado de la determinación al circuito anfitrión,
y caracterizado también porque
los segundos datos son datos invertidos de los primeros datos,
durante una operación de escritura desde el circuito anfitrión al dispositivo de memoria , el circuito de control de memoria está dispuesto para recibir en serie desde el circuito anfitrión:
datos…
Sistema de Ejecución Determinista en Tiempo, Distribuida y Sincronizada para Aplicaciones de Control, Test y Medida.
(01/12/2015) Sistema de ejecución determinista en tiempo, distribuida y sincronizada para aplicaciones de control, test y medida.
Sistema de ejecución determinista en tiempo distribuida sincronizada para módulos (M0, ..., Mn) de control, test y medida que comparten al menos una señal de disparo y una señal de reloj, y que comprenden un procesador determinista en tiempo , que usa la señal de reloj y una o más de las señales de disparo compartidas por todos los módulos (M0, ..., Mn) para ejecutar un programa distribuido en los módulos (MO, ..., Mn) con control preciso del instante de ejecución de cada instrucción y para sincronizar la ejecución de todos o parte del conjunto…
Método y dispositivo de transmisión en serie de datos adaptada a la capacidad de memoria.
(09/09/2015) Método de transmisión en serie de datos en un sistema de bus con al menos dos unidades de procesamiento de datos participantes que intercambian mensajes a través del bus, donde los mensajes enviados tienen una estructura lógica de acuerdo al estándar CAN-ISO 11898-1, donde la estructura lógica comprende un bit de arranque de trama, un campo de arbitraje, un campo de control, un campo de datos, un campo CRC, un campo de acuse de recibo y una secuencia de fin de trama, donde el campo de control contiene un código de longitud de datos, que comprende un elemento de información relativo a la longitud del campo de datos, caracterizado porque, cuando existe una primera condición de conmutación, el campo de datos de los mensajes puede comprender más de ocho bytes en una manera que difiere del estándar CAN-ISO 11898-1, interpretándose…
Método y dispositivo para la transmisión en serie de datos con un tamaño flexible de mensajes y una longitud de bits variable.
(09/09/2015) Método para la transmisión en serie de datos en un sistema de bus con al menos dos participantes del bus que intercambian mensajes mediante el bus, donde los mensajes enviados presentan una estructura lógica según la norma CAN ISO 11898-1, caracterizado porque al estar presente una primera identificación (EDL), desviándose de la norma CAN ISO 11898-1, el campo de control de los mensajes puede comprender más de seis bits y al estar presente la primera identificación (EDL), desviándose de la norma CAN ISO 11898-1, el campo de control de los mensajes puede comprender más de ocho bytes, donde para determinar el tamaño del campo de datos los valores de los cuatro bits del código de longitud de datos se interpretan desviándose al…
Método y dispositivo para la transmisión en serie de datos con un tamaño flexible de mensajes y una longitud de bits variable.
(09/09/2015) Método para la transmisión de datos en serie en un sistema de bus con al menos dos participantes del bus que intercambian mensajes mediante el bus, donde los mensajes enviados presentan una estructura lógica según la norma CAN ISO 11898-1, donde la estructura lógica comprende un bit de inicio de trama, un campo de arbitraje, un campo de control, un campo de datos, un campo CRC, un campo de acuse de recibo y una secuencia de fin de trama, donde el campo de control comprende un código de longitud de datos que contiene información sobre la longitud del campo de datos, caracterizado porque en caso de presentarse una primera identificación (EDL) el campo…
Método y dispositivo para la transmisión en serie de datos con un tamaño flexible de mensajes y una longitud de bits variable.
(09/09/2015) Método para la transmisión de datos en serie en un sistema de bus con al menos dos participantes del bus que intercambian mensajes mediante el bus, donde los mensajes enviados presentan una estructura lógica según la norma CAN ISO 11898-1, donde la estructura lógica comprende un bit de inicio de trama, un campo de arbitraje, un campo de control, un campo de datos, un campo CRC, un campo de acuse de recibo y una secuencia de fin de trama, donde el campo de control comprende un código de longitud de datos que contiene información sobre la longitud del campo de datos, caracterizado porque en caso de presentarse una primera identificación (EDL) el campo de datos de los mensajes comprende más de seis bits, desviándose de la norma CAN ISO 11898-1, donde la primera identificación (EDL) se efectúa a través de un bit recesivo en el campo de…
Método y dispositivo para incrementar la capacidad de transmisión de datos en un sistema de bus en serie.
(13/05/2015) Método para la transmisión de datos en serie en un sistema de bus con al menos dos unidades de procesamiento de datos participantes que intercambian mensajes mediante el bus, donde los mensajes enviados presentan una estructura lógica según la norma CAN ISO 11898-1, donde la estructura lógica comprende un bit de inicio de trama, un campo de arbitraje, un campo de control, un campo de datos, un campo CRC, un campo de acuse de recibo y una secuencia de fin de trama, donde el campo de control comprende un código de longitud de datos que contiene información sobre la longitud del campo de datos, caracterizado porque en caso de presentarse una primera condición de conmutación…
(04/06/2014) Un método de operación de un sistema de comunicaciones que comprende una estación de transmisión y una estación de recepción,
comprendiendo el método en la estación de transmisión:
codificar una señal de reloj con datos para formar señales codificadas para su transmisión, en donde los datos pueden ser datos de carga útil y datos de comando, siendo dichos datos de comando proporcionados para controlar la operación de la estación de recepción;
transmitir las señales codificadas hasta la estación de recepción;
comprendiendo el método en la estación de recepción:
descodificar las señales codificadas para extraer la señal de reloj y los datos, sin recibir una señal de reloj explícita y separada;
procesar los datos bajo el control de la señal de reloj descodificada,
en donde el método comprende además:
cuando…
Facilitar operaciones de entrada/salida en modo transporte entre un subsistema de canal y dispositivos de entrada/salida.
(29/01/2014) Un método para realizar una operación de entrada/salida (I/O) iniciada por una instrucción de operación I/O en unsistema de ordenador anfitrión configurado para comunicación con una unidad de control , comprendiendoel método:
enviar, mediante un subsistema de canal en el sistema de ordenador anfitrión, un mensaje de solicitud de registrode proceso (PRLI) a la unidad de control para inicializar un enlace entre el subsistema de canal y la unidad de control,incluyendo el mensaje de solicitud de PRLI un campo que tiene un valor que indica si el subsistema de canalsoporta transferencia de datos bidireccional;
recibir un…
Dispositivo de memoria, placa de circuito, receptáculo de líquido, procedimiento para aceptar de un circuito anfitrión datos para escribir en una sección de memoria de datos, y sistema que incluye un dispositivo de memoria eléctricamente conectable a un circuito anfitrión.
(22/01/2014) Un dispositivo de memoria eléctricamente conectable a un circuito anfitrión , que comprende: una sección de memoria de datos no volátil ;
una sección de recepción de datos (M15) dispuesta para recibir, desde el circuito anfitrión, datos que incluyen primeros datos para ser escritos en la sección de memoria de datos y segundos datos generados a partir de los primeros datos;
una sección de determinación (M19) dispuesta para determinar la consistencia de los datos recibidos por la sección de recepción de datos; y
una sección de transmisión de datos (M15) dispuesta para transmitir un resultado de la determinación al circuito anfitrión;
en el que la sección de determinación (M19) está dispuesta para determinar si los primeros datos y los segundos datos son consistentes unos con otros,
caracterizado porque
los…
Dispositivo electrónico, método de control del mismo y medio de grabación.
(11/09/2013) Una impresora que es conectable a un dispositivo externo , que comprende:
una tarjeta principal ;
una tarjeta de interfaz que se conecta de forma desmontable a la tarjeta principal ;un primer conector de USB que se instala sobre el lado de la tarjeta de interfaz , el primerconector de USB que es conectable al dispositivo externo ;
un segundo conector de USB que se instala sobre el lado de la tarjeta principal , el segundoconector de USB que es conectable al dispositivo externo ;
una unidad de selección que selecciona exclusivamente uno del primer conector de USB sobre el lado de la tarjeta de interfaz y el segundo conector de USB sobre el lado de latarjeta principal ;
un…