CIP-2021 : H04L 7/02 : Control de velocidad o de fase por medio de las señales de código recibidas,

no conteniendo las señales ninguna información de sincronización especial.

CIP-2021HH04H04LH04L 7/00H04L 7/02[1] › Control de velocidad o de fase por medio de las señales de código recibidas, no conteniendo las señales ninguna información de sincronización especial.

H ELECTRICIDAD.

H04 TECNICA DE LAS COMUNICACIONES ELECTRICAS.

H04L TRANSMISION DE INFORMACION DIGITAL, p. ej. COMUNICACION TELEGRAFICA (disposiciones comunes a las comunicaciones telegráficas y telefónicas H04M).

H04L 7/00 Disposiciones para sincronizar el receptor con el emisor.

H04L 7/02 · Control de velocidad o de fase por medio de las señales de código recibidas, no conteniendo las señales ninguna información de sincronización especial.

CIP2021: Invenciones publicadas en esta sección.

Método y sistema para generación de señal multipunto con portadoras locales sincronizadas en fase.

(03/04/2019) Un método para distribuir señales sinusoidales, que comprende: aplicar señales sinusoidales de primera y segunda entrada con frecuencia portadora f a las entradas primera y segunda, respectivamente, de un sistema que comprende una primera red de árbol acoplada a la primera entrada y una segunda red de árbol acoplada a la segunda entrada, teniendo la primera red de árbol una pluralidad de ramas y la segunda red de árbol que tiene una pluralidad de ramas , el sistema tiene una pluralidad de pares de nodos, cada uno de los cuales incluye un primer nodo en una rama de la primera red de árboles y un segundo nodo en una rama de la segunda red de árbol, estando cada par de nodos de la pluralidad de pares de nodos en una ubicación diferente y en donde los primeros nodos de…

Búsqueda de celda inicial en sistemas de comunicación inalámbrica.

(16/11/2016) Un método para identificar un grupo de códigos representativo de un número predeterminado de estaciones base que pueden incluir una estación de base con la cual una unidad de transmisión/recepción puede sincronizar para comunicarse, que comprende: introducción de un desplazamiento de chip dentro de una trama en un primer correlador ; introducción de múltiples muestras de chips en las cuales un código de sincronización primaria, PSC, ha sido detectado dentro del primer correlador; estando el método caracterizado por lo siguiente: la introducción de un pico del PSC en un segundo correlador y la toma…

Protección de transmisor eficaz de radios completamente de exterior.

(09/11/2016) Un método de sincronización de una primera unidad de radio con una segunda unidad de radio asociada a un sistema de radios completamente de exterior, comprendiendo el método: recibir, en la primera unidad de radio y la segunda unidad de radio, respectivamente, una señal de comunicación desde un origen de comunicación común; recibir, en la primera unidad de radio y la segunda unidad de radio, respectivamente, una señal de referencia desde un origen de referencia común; sincronizar la señal de comunicación en cada una de la primera unidad de radio y la segunda unidad de radio con la señal de referencia de manera que la primera unidad de radio genera una primera señal de salida y la segunda unidad de radio genera una segunda señal de salida, teniendo dichas…

Sistema de bus de campo con espectro disperso.

(14/01/2015) Aparato de bus de campo para operar en un sistema de bus de campo que presenta varios abonados en serie, entre ellos el aparato de bus de campo como un abonado local y un abonado conectado como entrante , así como un abonado conectado como saliente , que incluye: • una interfaz de llegada para recibir una señal de reloj de espectro disperso que llega del abonado conectado como entrante , • una interfaz de salida para emitir una señal de reloj de espectro disperso saliente hacia el abonado conectado como saliente , • un equipo emisor-receptor para el abonado conectado como entrante , • un equipo emisor-receptor para el abonado conectado como saliente , • un reloj de impulsos local de espectro…

Dispositivo de restauración de datos de reloj.

(16/04/2014) Un dispositivo de restauración de datos de reloj que restaura una señal y datos de reloj en base a una señal digital de entrada, y que comprende: una sección de muestreador, que recibe una entrada de una señal de reloj CKXA, una señal de reloj CKXB, y un señal de reloj CK que tiene el mismo ciclo T así como una entrada de la señal digital y que muestrea, mantiene, y emite, en cada enésimo periodo T(n) del ciclo, un valor DXA(n) de la señal digital en el tiempo tXA indicado por la señal de reloj CKXA, un valor DXB(n) de la señal digital en el tiempo tXB indicado por la señal de reloj CKXB, y un valor D(n) de la señal digital en el tiempo tC indicado por…

Dispositivo de recuperación de datos de reloj.

(30/01/2013) Un dispositivo de recuperación de reloj / datos para recuperar una señal de reloj y datos, en base a una señal digital de entrada, que comprende: un muestreador para recibir una entrada de una señal CK de reloj y una señal CKX de reloj, que tienen el mismo ciclo T, y también recibir una entrada de la señal digital; proporcionar una primera señal aplicando un desfase, -Voff, a la señal digital, proporcionar una segunda señal aplicando un desfase, +Voff, a la señal digital, y, en cada n-ésimo periodo T(n) de este ciclo, muestrear, retener y emitir un valor digital DA(n) de la primera señal y un valor digital DB(n) de la segunda señal, en un momento tC indicado por la señal CK de reloj, y muestrear, retener y emitir un valor digital DXA(n) de la primera señal y un valor digital…

Procedimiento para generar trama de enlace descendente, y procedimiento para búsqueda de celdas.

(08/05/2012) Un procedimiento de generación de una trama de enlace descendente que incluye una señal de sincronización primaria y señales de sincronización secundarias, que comprende: generación de una primera secuencia corta y una segunda secuencia corta que indican la información de grupo de celdas; generación de una primera secuencia de aleatorización y una segunda secuencia de aleatorización determinadas por la señal de sincronización primaria; generación de una tercera secuencia de aleatorización determinada por un grupo de secuencias cortas -el sistema de comunicación inalámbrica usa una pluralidad de secuencias cortas y la pluralidad de secuencias cortas están agrupadas en una pluralidad de grupos de…

Método de intercambio de información entre unidades digitales en un sistema distribuido.

(02/05/2012) Método de intercambio de información entre unidades digitales en un sistema distribuido, comprendiendo dicho sistema distribuido una unidad maestra que tiene un tiempo de ciclo de reloj maestro nominal y al menos una unidad esclava que tiene un tiempo de ciclo de reloj esclavo nominal, comprendiendo dicho método: - transferir desde dicha unidad maestra una trayectoria determinada a dicha unidad esclava, comprendiendo 5 dicha transferencia: - muestrear en dicha unidad maestra dicha trayectoria determinada cada paso de tiempo maestro para obtener muestras maestras; - transmitir dichas muestras maestras desde dicha unidad maestra a dicha unidad esclava; - recibir dichas muestras maestras en dicha unidad esclava en…

Procedimiento de seguimiento de la fase de una señal modulada mediante modulación de fase continua y dispositivo de sincronización que implementa el procedimiento.

(27/04/2012) Procedimiento de seguimiento de la fase de una señal modulada mediante una modulación de fase continua con M estados, muestreada de tal modo que se obtengan al menos dos muestras por periodo de símbolo y tratada por porción de N símbolos, dicho procedimiento caracterizándose porque: - se determina un vector complejo V (n) representativo del estado de amplitud y de fase de la señal recibida para cada periodo de símbolo con una desviación de un medio periodo de símbolo con respecto al ritmo de símbolo del receptor; - se realiza una medición de nivel para cada periodo de símbolo sobre la parte real o imaginaria…

SISTEMA Y METODO PARA COMPENSAR UNA OBLICUIDAD ENTRE UNA PRIMERA SEÑAL DE RELOJ Y UNA SEGUNDA SEÑAL DE RELOJ.

(16/08/2007). Ver ilustración. Solicitante/s: HEWLETT-PACKARD DEVELOPMENT COMPANY, L.P.. Inventor/es: ADKISSON,RICHARD W.

Sistema y método para compensar la oblicuidad en un sincronizador programable de reloj para efectuar la transferencia de datos entre unos primeros circuitos dispuestos en un primer dominio de reloj y unos segundos circuitos dispuestos en un segundo dominio de reloj. En una realización del sistema, se proporciona un detector de fase para detectar una fase entre la primera y segunda señales de reloj. Un detector del estado de oblicuidad, dispuesto en comunicación con el detector de fase, es capaz de funcionar para generar una señal de estado de oblicuidad que rastrea una relación de fase entre las señales de reloj. Un generador de señales de control del sincronizador responde a la señal de estado de oblicuidad generando al menos una señal de control para compensar la oblicuidad entre la primera señal de reloj y la segunda señal de reloj.

METODO DE SELECCION DE UN PATRON DE SINCRONIZACION A PARTIR DE UNA SEÑAL DE PRUEBA.

(16/06/2006). Ver ilustración. Solicitante/s: TELEFONAKTIEBOLAGET L M ERICSSON (PUBL). Inventor/es: TIMUS, BOGDAN.

Un método de medida de la calidad de una señal, cuyo método incluye: enviar una señal de prueba desde un extremo emisor a un extremo receptor de una conexión, almacenar una copia de la mencionada señal de prueba en el mencionado extremo receptor, y medir la similaridad entre la mencionada copia almacenada de la mencionada señal de prueba y la señal recibida en el mencionado extremo receptor, seleccionar una secuencia de patrones de sincronización diferentes directamente desde la mencionada copia almacenada de la mencionada señal de prueba; determinar a parir de la mencionada señal recibida, una secuencia de segmentos de la señal que coincida mejor con la mencionada secuencia del patrón de sincronización mencionado; y sincronizar la mencionada señal recibida con la mencionada secuencia de segmentos de la señal, sincronizando por tanto la mencionada señal recibida con la mencionada copia almacenada de la mencionada señal de prueba.

CIRCUITO DE LIMPIEZA DE SEÑALES DE RELOJ.

(01/04/2006). Ver ilustración. Solicitante/s: ADVANCED INTELLIGENCE INC. Inventor/es: ARKAS, EVAN, ARKAS, NICHOLAS.

UN DISPOSITIVO QUE REDUCE LA FLUCTUACION Y ESTRECHA EL ESPECTRO DE FRECUENCIA DE UNA SEÑAL DE RELOJ CONDUCIDA POR OSCILACION INCLUYE UNA UNIDAD BASICA QUE TIENE UNA PLURALIDAD DE SALIDAS DE ELEMENTOS DE RETARDO CONECTADOS EN SERIE DE CADA ELEMENTO DE RETARDO, QUE ESTAN TODOS CONECTADOS A UNA PUERTA AND/NAND. UN EXTREMO FRONTAL DEL DISPOSITIVO LOCALIZA LOS IMPULSOS DE RELOJ AUSENTES Y ASEGURA QUE LOS IMPULSOS DE RELOJ REGULARES SE RETRANSMITEN AL RESTO DEL DISPOSITIVO. UNA SECCION DE RESULTADO POSITIVO QUE INCLUYE UNIDADES BASICAS PLURALES PERFECCIONA LA SEÑAL DE FORMA QUE SE SUPRIMEN LOS ELEMENTOS DE FLUCTUACION. MEDIANTE LA SALIDA DE ESTA SECCION, LOS CICLOS DE TRABAJO DE TIEMPO SON IRREGULARES, DEBIENDO UTILIZARSE UN BASCULADOR ACTIVADO DE BORDE POSITIVO PARA OBTENER CICLOS DE TRABAJO DEL 50% CON EL COSTE DE DIVIDIR POR LA MITAD LA FRECUENCIA DE LA SEÑAL DE RELOJ. OPCIONALMENTE, PUEDE UTILIZARSE UN DUPLICADOR DE FRECUENCIA PARA RECUPERAR LA FRECUENCIA ORIGINAL DE LA SEÑAL DE RELOJ.

CIRCUITO PARA DESPLAZAR LA FASE DE RELOJ SIN PASOS DE FORMA PROGRAMABLE.

(01/04/2006) Un circuito para desplazamiento de fase programable sin pasos de reloj, que comprende: - un divisor (DIVISOR) que recibe una referencia de reloj (CK_REF) y que genera dos fases de reloj desplazadas en 90o (CK_0, CK_90); y - un interpolador (INTERPOLADOR) que recibe las mencionadas dos fases de reloj desplazadas en 90o (CK_0, CK_90), y dos coeficientes (SEN_Ö, COS_Ö), y que suministra una señal de reloj de fase programable (CK_REF_Ö), el cual tiene un desplazamiento de fase con respecto a la mencionada referencia de reloj (CK_REF) que depende solamente de los mencionados dos coeficientes (SEN_Ö, COS_Ö); y caracterizado porque el mencionado divisor (DIVISOR) comprende: - un circuito de retardo (DEL) que recibe la mencionada referencia del reloj (CK_REF) y que suministra una señal de reloj retardado (CK_DEL); - un sumador (S1) y un…

RECEPTOR ASINCRONO ADAPTATIVO BASADO EN LA TECNICA DE FORZADO A POR CERO.

(01/03/2006) Receptor para producir una secuencia (ak) de datos a una frecuencia 1/T de datos a partir de una secuencia (rn) recibida muestreada a una frecuencia 1/Ts de reloj, asíncrona a la frecuencia 1/T de datos, comprendiendo el receptor: - un ecualizador (EQ) adaptativo para producir una secuencia (yn) ecualizada a partir de dicha secuencia (rn) recibida, funcionando dicho ecualizador a la frecuencia 1/Ts de reloj y teniendo un vector (Wn) de coeficientes del ecualizador controlado por una secuencia (Sn) de vectores de control mediante un bucle de control, - un convertidor (SRC) de frecuencias de muestreo para convertir dicha secuencia (yn) ecualizada en una secuencia (xk) de…

SISTEMA DE COMUNICACION MEDIANTE CONDUCTOS.

(16/12/2004). Solicitante/s: BG PLC. Inventor/es: AUSTIN, DAVID, BROEKHUIZEN, KOOS, CORDES, PAUL, BEAUMONT, FOSTER, GERARD, TERENCE.

UN SISTEMA DE COMUNICACION POR CANALIZACION EMPLEA LA CANALIZACION Y LA TIERRA ADYACENTE E INCLUYE RAMIFICACIONES CON UNIONES (11 Y 12). LOS MODULOS DE ADMINISTRACION Y TRANSFORMADORES/RECTIFICADORES FORMAN PARTE DE LA RED. LOS ELEMENTOS DE CONTROL (16,17 Y 18) PROVEEN INFORMACION PERIODICAMENTE AL CONTROLADOR DE RED . EL SISTEMA DE CONTROL RECIBE INFORMACION A TRAVES DE LA SUBCENTRAL PARA PROVEER INFORMACION DE DOS VIAS Y CONTROL UTILIZANDO LA CANALIZACION Y LA TIERRA ADYACENTE COMO CONDUCTORES. TIPICAMENTE LA INFORMACION EN FORMA DE MODULACION POR DESPLAZAMIENTO DE FASE A FRECUENCIA RAPIDA SE SUPERPONE SOBRE EL SISTEMA DE PROTECCION DEL CONDUCTO CATODICO.

SISTEMA DE RADIO BIDIRECCIONAL SINCRONIZADO EN FRECUENCIA.

(16/05/2004) SE PRESENTA UN SISTEMA DE RADIO BIDIRECCIONAL DE BAJO COSTE Y ELEVADA TRANSMISION DE DATOS DE UN GRAN NUMERO DE UNIDADES LOCALES. ESTAS UNIDADES ESTAN CONECTADAS A TRANSCEPTORES DE RADIO REMOTOS EN COMUNICACION RADIO CON UN CONJUNTO DE ESTACIONES DE BASE . LA PRECISA SINCRONIZACION DE FRECUENCIA PERMITE MULTIPLES PORTADORES DE AMPLITUD DE BANDA FCC DE 12.5 KHZ. LA SINCRONIZACION DE FRECUENCIA SE CONSIGUE CON BAJO COSTE TRANSMITIENDO UNA PORTADORA DE ALTA PRECISION Y UNA SEÑAL DE RELOJ A LA ESTACION BASE Y USANDO CIRCUITERIA DE RECEPCION A ESTACIONES REMOTAS PARA EXTRAER LA SEÑAL BASE DE RELOJ Y LA FRECUENCIA DE LA PORTADORA BASE Y UNA VUELTA EN FASE DE CIERRE (258 Y 248) PARA ESTABILIZAR LAS PORTADORAS…

SINCRONIZACION DE UN DETECTOR VITERBI CON REALIMENTACION PARA ETAPA DE MUESTREO.

(16/11/2002). Solicitante/s: DEUTSCHE THOMSON-BRANDT GMBH. Inventor/es: KAADEN, JURGEN, REINER, GERHARD, BRAUER, DIETMAR.

EN SISTEMAS DE MEMORIA DIGITALES, MAGNETICOS Y OPTICOS PARA DATOS DE AUDIO/VIDEO SE UTILIZAN EN EL CAMPO DE REPRODUCCION SISTEMAS PLL (PHASE LOCKED LOOP) PARA RESINCRONIZACION DE INTERVALO A PARTIR DE LOS DATOS. CON ELLO ES DESVENTAJOSO QUE SE INFLUYA EL PUNTO DE EXPLORACION POR EL COMPORTAMIENTO DEL SISTEMA PLL Y DE LA CORRECCION. PARA MEJORAR EL PUNTO DE TIEMPO DE EXPLORACION DEL SISTEMA COMPLETO, SE AMPLIA EL DETECTO VITERBI PRESENTE EN EL SISTEMA ALREDEDOR DE UNA SALIDA DE CONTROL, DONDE SE CONTROLA UNA CONDUCCION DE RETARDO VARIABLE EN LA SALIDA O DENTRO DEL SISTEMA PLL.

RECUPERACION DE RELOJ POR UN RECEPTOR ATM.

(01/06/2001). Solicitante/s: KONINKLIJKE PTT NEDERLAND N.V.. Inventor/es: TAN, HAN HIONG.

UN CIRCUITO DE RECUPERACION SINCRONIZADA PARA UN RECEPTOR ATM. DERIVAR AUTOMATICAMENTE LA FRECUENCIA DE LA SEÑAL DE FUENTE QUE ES TRANSMITIDA POR LAS CELULAS ATM. UN SUBCIRCUITO DETERMINA, EN LA BASE DE LA PROPORCION DE CELULAS, LA PROPORCION DE BIT NOMINAL DE LA SEÑAL DE FUENTE Y GENERA UNA SEÑAL SINCRONIZADA QUE TIENE UNA FRECUENCIA QUE ES CONSISTENTE CON LA MISMA. UN SEGUNDO SUBCIRCUITO CORRIGE, EN PROPORCION A LA DIFERENCIA ENTRE LA PROPORCION DE BIT NOMINAL Y LA PROPORCION DE BIT DE MECANISMO ACTUAL, LA FRECUENCIA DE LA SEÑAL SINCRONIZADA GENERADA POR EL PRIMER SUBCIRCUITO.

PROCEDIMIENTO PARA LA SINCRONIZACION.

(01/05/2001). Ver ilustración. Solicitante/s: ROBERT BOSCH GMBH. Inventor/es: ALBERTY, THOMAS.

LA INVENCION SE REFIERE A UN METODO PARA SINCRONIZAR UN RECEPTOR DURANTE LA TRANSMISION DE DATOS CODIFICADOS MEDIANTE UN ALFABETO SIMBOLICO DE CANAL CON M ETAPAS. PARA EVITAR PROBLEMAS DE ESTABILIDAD QUE PUDIERAN SURGIR A CAUSA DE RETRASOS EN LOS PROCESOS DE CONTROL Y DE REGULACION, LA INVENCION PROPONE INCLUIR COMO COMPONENTE DEL CIRCUITO DE CONTROL O REGULACION (PD, SF, NCO, MU, LV, SD, DD) QUE REALIZA LA SINCRONIZACION AL MENOS UN DETECTOR DE PARAMETROS (PD) ADECUADO PARA UN ALFABETO DE SIMBOLOS DE CANAL DE COMO MAXIMO N ETAPAS, SIENDO 1 < N < M.

RECUPERADOR DE RELOJ BASADO EN SINTESIS DIGITAL DIRECTA PARA EL METODO ADAPTATIVO.

(01/03/2001). Ver ilustración. Solicitante/s: TELEFONICA, S.A.. Inventor/es: MERAYO FERNANDEZ,LUIS ANTONIO, OLMOS GONZALEZ,PEDRO.

Recuperador de reloj basado enl síntesis digital directa para el metodo adaptativo. Un recuperador de reloj diseñado para sistemas MTA (Modo de Transferencia Asíncrono) que necesitan mantener temporización extremo a extremo, basado en el método adaptativo, consistente en la aplicación de técnicas de procesado digital y osciladores basados en la síntesis digital directa (DDS) en el diseño del recuperador, lo que permite recuperar prácticamente entre una señal de corriente continua y una frecuencia máxima con una resolución de frecuencia sensiblemente incrementada. **FIGURA** .

SISTEMA DE TRATAMIENTO DE SEÑALES.

(01/11/1999). Solicitante/s: DISCOVISION ASSOCIATES. Inventor/es: CLAYDON, ANTHONY PETER JOHN, GAMMACK, RICHARD JOHN.

UN SISTEMA DE PROCESAMIENTO DE SEÑALES INTEGRADO CMOS PARA UN RECEPTOR DE MUESTREO QUE INCLUYE UN CIRCUITO RECUPERADOR DEL TIEMPO, EN DONDE UN OSCILADOR CONTROLADO NUMERICAMENTE EN UN CHIP, OPERA EN EL PERIODO T QUE ES INICIALMENTE IGUAL A LA VELOCIDAD DE TRANSMISION NOMINAL DE LAS SEÑALES QUE CONTROLAN UN INTERPOLADOR DE SINCRONISMO QUE RECIBE MUESTRAS A LA VELOCIDAD DE MUESTREO. UN FILTRO DE LAZO ESTA ACOPLADO PARA EL INTERPOLADOR DE SINCRONISMO Y EL OSCILADOR CONTROLADO NUMERICAMENTE. EL MONTAJE ES CAPAZ DE MANEJAR VARIAS VELOCIDADES SIMBOLICAS. EL SISTEMA INCLUYE UN CIRCUITO PARA RECUPERAR LA PORTADORA, TENIENDO UN SEGUNDO OSCILADOR CONTROLADO NUMERICAMENTE EN UN CHIP, UN CIRCUITO DE ROTACION DIGITAL QUE RESPONDE AL SEGUNDO OSCILADOR CONTROLADO NUMERICAMENTE, QUE ACEPTA UNA COMPONENTE EN FASE Y UNA COMPONENTE EN CUADRATURA DE LAS SEÑALES MUESTREADAS. UN CIRCUITO DE ESTIMACION DE ERRORES DE FASE ADAPTATIVO ESTA ACOPLADO EN UN LAZO DE REALIMENTACION.

DISPOSITIVO DE INTERPOLACION DE SEÑALES.

(01/01/1999) DISPOSITIVO DE INTERPOLACION DE SEÑALES. DISPOSITIVO DE INTERPOLACION PARA LA OBTENCION DE VALORES INTERMEDIOS ENTRE DOS MUESTRAS CONSECUTIVAS DE UNA SEÑAL, ESPECIALMENTE APLICABLE EN DEMODULADORES Y SISTEMAS DE ADQUISICION DE DATOS A ALTA VELOCIDAD. COMPRENDE UNOS MEDIOS DE RETARDO (T) QUE RETARDAN N VECES LA SEÑAL DE ENTRADA (X0), OBTENIENDO N+1 MUESTRAS TOTALES (X0, X1, X2, X3); Y UNOS MEDIOS DE ALMACENAMIENTO DE DATOS (F0, F1, F2, F3) QUE RECIBEN CADA UNO UNA DE LAS N+1 MUESTRAS TOTALES (X0, X1, X2, X3) Y EL VALOR DE LA FRACCION DEL INTERVALO DE TIEMPO (MI) Y GENERAN N+1 SALIDAS (X0", X1", X2", X3'); UNOS MEDIOS DE SUMADO (SUM) QUE SUMAN LAS N+1 SALIDAS (X0", X1", X2", X3') DE LOS DISPOSITIVOS DE ALMACENAMIENTO DE DATOS (F0, F1, F2, F3), Y GENERAN UN VALOR INTERPOLADO FINAL (X). CADA DISPOSITIVO…

PROCESO PARA LA TRANSMISION DIGITAL DE NOTICIAS.

(16/03/1998). Solicitante/s: ALCATEL ALSTHOM COMPAGNIE GENERALE D'ELECTRICITE. Inventor/es: ERNST, DETLEF, GUBA, WINFRIED, DR.

SE DA UN PROCESO PARA LA TRANSMISION DIGITAL DE NOTICIAS, DONDE LAS SEÑALES TRANSMITIDAS EN EL EXTREMO DE LA EXTENSION DE TRANSMISION SON EXPLORADAS POR MEDIO DE UN EQUIPO DE GANANCIA DE INTERVALO Y A CONTINUACION SON GUIADAS EN UNA PREPARACION POSTERIOR A UN EQUIPO DECISOR . PARA LA OBTENCION DE UN PUNTO DE TIEMPO DE EXPLORACION OPTIMA LAS SEÑALES (ES) DE ENTRADA Y LAS SEÑALES (AS) DE SALIDA DEL EQUIPO DECISOR SON GUIADAS A UN PUNTO DE SUMA. EL VALOR (D) DE DIFERENCIA DE AMBAS SEÑALES DEL EQUIPO DECISOR SON CEDIDAS DESDE EL PUNTO DE SUMA A UNA UNIDAD DE CONTROL, DONDE SE DETERMINA DE FORMA PERMANENTE UN VALOR MEDIO A PARTIR DE LOS VALORES DE DIFERENCIA FORMADOS Y UN PUNTO DE TIEMPO DE EXPLORACION DE INFLUENCIA QUE SE DESPLAZA CON EL EQUIPO DE GANANCIA DE INTERVALO CON EL CURSOR DE FASE ACOPLADO EN LA FASE, SI SE ESTABILIZA EL VALOR MEDIO RESPECTIVO.

SISTEMA ELECTRONICO CON NUEVO REGLAJE DE RELOJ.

(01/02/1998). Solicitante/s: SOCIETE D'APPLICATIONS GENERALES D'ELECTRICITE ET DE MECANIQUE SAGEM. Inventor/es: PERROT, THIERRY.

EL SISTEMA COMPRENDE UN RELOJ INTERNO QUE SUMINISTRA UNA SEÑAL DE PERIODO T1 IMPRECISA Y MEDIOS DE NUEVO REGLAJE DE RELOJ DISPUESTOS PARA DETERMINAR EL NUMERO N DE PERIODOS T1 DE LA SEÑAL DEL RELOJ INTERNO DURANTE LOS CUALES LA SEÑAL DEL RELOJ INTERNO EXPERIMENTAS UNA DERIVA DE UN PERIODO TO CON RESPECTO A LA SEÑAL DE REFERENCIA DE PERIODO TO DE UN RELOJ EXTERNO Y PARA SUMINISTRAR UNA SEÑAL, DE PERIODO NT1, DE IMPULSIONES DESTINADAS A RETARDAR, CON UNA DURACION PTO, LA SEÑAL DEL RELOJ INTERNO , SIENDO P UN NUMERO ENTERO IGUAL O SUPERIOR A 1. EL INVENTO SE APLICA A UNA TERMINAL PORTATIL DE RADIOTELEFONIA.

DISPOSITIVO DE RECUPERACION DE RITMO PARA INSTALACION DE RECEPCION QUE UTILIZA LA IGUALACION AUTOADAPTATIVA DE SOBREMUESTRO ASOCIADA A LA DEMODULACION DIFERENCIALMENTE COHERENTE.

(01/07/1997). Solicitante/s: ALCATEL TELSPACE. Inventor/es: SEHIER, PHILIPPE, TRUELLE, VERONIQUE.

LA PRESENTE INVENCION SE REFIERE A UN DISPOSITIVO DE RECUPERACION DE RITMO PARA INSTALACION DE RECEPCION QUE UTILIZA LA IGUALACION AUTOADAPTATIVA DE SOBREMUESTREO ASOCIADA A LA DEMODULACION DIFERENCIALMENTE COHERENTE. SE APLICA EN PARTICULAR A LOS RECEPTORES QUE FUNCIONAN EN DIVERSIDAD. EL DISPOSITIVO DE RECUPERACION DE RITMO COMPRENDE UN MEDIO QUE SE DERIVA DE LA SEÑAL DE SALIDA DEL IGUALADOR AUTOADAPTATIVO UNA SEÑAL DE CODIFICACION POR TRANSICION, CIRCUITOS ESTIMADORES DE CANAL QUE RECIBEN ESTA SEÑAL DE CODIFICACION Y LAS SEÑALES NUMERICAS EMITIDAS POR DISPOSITIVOS DE SOBREMUESTREO COLOCADOS SOBRE LAS VIAS DE DIVERSIDAD, UN CIRCUITO DE CALCULO DE ERROR DE RITMO A PARTIR DE LAS SEÑALES EMITIDAS POR LOS ESTIMADORES, CONTROLANDO EL CIRCUITO DE CALCULO DE ERROR UN OSCILADOR QUE GENERA LA SEÑAL DE RELOJ QUE CORRESPONDE AL RITMO SIMBOLICO RECUPERADO.

DISPOSICION DE CIRCUITO PARA LA REGENERACION Y SINCRONIZACION DE UNA SEÑAL DIGITAL.

(01/06/1997). Solicitante/s: ALCATEL SEL AKTIENGESELLSCHAFT. Inventor/es: MENK, KLAUS-DIETER, PREISACH, HELMUT.

SE PROPONE UNA DISPOSICION DE CIRCUITO PARA LA REGENERACION Y SINCRONIZACION DE UNA SEÑAL DIGITAL DE ALTA FRECUENCIA DE BIT, QUE SE COMPONE DE UNA CONEXION EN SERIE DE UNA LINEA DE LEY CONTROLABLE Y UNA LOGICA DE DECISION, QUE ESTA RECORRIDA POR LA SEÑAL DIGITAL Y SE CARACTERIZA, PORQUE LA LOGICA DE DECISION MUESTRA UN CIRCUITO EXPLORADOR A TRAVES DEL CUAL LA SEÑAL DIGITAL ES EXPLORADA EN SU CENTRO.

METODO PARA RECUPERAR EL SINCRONISMO ENTRE SIMBOLOS EN RECEPTORES DE SEÑALES DIGITALMENTE MODULADAS Y CIRCUITO DERIVADO DEL MISMO.

(01/06/1996). Solicitante/s: SIEMENS TELECOMUNICAZIONI S.P.A.. Inventor/es: MAZZOLA, EZIO.

SE DESCRIBE UN METODO PARA RECUPERAR EL SINCRONISMO ENTRE SIMBOLOS QUE SE PUEDE UTILIZAR EN LOS DEMODULADORES MPSK O QAM. SEGUN EL METODO EN CUESTION SE UTILIZA UN VCO INSERTADO EN UN PLL PARA MUESTREAR LOS SIMBOLOS A LA DOBLE FRECUENCIA DE LA FRECUENCIA DEL SIMBOLO Y PARA GENERAR EL RELOJ DE LECTURA DE SIMBOLOS. LA SUMA ALGEBRAICA CON UN SIGNO ALTERNO DEL VALOR ABSOLUTO DE CUATRO MUESTRAS CONSECUTIVAS CONSTITUYE EL TERMINO GENERICO DE UNA SECUENCIA DE ERROR QUE, FILTRADA DE FORMA APROPIADA, CONTROLA EL VCO. LOS VALORES CENTRALES DE LOS SIMBOLOS EN LOS MOMENTOS DE LECTURA SE OBTIENEN A BASE DE INTERPOLAR LAS MUESTRAS RESPECTIVAS. LA DISCORDANCIA ENTRE SIGNOS ENTRE LAS MUESTRAS TOMADAS POR PARES PONE DE MANIFIESTO UNA PARADA IMPREVISTA DEL PLL. EN CASO DE UNA DETECCION, EL ORDEN SECUENCIAL DE LAS MUESTRAS INTERPOLADAS CAMBIA Y LA FASE DEL RELOJ DE LECTURA DE SIMBOLOS SE INVIERTE. EL SIGNO DE LA SECUENCIA DE ERROR QUE CONTROLA EL VCO SE INVIERTE TAMBIEN PARA ESTABILIZAR EL PUNTO DE EQUILIBRIO DEL PLL.

METODO Y DISPOSITIVO DE RECUPERACION DE DATOS EN SISTEMAS DE COMUNICACION A RAFAGAS.

(16/01/1996). Ver ilustración. Solicitante/s: ALCATEL STANDARD ELECTRICA, S.A.. Inventor/es: ELDERING, CHARLES, HERRERIAS MARTIN, FERNANDO.

METODO Y DISPOSITIVO DE RECUPERACION DE DATOS EN SISTEMAS DE COMUNICACION A RAFAGAS. APLICABLE EN SISTEMAS DIGITALES DE COMUNICACION A RAFAGAS. METODO DE RECUPERACION DE DATOS EN SISTEMAS DE COMUNICACION A RAFAGAS QUE INCLUYEN UN PREAMBULO CON UNA SECUENCIA DEFINIDA DE UN CIERTO NUMERO DE BITIOS, EN EL QUE SE REALIZA UN MUESTREO DEL CORRESPONDIENTE PREAMBULO DE RAFAGAS A UN REGIMEN DE "N" MUESTRAS POR BITIO Y EN EL QUE SE REALIZA UNA CORRELACION DEL PREAMBULO MUESTREADO CON UNA SERIE DE REPRESENTACIONES DE LA ANTERIOR SECUENCIA DEFINIDA, TAMBIEN MUESTREADAS "N" VECES POR BITIO, CADA UNA RETARDADA UN PERIODO DE RELOJ DE MUESTREO RESPECTO DE LA ANTERIOR. POSTERIORMENTE SE TOMA UNA DECISION DE LA FASE OPTIMA DEL RELOJ DE DATOS EN BASE A QUE REPRESENTACION GENERO EL MAYOR RESULTADO DE CORRELACION Y FINALMENTE SE REALIZA UNA REGENERACION DE LOS DATOS RECIBIDOS TOMANDO COMO REFERENCIA EL RELOJ RECUPERADO CON FASE OPTIMA. EL DISPOSITIVO IMPLEMENTA EL METODO DESCRITO.

PROCESO Y DISPOSICION DE CONEXION PARA LA RECUPERACION DE UN BITACTO DE UNA SEÑAL INFORMATIVA DIGITAL RECIBIDA.

(01/06/1995) PARA LA RECUPERACION DE UN BITACTO DE ESTE TIPO SE CREA UN BITACTO DE LADOS RECEPTORES MEDIENTA UN EMISOR DE TACTOS (TG) Y UN CONTADOR (Z) CON LA FRECUENCIA DE LA SEÑAL A RECIBIR. MEDIANTE UNA LOGUCA VALORACION DE FASES (PAL) SE VALORA LA POSICION TEMPORAL DEL FLANCO ASCENDENTE DE UN IMPULSO RECIBIDO EN COMPARACION CON UNA POSCION TEMPORAL PREVISTA DE FLANCO DE IMPULSOS EFECTIVO PRODUCIDO POR EL BITACTO. EN EL CASO SINCRONICO EL FLANCO DE IMPULSOS EFECTIVO VISTO EN TIEMPO ESTA SITUADO EN EL CENTRO DEL IMPULSO RECIBIDO (PALPADO MEDIO BIT). POR MOTIVO DE PROPIEDADES DE POTENCIA NO IDEALES PUEDE OSCILAR LA DURACION DE LOS PIMPULSOS RECIBIDOS…

PROCEDIMIENTO Y DISPOSITIVO PARA LA RECUPERACION DE LA TEMPORIZACION EN LA RECEPCION DE SEÑALES DIGITALES DE BANDA BASE.

(16/03/1995). Solicitante/s: SIEMENS TELECOMUNICAZIONI S.P.A.. Inventor/es: COLOMBO, ROBERTO, DI DONNA, GIAMBATTISTA.

EL DISPOSITIVO DE RECUPERACION DE TEMPORIZACION DEL TIPO DE MUESTREO UTILIZA DOS MUESTRAS DE SEÑAL POR TIEMPO DE SIMBOLO Y TOMA UNA SEÑAL DE CONTROL (PARA UN OSCILADOR LOCAL QUE GENERA LA SEÑAL DE TEMPORIZACION) DADA ESENCIALMENTE POR EL PRODUCTO DE UNA SEÑAL DE ERROR DE RECONSTRUCCION APRECIADA EN EL INSTANTE DEL MUESTREO GENERICO , MULTIPLICADA POR LA DIFERENCIA ENTRE LOS VALORES DE LOS SIMBOLOS RECONSTRUIDOS, TOMADA EN LA MITAD DE UN INTERVALO DE SIMBOLO , ) ANTES Y DESPUES RESPECTIVAMENTE DE DICHO INSTANTE DEL MUESTREO. LA SEÑAL DE CONTROL ) ASI OBTENIDA PERMITE QUE SE GENERE UNA SEÑAL DE TEMPORIZACION (CK) QUE SITUA CON GRAN SEGURIDAD Y ESTABILIDAD EL INSTANTE DE MUESTREO DE LA SEÑAL RECIBIDA EN LOS PUNTOS MINIMOS DE LA CURVA DE ERROR CUADRADA MEDIA, INCLUSO BAJO CONDICIONES DE DEBILITAMIENTO SELECTIVO.

EXTRACTOR DE RELOJ DIGITAL EN CIRCUITO DE BLOQUEO DE FASE PARA SEÑALES BIPOLARES.

(16/06/1994). Solicitante/s: SIEMENS TELECOMUNICAZIONI S.P.A.. Inventor/es: RAUCCI, MICHELE.

EL EXTRACTOR DE RELOJ CONSTA DE UN DIVISOR DE FRECUENCIA QUE TOMA LA SEÑAL DE RELOJ A PARTIR DE UNA SEÑAL DE FRECUENCIA QUE ES MULTIPLO DE LA SEÑAL BIPOLAR RECIBIDA. UN PROGRAMA CORRECTOR INCLUIDO EN EL DIVISOR COMPARA EL ESTADO LOGIDO DEL DIVISOR DE FRECUENCIA CON UNA SEÑAL DE DETECCION DE TRANSICION TOMADA POR MUESTREO DE LA SEÑAL BIPOLAR A DICHA FRECUENCIA MULTIPLO Y, SOBRE EL ERROR DE FASE DETECTADO, CONTROLA LA CORRECCION DE FASE DE LA SEÑAL DE RELOJ.

SISTEMA DE RECUPERACION DE RELOJ.

(01/06/1994). Solicitante/s: AMERICAN TELEPHONE AND TELEGRAPH COMPANY. Inventor/es: BERGMANN, ERNEST EISENHARDT, STAVES, SHERRE MARIE.

SISTEMA DE RECUPERACION DE RELOJ DIGITAL QUE INCLUYE UN RELOJ DE REFERENCIA QUE SUMINISTRA VARIAS SEÑALES N CON DIFERENTES FASES DE RELOJ. LA CORRIENTE DE DATOS DE ACCESO SE MUESTREA Y SINCRONIZA CON EL RELOJ DE REFERENCIA PARA GENERAR UNA PLURALIDAD DE MUESTRAS M POR CADA BIT DE DATOS (RD1,RD2,RD3). LOS VALORES LOGICOS DE LAS MUESTRAS M SE ANALIZAN A CONTINUACION (EN 20) PARA DETERMINAR LA RELACION ENTRE LA FASE DE RELOJ ACTUAL Y LA TRANSICION DE BIT DE DATOS. EN PARTICULAR, SI TODAS LAS MUESTRAS COINCIDEN, LA FASE DE RELOJ ESTA CORRECTAMENTE ALINEADA CON LOS DATOS. SI LA FASE DE RELOJ SE ADELANTA O SE RETRASA RESPECTO A LOS DATOS, HABRA VARIAS MUESTRAS NO COINCIDENTES. EN ESTE ULTIMO CASO, LA FASE DE RELOJ SE REGULA HASTA QUE TODAS LAS MUESTRAS COINCIDEN. EL RELOJ QUE PROPORCIONA ESTE ESTADO SE DEFINE COMO RELOJ RECUPERADO.

1 · ››
Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .