PROCEDIMIENTO PARA LA ACTUALIZACION SEGURA DE MEMORIA EPROM.
LA INVENCION SE REFIERE A LAS MEMORIAS NO VOLATILES Y PARTICULARMENTE LAS MEMORIAS DE TARJETAS INTELIGENTES CON MICROPROCESADOR.
PARA EVITAR LA PERDIDA DE DATOS SENSIBLES DURANTE LA PUESTA AL DIA DE DATOS EN LA MEMORIA, POR EJEMPLO SI UNA INTERRUPCION DE ALIMENTACION SE PRODUCE DURANTE LA PUESTA AL DIA, SE PREVE SEGUN LA INVENCION UN PROCEDIMIENTO DE PUESTA AL DIA EN EL QUE: SE SALVAGUARDA EL DATO A PONER AL DIA EN UNA ZONA DE SALVAGUARDA; SE PROGRAMA UN CAMPO DE DESCRIPCION DE ESTA ZONA Y SE BORRA EL CAMPO DE DESCRIPCION DE LA SIGUIENTE ZONA DE LA MEMORIA DE SALVAGUARDAR (PARA UNA PROXIMA OPERACION DE PUESTA AL DIA DE DATOS); SE ACTIVA UN INDICADOR CORRESPONDIENTE A LA ZONA DE SALVAGUARDAR; SE PONE AL DIA EL DATO; Y SE DESACTIVA EL INDICADOR SI TODO SE PASA BIEN. LA ZONA EN LA QUE SE EFECTUA LA SALVAGUARDAR ES DIFERENTE CADA VEZ; SE LA DEFINE BARRIENDO LA MEMORIA DE SALVAGUARDIA, ES LA PRIMERA ZONA DE LA MEMORIA DE SALVAGUARDAR QUE TIENE SU DESCRIPTOR BORRADO. AL VOLVER A PONER BAJO TENSION LA TARJETA, LA PRESENCIA DE UN INDICADOR ACTIVADO SE VERIFICA SISTEMATICAMENTE, Y SE VUELVEN A PONER EN LA MEMORIA PRINCIPAL LOS DATOS SALVAGUARDADOS EN LAS ZONAS CORRESPONDIENTES.
Tipo: Resumen de patente/invención.
Solicitante: GEMPLUS.
Nacionalidad solicitante: Francia.
Dirección: AVENUE DU PIC DE BERTAGNE, PARC D'ACTIVITES DE LA PLAINE DE JOUQUES,13420 GEMENOS.
Inventor/es: LAGET, ANNE, VALADE, JEAN-MARIE.
Fecha de Publicación: .
Fecha Solicitud PCT: 15 de Febrero de 1996.
Fecha Concesión Europea: 12 de Julio de 2000.
Clasificación Internacional de Patentes:
- G11C16/06 FISICA. › G11 REGISTRO DE LA INFORMACION. › G11C MEMORIAS ESTATICAS (dispositivos semiconductores para memorias H01L, p. ej. H01L 27/108 - H01L 27/11597). › G11C 16/00 Memorias de sólo lectura programables y borrables (G11C 14/00 tiene prioridad). › Circuitos auxiliares, p. ej. para escritura en la memoria.
Países PCT: Suiza, Alemania, España, Francia, Reino Unido, Italia, Liechtensein, Oficina Europea de Patentes.
Patentes similares o relacionadas:
Banco de memoria dividido, del 12 de Febrero de 2020, de HEWLETT-PACKARD DEVELOPMENT COMPANY, L.P.: Un cartucho de impresión integrado que comprende un depósito de tinta , una matriz de chorro de fluido , un cable flexible , almohadillas […]
Método de procesado de datos, aparato de almacenamiento, disco de estado sólido y sistema de almacenamiento, del 28 de Agosto de 2019, de HUAWEI TECHNOLOGIES CO., LTD.: Un método de procesado de datos, aplicado a un sistema de almacenamiento, en donde el sistema de almacenamiento comprende un anfitrión, un controlador y un […]
Métodos y sistemas para procesamiento microfluídico, del 27 de Septiembre de 2018, de HANDYLAB, INC: Un dispositivo microfluídico para procesar una muestra microfluídica que contiene células, que comprende: un módulo de lisis […]
CIRCUITO PARA GENERAR TENSIONES NEGATIVAS, del 16 de Enero de 2002, de SIEMENS AKTIENGESELLSCHAFT: LA INVENCION SE REFIERE A UN CIRCUITO PARA GENERAR TENSIONES NEGATIVAS, QUE COMPRENDE UN PRIMER TRANSISTOR (TX2), CUYO PRIMER TERMINAL ESTA CONECTADO A UN TERMINAL DE […]
MEMORIA SOLO DE LECTURA PROGRAMABLE CON TIEMPO DE ACCESO MEJORADO., del 1 de Noviembre de 2001, de SIEMENS AKTIENGESELLSCHAFT: MEMORIA PROGRAMABLE DE SOLO LECTURA DEL TIPO EEPROM CUYAS CELULAS DE MEMORIA ESTAN FORMADAS POR UN TRANSISTOR DE MEMORIA (ST) QUE LLEVA UN ELECTRODO […]
CIRCUITO PARA LA ACTIVACION DE UNA DISPOSICION DE MEMORIA DE SEMICONDUCTORES NO VOLATIL., del 16 de Agosto de 2001, de INFINEON TECHNOLOGIES AG: Circuito para la activación de una disposición de memoria de semiconductores no volátil, con un circuito de conversión de nivel , que aplica un valor de salida […]
METODO DE PROGRAMAR UN DISPOSITIVO SEMICONDUCTOR DE MEMORIA., del 16 de Noviembre de 2000, de INTERUNIVERSITAIR MICROELEKTRONICA CENTRUM VZW: SE PRESENTA UNA ESTRUCTURA DE CELDAS DE EEPROM PROGRAMABLE QUE CONSTA DE UNA ESTRUCTURA DE PUERTAS DIVIDIDAS EN SERIE CON UN CONDENSADOR DE ACOPLAMIENTO ENTRE LA PUERTA […]