CIP-2021 : G06F 11/22 : Detección o localización de hardware defectuoso efectuando pruebas durante las operaciones de espera (standby) o durante los tiempos muertos, p. ej. pruebas de arranque.

CIP-2021GG06G06FG06F 11/00G06F 11/22[1] › Detección o localización de hardware defectuoso efectuando pruebas durante las operaciones de espera (standby) o durante los tiempos muertos, p. ej. pruebas de arranque.

G FISICA.

G06 CALCULO; CONTEO.

G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N).

G06F 11/00 Detección de errores; Corrección de errores; Monitorización (detección, corrección o monitorización de errores en el almacenamiento de información basado en el movimiento relativo entre el soporte de registro y el transductor G11B 20/18; monitorización, es decir, supervisión del progreso del registro o reproducción G11B 27/36; en memorias estáticas G11C 29/00).

G06F 11/22 · Detección o localización de hardware defectuoso efectuando pruebas durante las operaciones de espera (standby) o durante los tiempos muertos, p. ej. pruebas de arranque.

CIP2021: Invenciones publicadas en esta sección.

Vigilancia a distancia de un sistema de procesamiento de datos mediante una red de comunicaciones.

(30/10/2018) Un sistema de procesamiento de datos a distancia que comprende: un receptor de datos para recibir un mensaje de datos; una aplicación de software remoto dispuesta para recibir el mensaje de datos desde el receptor de datos; y un detector de fallos, caracterizado por que la aplicación de software remoto incluye al menos un componente de software de primer nivel conectado en cascada con un componente de software de segundo nivel, siendo el componente de software de primer nivel un primer programa de la aplicación de software remoto y siendo el componente de software de segundo nivel un segundo programa de la aplicación de software remoto; y el detector de fallos tiene conexiones lógicas a trayectos de datos lógicos de la aplicación de software remoto que incluyen una conexión con una entrada del componente…

uso de toma de huellas digitales de potencia (pfp) para monitorizar la integridad y potenciar la seguridad de sistemas informáticos.

(22/02/2017) Método para realizar una estimación de integridad en tiempo real de ejecución de una rutina en una plataforma de procesamiento informático, que comprende: (a) para un código de confianza de la rutina: (i) monitorizar la ejecución de la rutina rastreando el consumo de potencia de un procesador tomando muestras durante la ejecución de la rutina; (ii) usar una técnica de caracterización de plataforma que comprende además detectar secciones de los perfiles que muestran la mayor dependencia de transiciones de estado en el procesador ; y usar dichas secciones para seleccionar características que portan la mayor parte de la información; (iii) obtener a partir de una caracterización…

SISTEMA Y PROCEDIMIENTO PARA DETECTAR UN DEFECTO EN LAS INTERCONEXIONES DE GRAN LONGITUD DE UN CIRCUITO DIGITAL AVANZADO.

(07/05/2012) Sistema y procedimiento para detectar un defecto en las interconexiones de gran longitud de un circuito digital avanzado. La invención se refiere a un sistema para detectar un defecto en interconexiones (10a, 10b, 10c, 10d) de gran longitud de un circuito digital avanzado, que comprende al menos un amplificador para disponerse entre dos interconexiones; al menos un elemento inversor; al menos un amplificador para disponerse entre la salida del elemento inversor y una de las interconexiones; al menos un amplificador para disponerse entre la otra interconexión y una de las entradas del elemento inversor; medios para deshabilitar el amplificador de excitación y el amplificador de recepción de las interconexiones; medios para habilitar los amplificadores…

DISPOSITIVO DE IMPRESION, METODO DE DIAGNOSTICO PARA DISPOSITIVO DE IMPRESION Y PROGRAMA DE DIAGNOSTICO PARA DISPOSITIVO DE IMPRESION.

(01/06/2007) Una impresora adaptada a usar una pluralidad de canales (1ch, ....8ch) para realizar la comunicación inalámbrica, que comprende; unos medios de salida de mensaje de desconexión adaptados para dar como salida un mensaje de desconexión sugiriendo al usuario desconectar un dispositivo que emite ondas de radio que pueden interferir con las de dicha comunicación inalámbrica; unos medios de salida de mensaje de conexión adaptados para dar como salida un mensaje de conexión sugiriendo al usuario conectar dicho dispositivo que emite ondas de radio; unos medios de comparación que responden a dichos mensajes de conexión y de desconexión para comparar la intensidad de campo eléctrico de las ondas de radio recibidas durante el periodo de tiempo…

SISTEMA Y METODO PARA EL DIAGNOSTICO EN SERVICIO DEL SOFTWARE DE UN SISTEMA DE DISPOSITIVO DE COMUNICACIONES SIN CABLES.

(16/12/2006). Ver ilustración. Solicitante/s: KYOCERA WIRELESS CORPORATION. Inventor/es: RAJARAM, GOWRI, SECKENDORF, PAUL, KAPLAN, DIEGO.

Método para diagnóstico en servicio de software de sistema en un dispositivo de comunicaciones sin cables, cuyo método comprende: ejecutar el software del sistema ; poner en servicio un instrumento de tiempo de funcionamiento, capaz de procesar instrucciones de tiempo de funcionamiento del gestor de corrección ; recibir instrucciones de tiempo de funcionamiento del gestor de corrección ; y diagnosticar en servicio el software del sistema procesando las instrucciones de tiempo de funcionamiento del gestor de corrección.

PRUEBA AUTOMATICA INTEGRADA JERARQUICA.

(01/12/2006). Ver ilustración. Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION. Inventor/es: CHEN, HOWARD, HAO, HSU, LOUIS, LU-CHEN, WANG, LI-KONG.

Un aparato para proporcionar autocomprobación integrada jerárquica para un sistema con chip, comprendiendo dicho aparato: un controlador BIST central; una pluralidad de circuitos BIST locales comprendiendo cada uno al menos un macro y al menos un generador de imagen de prueba para generar imágenes de prueba predefinidas; y al menos un medio de comunicación para realizar operaciones de control y transferencia entre dicho controlador BIST central y dicha pluralidad de circuitos BIST locales, realizando dicho controlador BIST central la prueba de los circuitos BIST locales en una forma jerárquica siguiendo un algoritmo de prueba jerárquico.

PROCEDIMIENTO PARA LA VERIFICACION DE UN NUCLEO DE ORDENADOR DE UN MICROPROCESADOR O DE UN MICRO CONTROLADOR.

(01/11/2006) Procedimiento para la creación de una prueba automática para la verificación de la función correcta de un núcleo de ordenador de un microprocesador o de un microcontrolador, en el que el núcleo del ordenador comprende varias puertas con varios transistores, respectivamente, en el que durante una ejecución correcta de un programa de ordenador en el microprocesador o microcontrolador se ejecuta cíclicamente una prueba automática y en el marco de la prueba automática se verifica la función correcta de puertas del núcleo del ordenador, caracterizado porque se verifican al menos aquellas puertas del núcleo del ordenador , cuyo estado tiene repercusiones…

APARATO Y METODO PARA RECUPERAR DATOS A DISTANCIA.

(16/11/2004). Solicitante/s: ONTRACK DATA INTERNATIONAL, INC. Inventor/es: STEVENS, GARY, SCOTT.

La invención se refiere a un aparato y a un procedimiento para recuperar a distancia datos inaccesibles sobre dispositivos informáticos de almacenamiento. El procedimiento consiste en las etapas de: establecer un enlace de comunicación desde el ordenador local que contiene el dispositivo de almacenamiento que requiere la recuperación de datos con un ordenador remoto de recuperación de datos manejado por un técnico; permitir que el técnico remoto interactúe como si estuviese sentado enfrente del ordenador local que tiene acceso a todos los programas de software residentes en el ordenador del técnico, y permitir que el técnico remoto diagnostique y rectifique la pérdida de datos.

ANALIZADOR DE COMUNICACIONES A TRAVES DE LINEAS DE ENERGIA ELECTRICA.

(16/02/2003) SE PRESENTA UN ANALIZADOR DE COMUNICACIONES SOBRE LINEA DE ALIMENTACION (PLCA) QUE PROPORCIONA UN SISTEMA DE MEDICION DE LA INTENSIDAD DE LAS SEÑALES Y FUNCIONES DE ATENUACION DE SEÑALES SELECCIONABLES Y UN ELEMENTO PARA AJUSTAR LA ATENUACION DE LA UNIDAD DE TRANSMISION Y MEDIR LA TASA DE ERRORES SIN QUE EL USUARIO TENGA QUE ESTAR PRESENTE EN LOS LUGARES DE ENVIO Y RECEPCION BAJO ANALISIS. CADA PLCA SE ENCUENTRA ACOPLADO A UNA RED DE TELECOMUNICACIONES SOBRE LINEA DE ALIMENTACION A TRAVES DE UNA SALIDA ELECTRICA Y UNAS LINEAS DE ALIMENTACION. DURANTE EL FUNCIONAMIENTO REAL, UNO DE LOS PLCAS ACTUA COMO TRANSMISOR DE DATOS Y EL OTRO PLCA ACTUA COMO RECEPTOR DE DATOS. EL MODO DE OPERACION DEL PLCA SE PUEDE ALTERAR DINAMICAMENTE DURANTE EL FUNCIONAMIENTO DEL SISTEMA. EL PLCA INCLUYE UNA LOGICA DE CONTROL QUE RECIBE ENTRADAS DE…

PROCEDIMIENTO PARA LA VERIFICACION DE LA CONEXION CORRECTA DE MODULOS DE CIRCUITOS INTEGRADOS.

(01/07/2002). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: TROOST, MARCEL ABRAHAM, DIPL.-ING., UNTERREITMAYER, HANS-JURGEN, DIPL.-ING.

BAJO LA CONDICION DE QUE LOS COMPONENTES (SC160 HASTA SC163) SON COMPONENTES INDIVIDUALES CON RESPECTO AL GRUPO DE CONSTRUCCION (SSM16B) SE CONECTA EL BUS DB DE DATOS EN LOS COMPONENTES, HABIENDOSE PREVISTO DE REGISTROS (RCHID) DE ESCRITURA Y LECTURA, QUE SON DESCRITOS CON LAS DIRECCIONES DE LOS COMPONENTES QUE ALLI SE ENCUENTRAN Y CON LOS GRUPOS CONSTRUCTIVOS CORRESPONDIENTES. BAJO OTRAS CONDICIONES, QUE APARECEN EN CONEXION DE COMPONENTE CON FALLO EN BUS DE DATOS EN LUGARES DE CORTE CORRESPONDIENTE CON UN VALOR DE TENSION QUE CORRESPONDE A UN VALOR BINARIO, Y DONDE POR MEDIO DE UNA DISMINUCION DE LA TENSION DEL REGISTRO DE REARME DEL BIT DE COMPONENTE PUEDEN ESTAR CONTENIDOS LOS OTROS VALORES BINARIOS MEDIANTE CONSULTA AL REGISTRO (RCHID) CONOCIDO CON LAS CONEXIONES DE FALLOS, PUEDEN SER DETERMINADAS LAS REDUCCIONES DE TENSION NO DESEADAS.

SISTEMA BASADO SOBRE EXPLORACION DE CONTORNO Y METODO PARA COMPROBACION Y DIAGNOSTICO.

(01/07/1999) UN SISTEMA PARA PROBAR UNO O MAS TABLEROS DE CIRCUITOS (121-12N) CADA UNO DE LOS CUALES CONTIENE AL MENOS UNA CADENA DE CELDAS DE EXPLORACION DE MARGENES (141-14N) QUE INCLUYE UN ORDENADOR CENTRAL DE PRUEBA Y DIAGNOSTICO DEL SISTEMA PARA GESTIONAR LA PRUEBA GENERAL DEL SISTEMA FORMADO POR LOS TABLEROS DE CIRCUITOS. UNA MAQUINA DE EXPLORACION DE MARGENES VIRTUAL (BVM) SE ACTIVA PARA RECIBIR UN COMANDO DE INICIACION DE UNA PRUEBA PROCEDENTE DEL ORDENADOR CENTRAL DE PRUEBA UN DIAGNOSTICO DEL SISTEMA INDEPENDIENTE DEL NUMERO O DE LA NATURALEZA DE LOS TABLEROS A PROBAR. EN RESPUESTA AL COMANDO DE PRUEBA, LA BVM HACE QUE CADA TABLERO…

LOCALIZACION DE FALLOS DE UNA MAQUINA CON LA AYUDA DE LA FISICA CUALITATIVA.

(01/05/1999) LA PRESENCIA DE ERRORES PARTICULARES EN UNA MAQUINA SE DETERMINA POR LA UTILIZACION DE SUSPENSION RESTRINGIDA Y UN MODELO DE FISICA CUALITATIVA DE LA MAQUINA. LAS SEÑALES DE LA MAQUINA RECIBIDAS PUEDEN SER PROPAGADAS A TRAVES DEL MODELO Y LOS IMPLICANTES DE LOS VALORES ASIGNADOS A LAS VARIABLES PUEDEN DETERMINARSE Y OTRAS VARIABLES PUEDEN RESTRINGIRSE SEGUN LA UNION DE LOS IMPLICANTES. EL USUARIO PUEDE OBSERVAR UNAS INDICACIONES SOBRE LA EJECUCION DEL PROCESO EN LA PANTALLA DE PRUEBA DE LA MAQUINA QUE PROVOCA UN CAMBIO EN LA CONFIGURACION DE LA MAQUINA. EL TIEMPO DE LA EJECUCION DE LA PRUEBA PUEDE SER UN FACTOR PARA EL USUARIO EN LA ELECCION DE LA PRUEBA OPTIMA QUE SE VA A LLEVAR A CABO. EL MODELO DE FISICA CUALITATIVA DE LA MAQUINA PUEDE SER CONSTRUIDO UTILIZANDO UNA INTERFAZ DE USUARIO…

PROCESO Y DISPOSITIVO PARA LA IDENTIFICACION DE AVERIAS EN UN SISTEMA COMPLEJO.

(16/12/1998). Solicitante/s: AEROSPATIALE SOCIETE NATIONALE INDUSTRIELLE. Inventor/es: BEAUJARD, JEAN-PHILIPPE, FERNEKES, ANDRE.

LA PRESENTE INVENCION SE REFIERE PRINCIPALMENTE A UN PROCESO Y A UN DISPOSITIVO PARA LA IDENTIFICACION DE AVERIAS EN UN SISTEMA COMPLEJO QUE LLEVA UNA PLURALIDAD DE ELEMENTOS CONECTADOS JUNTOS. SEGUN LA INVENCION,DICHO DISPOSITIVO COMPRENDE: CONJUNTOS DE ELEMENTOS (E1,E2,E3) QUE COMPRENDEN COMPONENTES ELEMENTALES (1 A 8) Y AL MENOS UN CALCULADOR (C1,C2,C3,C4) CONECTADO A DICHOS COMPONENTES ELEMENTALES Y SUSCEPTIBLE DE IDENTIFICAR UN ELEMENTO SOMETIDO A UNA AVERIA; Y - UN CALCULADOR CENTRAL (CAL), QUE RECIBE INFORMACION DE AVERIA DE DICHOS CALCULADORES, REAGRUPANDO DICHA INFORMACION DE AVERIA Y DETERMINANDO LOS ELEMENTOS EFECTIVAMENTE AVERIADOS.

PROCESO DE REPARACION Y HERRAMIENTA DE MANTENIMIENTO Y DE AYUDA PARA LA REPARACION QUE APLICA ESTE PROCESO.

(01/10/1997). Solicitante/s: BULL S.A.. Inventor/es: RICHARD, CLAUDE, ASTIER, MAURICE, BOMBLED, DIDIER, LANTENOIS, DANIEL, MARQUES, PEDRO.

ESTA HERRAMIENTA DE MANTENIMIENTO Y DE AYUDA PARA LA REPARACION DE EQUIPOS DE TRATAMIENTO DE LA INFORMACION ES UNIVERSAL YA QUE SE ADAPTA A CUALQUIER EQUIPO. APLICA UN PROCESO DE REPARACION POR IDENTIFICACION DEL COMPONENTE CAMBIABLE MAS PEQUEÑO. PARA ESTO, UTILIZA PROGRAMAS PRUEBAS IMPLANTADAS EN MEMORIA (M) SOBRE LA TARJETA QUE COMPRENDE LA UNIDAD CENTRAL DE TRATAMIENTO (CPU) DEL EQUIPO A REPARAR (RM). COMPRENDE ENTRE OTROS MEDIOS CON PROGRAMAS INFORMATICOS QUE FUNCIONAN EN UN MICROPROCESADOR (MC), QUE PRESENTA UNA INTERFASE DE USUARIO (UI), CONECTADO A LA TARJETA (CPU) MEDIANTE UNA VIA DE TELECOMUNICACION ESTANDAR (TC).COMPRENDE TAMBIEN MEDIOS MATERIALES QUE COMPRENDEN PRINCIPALMENTE UNA TARJETA PILOTO (PC)M UN ADAPTADOR DE BUS (BA) Y TAPONES DE TERMINACION DE PRUEBA (TA1, TA2, ..., TAN). AYUDA A LA REPARACION DE LOS EQUIPOS DE TRATAMIENTO DE LA INFORMACION.

ARQUITECTURA DE SISTEMA Y UTILIZACION DE ESTA ARQUITECTURA EN UN PROCEDIMIENTO DE SUSTITUCION DE PANEL.

(01/10/1997). Solicitante/s: BULL S.A.. Inventor/es: BONNAFOUX, JEAN-FRANCOIS.

LA PRESENTE INVENCION SE REFIERE A UNA ARQUITECTURA DE SISTEMA Y USO DE ESTA ARQUITECTURA EN UN PROCEDIMIENTO DE SUSTITUCION DE PANELES. ARQUITECTURA QUE PERMITE CONTROLAR UNA APLICACION A DISTANCIA, QUE INCLUYE UN PRIMER PROCESADOR DE SERVICIO CONECTADO MEDIANTE UNA RED Y UNA UNIDAD DE MANTENIMIENTO DE CANALES CONECTADA A UN SISTEMA CENTRAL , ESTANDO CONECTADO DICHO PROCESADOR DE SERVICIO MEDIANTE UN CONMUTADOR DE CONSOLA DE SERVICIO , A UNA CONSOLA DE SERVICIO DE MANTENIMIENTO RNS , Y A UNA CONSOLA ALEJADA DE SERVICIO RSC , CARACTERIZADA PORQUE CADA PROCESADOR DE SERVICIO Y CADA CONSOLA INCLUYEN ADEMAS, PROGRAMAS DE SISTEMAS DE EXPLOTACION, UN PROGRAMA SUPERVISOR Y AL MENOS UN SERVICIO DESCOMPUESTO EN DOS APLICACIONES, UNA "CUERPO" COMPUESTA DEL ALGORITMO DEL PROGRAMA, LA OTRA "PRESENTACION" QUE INCLUYE LA INTERFACE CON EL OPERADOR QUE PERMITE UNA VISUALIZACION DEL TIPO DE VENTANAS CON UNA BARRA DE MENU.

DISPOSITIVO DE EXPLOTACION DE LAS INFORMACIONES RELATIVAS A LAS AVERIAS DETECTADAS POR UNA O VARIAS UNIDADES CENTRALES DE UNA AERONAVE.

(01/11/1996). Solicitante/s: AEROSPATIALE SOCIETE NATIONALE INDUSTRIELLE. Inventor/es: NOGER, JOEL.

DISPOSITIVO DE EXPLOTACION DE LAS INFORMACIONES RELATIVAS A LAS AVERIAS DETECTADAS POR UNA UNIDAD CENTRAL DE UNA AERONAVE QUE ESTA CONECTADA POR UN BUS DE DIRECCION Y DE DATOS A UNA PRIMERA MEMORIA QUE MEMORIZA ESTAS INFORMACIONES, QUE COMPRENDE UNA SEGUNDA MEMORIA NO VOLATIL, AMOVIBLE, CONECTABLE A DICHO BUS Y EN LA QUE LAS INFORMACIONES CONTENIDAS EN LA PRIMERA MEMORIA PUEDEN SER RECOPIADAS CON EL FIN DE TRATARLAS EN UN CENTRO DE CALCULO. IENTO DES LOS CALCULADORES DE AERONAVE.

UN SISTEMA COMPRENDIENDO UN PROCESADOR.

(16/07/1996). Solicitante/s: WESTINGHOUSE BRAKE AND SIGNAL HOLDINGS LIMITED. Inventor/es: ROBERTS, RICHARD JOHN, GEORGE, TERENCE MALCOLM.

UN SISTEMA DE INTERCONEXION PARA UNA VIA DE FERROCARRIL, COMPRENDIENDO UNA PLURALIDAD DE PROCESADORES (A,B Y C), TENIENDO EL SISTEMA UNA ENTRADA PARA RECIBIR INFORMACION DE ENTRADA Y UNA SALIDA PARA PROVEER CONTROL DE LA INFORMACION. CADA UNO DE LOS PROCESADORES ESTA ADAPTADO PARA PROBAR POR SI MISMO QUE ESTA OPERANDO CORRECTAMENTE, ASI COMO PARA COMPROBAR MEDIANTE OTRA PRUEBA QUE EL RESTO DE LOS PROCESADORES OPERAN CORRECTAMENTE, SIENDO CADA UNO DE LOS PROCESADORES IGUALMENTE PROBADOS POR EL RESTO DE LOS PROCESADORES. EL SISTEMA SE PARA O SE COLOCA EN UN MODO RESTRINGIDO DE OPERACION SI, SE DETECTA UN FALLO EN SU OPERACION, BIEN COMO RESULTADO DE LA RUTINA DE AUTOCOMPROBACION DE UN PROCESADOR, O BIEN COMO RESULTADO DE QUE UNO DE LOS PROCESADORES DETECTE QUE OTRO PROCESADOR NO ESTA OPERANDO CORRECTAMENTE. ESTO CONSIGUE LA INTEGRIDAD DE UN SISTEMA DE "CANAL DUAL" CON UN UNICO CANAL DE ENLACE FISICO.FIG 1.

SISTEMA DE COMUNICACIONES CON UN SISTEMA DE MULTIPROCESADORES PARA EL CONTROL CENTRAL, AL QUE SE PUEDE CONECTAR UN SISTEMA ANALIZADOR PARA PROCESOS DE PRUEBA Y DE DIAGNOSTICO.

(16/05/1995). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: KELLER, HANS-JORG, DIPL. INFORM., KUSKE, HORST, ZILBAUER, WERNER, DIPL.-ING., TELLER, JOHANNES, DIPL.-ING.

LOS SISTEMAS ANALIZADORES SE UTILIZAN PARA EL ANALISIS DE AVERIAS; SE CONECTAN A LOS SISTEMAS A ANALIZAR Y REGISTRAN LOS PROCESOS, QUE SE DESARROLLAN EN ELLOS. A PARTIR DE LOS DATOS REGISTRADOS SE PUEDEN LOCALIZAR LAS FUENTES DE LAS AVERIAS. LA COMPLEJIDAD DE LOS SISTEMAS GRANDES UNICACIONES ISTEMAS ANALIZADORES CONECTADOS, YA QUE LOS SISTEMAS ANALIZADORES DE CLASE CONVENCIONAL NO TIENEN EN CUENTA LAS CARACTERISTICAS ESPECIFICAS DE LOS MULTIPROCESADORES. ESTO SE SOLUCIONA CON UNA POSIBILIDAD DE INTERVENCION ACTIVA EN EL DESARROLLO DEL PROCESO DE UN SISTEMA DE MULTIPROCESADORES ASI COMO CON UNA COMUNICACION A NIVEL SIMBOLICO ENTRE ESTE Y EL SISTEMA ANALIZADOR.

UN TECNICA PARA PRODUCIR UN SISTEMA EXPERTO PARA DIAGNOSTICAR FALLOS DEL SISTEMA.

(01/05/1995) EL INVENTO SE REFIERE A UN TECNICA PARA FUNCIONAR EN UN ORDENADOR Y DESARROLLAR UNA BASE DE CONOCIMIENTO PARA LUEGO OFRECER SISTEMAS DE DIAGNOSTICO DE FALLOS MUY RAPIDOS Y DE BUEN COSTE. LA PRESENTE TECNICA UTILIZA UNA JERARQUIA EFECTIVA DE REGLAS QUE EN UN PRIMER NIVEL SON REGLAS QUE PERMITEN QUE LA DISPOSICION DEL SISTEMA SOMETIDO A PRUEBA SE DESCOMPONGA EN UNA JERARQUIA DE SUBSISTEMAS PARALELOS Y SECUENCIALES. EN UN SEGUNDO NIVEL, SON REGLAS QUE GENERAN REGLAS DE COMPROBACION EFICIENTE PARA CADA SUBSISTEMA. LAS REGLAS DE SEGUNDO NIVEL SE PUEDEN COMPARAR CON UNA FUNCION DE EVALUACION DE NODOS EN UN PROBLEMA TIPICO DE BUSQUEDA DE UN GRAFICO PARA SELECCIONAR EL MEJOR NODO PARA EXPANSION DE UNA LISTA ACTUAL DE NODOS CANDIDATOS, DE MODO QUE EL MEJOR TRAYECTO A LA CORRECTA DIAGNOSIS DEL SISTEMA SE ENCUENTRA…

SISTEMA SENSOR RAPIDO PARA LA SUPERVISION DIAGNOSTICA.

(01/11/1994) LA INVENCION PRESENTE ES UN SISTEMA DE CONTROL DE COMPONENTES QUE INCLUYE TODOS LOS SENSORES Y TODOS LOS CONTROLES DE COMPONENTES DE LA PLANTA EN LOCALIZACIONES DE LA PLANTA DISTRIBUIDAS PROXIMAS A LOS SENSORES QUE SON LA FUENTE DE LAS SEÑALES QUE SE VAN A ANALIZAR. SEÑALES DE SENSOR ANALOGICAS MINIMAMENTE PRECONDICIONADAS SE MULTIPLEXAN, SE FILTRAN Y SE AJUSTAN ANTES DE SER APLICADAS A UN CONVERTIDOR ANALOGICO-DIGITAL PARA PRODUCIR MUESTRAS DIGITALES PARA SER ALMACENADAS EN UNA MEMORIA DE DATOS DE UN PROCESADOR DE SEÑAL DIGITAL USANDO UNA TECNICA DE MEMORIA DE ACCESO DIRECTO. UN ORDENADOR PARA ADQUISICION DE DATOS TAMBIEN CONTROLA LA SELECCION DE LOS SENSORES, GANANCIA, ETC., BASADO EN LOS COMANDOS DESDE EL CONTROLADOR. EL PROCESADOR DE SEÑAL DIGITAL,…

ANALIZADOR LOGICO.

(16/03/1993). Solicitante/s: KONTRON ELEKTRONIK GMBH. Inventor/es: HORAK, DIETER KLAUS, WIECZOREK, RUDOLF.

ANALIZADOR LOGICO QUE ES APROPIADO PARA MEDIR SEÑALES LOGICAS, QUE SE EMITEN A PARTIR DE VARIOS OBJETOS A EXAMINAR Y NO SON CORRELATIVOS. ESTAN PREVISTOS MODULOS DE REDACCION DE SEÑALES QUE SE ACOPLA EN UNA PIEZA A ENSAYAR COORDINADA Y CONTIENE UN SELECCIONADOR DE TIEMPO PARA LA DEDUCCION DE UNAS SEÑALES DE TIEMPO EXTERNAS E INTERNAS, UN REGISTRADOR DE EXPLORACION, UN DETECTOR DE EXPLORACION, UN DISPOSITIVO DE SINCRONIZACION , UN DETECTOR DE SUCESOS, UN CONTROLADOR/ACUMULADOR Y UN ACUMULADOR DE DATOS . LA DISPOSICION DE SINCRONIZACION CONTIEN UN REGISTRADOR DE SINCRONIZACION PARA ACUMULAR DATOS DE SEÑALES QUE SE LEEN EN EL REGISTRADOR DE EXPLORACION EN LA PUESTA EN MARCHA SOBRE LA SEÑAL DE EXPLORACION Y DE TIEMPO Y SE EXPLORAN CON LA SEÑAL DE TIEMPO INTERNA Y UNA DISPOSICION LOGICA QUE CEDE EN LA PUESTA EN MARCHA SOBRE LA SEÑAL DE TIEMPO INTERNA Y LA SEÑAL DE EXPLORACION UN IMPULSO DE MARCA Y EXPLORACION QUE MARCA EL TIEMPO DE UNA EXPLORACION.

APARATO PARA LA MEJORA DE DIAGNOSIS.

(16/07/1992) EL APARATO PARA ALMACENAR LA INFORMACION CONTENIDA EN UN CONJUNTO DE SEÑALES DIGITALES, CONSTA DE UN SELECTOR. UNA PRIMERA TERMINAL DE ENTRADA RECIBE UNA SEÑAL DIGITAL OPERACIONAL, CUANDO EL APARATO ESTA OPERANDO EN MODO NORMAL, UNA SEGUNDA TERMINAL DE ENTRADA, RECIBE UNA SEÑAL OSCILANTE, CUANDO EL APARATO ESTA OPERANDO EN MODO DE MANTENIMIENTO Y UNA TERCERA TERMINAL DE ENTRADA ESTA CONECTADA A LA SEÑAL DADA POR UNA CONSTANTE EN ESTADO DE PUESTA A CERO. EL SELECTOR CONECTA, A LA PRIMERA, SEGUNDA Y TERCERA TERMINALES DE ENTRADA, CON LA TERMINAL DE SALIDA, EN RESPUESTA A LA PRIMERA Y SEGUNDA SEÑAL DE CONTROL. EL ELEMENTO REGISTRADOR, PRESENTA UN RELOJ TERMINAL, ADAPTADO PARA RCIBIR UNA SEÑAL Y LA PUESTA A CERO, ALMACENANDO EL PRESENTE ESTADO DE LA TERMINAL DE ENTRADA SELECCIONADA, COINCIDENTE CON LA SEÑAL DADA POR EL RELOJ. LOS…

COMPROBADOR DE SISTEMA EXPERTO.

(01/03/1992). Ver ilustración. Solicitante/s: WESTINGHOUSE ELECTRIC CORPORATION. Inventor/es: OSBORNE, ROBERT LEE, HARPER, KARL ERIC.

COMPROBADOR DE SISTEMA EXPERTO. EN UN SISTEMA DE PRUEBA DE PRUEBA DE SISTEMA EXPERTO QUE TIENE LA CAPACIDAD DE EJERCITAR TODAS LAS COMBINACIONES DE TIPOS DE ENTRADAS DE DATOS USANDO CONJUNTOS DE PRUEBA DE DATOS ESPECIALIZADOS. LOS CONJUNTOS DE PRUEBA DE DATOS ESPECIALIZADOS INCLUYEN UN CONJUNTO DE VALORES DE SENSORES PARA CADA NIVEL DE UN SISTEMA OPERATIVO TAL QUE TODOS LOS NIVELES DE DIAGNOSTICO PUEDEN COMPROBARSE SIN PROBAR CADA POSIBLE VALOR DE SENSOR Y COMBINACION DE VALORES DE SENSORES. LOS CONJUNTOS DE PRUEBA PUEDEN SER COMBINADOS PARA PRODUCIR VARIOS ORDENES DE COMPROBACION, PERMITIENDO QUE SEAN PROBADAS RELACIONES COMPLEJAS ENTRE SENSORES Y REGLAS.

MEJORAS EN UNA INSTALACION DE DIAGNOSTICO PARA VIGILAR UN PROCESO EN UNA PRIMERA UBICACION, DE APLICACION ESPECIAL A DIAGNOSTICOS DE FUNCIONAMIENTO.

(01/06/1986). Solicitante/s: WESTINGHOUSE ELECTRIC CORPORATION.

INSTALACION DE DIAGNOSTICO COMPUTERIZADO PARA VIGILANCIA DE PROCESOS Y DIAGNOSTICO DE FUNCIONAMIENTO. LOS DATOS SUMINISTRADOS POR UNA PLURALIDAD DE DETECTORES DE PARAMETROS DE PROCESO SE ALMACENAN EN PRIMERA UBICACION. UN PRIMER COMPUTADOR REALIZA LA EXPLORACION PERIODICA DE ESTAS SEÑALES O DATOS. LAS SEÑALES QUE NO SE SITUAN ENTRE LOS RANGOS PRESTABLECIDOS SUFREN UN PRIMER ALMACENAMIENTO. A TRAVES DE LOS MEDIOS DE TRANSMISION-RECEPCION APROPIADOS, LOS DATOSDE PRIMER ALMACENAMIENTO RECOPILADOS POR EL PRIMER COMPUTADOR SE ENVIAN A UN SEGUNDO NIVEL EN LOCALIZACION REMOTA, EL CENTRO DE DIAGNOSTICOS, CONTROLADO POR UN SEGUNDO COMPUTADOR QUE DEVUELVE AL PRIMERO EL RESULTADO DE SU ANALISIS.

TARJETA UNIVERSAL PARA SISTEMA DE PROTECCION DE REACTOR NUCLEAR.

(16/04/1986). Solicitante/s: GENERAL ELECTRIC COMPANY.

TARJETA UNIVERSAL PARA SISTEMA DE PROTECCION DE REACTOR NUCLEAR, LA CUAL PUEDE SITUARSE EN CUALQUIER CANAL EN EL INTERIOR DE UN SISTEMA DE PROTECCION DE REACTOR NUCLEAR. CONSTA DE UN PRIMER CIRCUITO LOGICO DIGITAL PROGRAMABLE QUE INCLUYE MEMORIAS AUXILIARES DE ENTRADA, MEMORIAS AUXILIARES DE SALIDA, UN PROCESADOR DIGITAL Y UNA MEMORIA PROGRAMABLE; DE UN CIRCUITO DE ACOPLAMIENTO QUE CONTROLA EL ACOPLAMIENTO DEL PROCESADOR DIGITAL CON LAS MEMORIAS AUXILIARES; DE UN SEGUNDO CIRCUITO LOGICO DIGITAL PROGRAMABLE, QUE INCLUYE UN SEGUNDO PROCESADOR DIGITAL, UN PRIMER CIRCUITO DE ALTA IMPEDANCIA PARA ACOPLAR LAS MEMORIAS AUXILIARES CON EL SEGUNDO PROCESADOR Y UN SEGUNDO CIRCUITO DE ALTA IMPEDANCIA; Y DE UNA SEGUNDA MEMORIA DE PROGRAMA.

UNA INSTALACION DE TRATAMIENTO DE COMPROBACION DE MAQUINA.

(01/12/1984). Solicitante/s: FUJITSU LIMITED.

SISTEMA DE COMPROBACION DE PROCESADORES DE DATOS.EL SISTEMA DISPONE DE UNA FUNCION DE CORRECCION DE ERROR, QUE PERMITE CONSERVAR DATOS REFERENTES A UN ERROR COMETIDO POR UNA UNIDAD DE TRATAMIENTO DE SERVICIO SIN INTERRUMPIR SUSTANCIALMENTE EL TRATAMIENTO DEL SISTEMA. ESTA UNIDAD PUEDE INHIBIR UNA INTERRUPCION DE COMPROBACION DE MAQUINA EN BASE AL ANALISIS DE LOS DATOS DE ERROR CONSERVADOS.

"UNA INSTALACION Y UN PROCEDIMIENTO PARA DIAGNOSTICAR Y CORREGIR ERRORES EN UN EQUIPO DE TRATAMIENTO DE DATOS SITUADO EN LUGAR REMOTO".

(16/10/1983). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

SISTEMA DE DIAGNOSTICO REMOTO DE ERRORES EN EQUIPOS DE TRATAMIENTO DE DATOS.EL EQUIPO REMOTO AFECTADO DE ERROR DISPONE DE MEDIOS DE ALMACENAMIENTO MAGNETICO ASOCIADOS, EN LOS QUE SON REGISTRADOS DATOS QUE REPRESENTAN EL ESTADO DE ERROR DEL MISMO. UNOS ENLACES DE COMUNICACIONES TRANSMITEN ESTOS DATOS A ELEMENTOS DE RECEPCION DEL CENTRO DE DIAGNOSTICO , ASOCIADOS A SU VEZ CON MEDIOS DE ALMACENAMIENTO MAGNETICO SOBRE LOS QUE LOS DATOS RECIBIDOS SON RECONSTRUIDOS, QUEDANDO ASI DISPONIBLES PARA DIAGNOSTICO EN DICHO CENTRO.

UN DISPOSITIVO DE RASTREO PARA UN SISTEMA DE PROCESO DE DATOS.

(16/02/1977). Solicitante/s: STANDARD ELECTRICA, S.A..

Resumen no disponible.

UN SISTEMA DE PROCESO DE DATOS.

(16/12/1976). Solicitante/s: XEROX CORPORATION.

Resumen no disponible.

PERFECCIONAMIENTOS EN EQUIPOS PARA LA EJECUCION DE OPERACIONES DE MANTENIMIENTO EN SISTEMAS DE TRATAMIENTO DE INFORMACION.

(01/12/1976). Solicitante/s: COMPAGNIE INTERNATIONALE POUR L'INFORMATIQUE.

Resumen no disponible.

PROCEDIMIENTO DE COMPROBACION DE EXPLORADOR ELECTRONICO.

(16/07/1975). Solicitante/s: STANDARD ELECTRICA, S.A..

Resumen no disponible.

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .