79 patentes, modelos y diseños de BULL S.A.

UN PROCEDIMIENTO DE VIGILANCIA EN TIEMPO REAL DE UN SISTEMA INFORMATICO PARA SU ADMINISTRACION Y AYUDA PARA SU MANTENIMIENTO EN FASE DE EXPLOTACION.

(16/12/2002) LA PRESENTE INVENCION SE REFIERE A UN PROCEDIMIENTO DE VIGILANCIA EN TIEMPO REAL DE UN SISTEMA INFORMATICO PARA SU ADMINISTRACION Y LA AYUDA PARA SU MANTENIMIENTO EN FASE DE EXPLOTACION, COMUNICANDO EL SISTEMA INFORMATICO EN MODO CLIENTE/SERVIDOR MEDIANTE REDES INTERCONECTADAS (W) CADA CLIENTE (WCL) QUE LLEVA UN NAVEGADOR (BRO) QUE SOPORTA UN LENGUAJE HIPERTEXTO DE ALTO NIVEL. ESTE PROCEDIMIENTO SE CARACTERIZA PORQUE, PARA REALIZAR DICHA VIGILANCIA, SE INSTALAN UNOS AGENTES INTELIGENTES EN CADA SERVIDOR (WSE) PARA EJECUTAR, DESPUES DE LA FORMULACION DE LAS PETICIONES DE CLIENTES, UN CONTROL DEL ESTADO DE CADA SERVIDOR MIDIENDO Y ALMACENANDO PARAMETROS QUE INDICAN EL ESTADO Y EL COMPORTAMIENTO DEL SERVIDOR EN UN MOMENTO DADO, SIENDO ESTAS INFORMACIONES RECOGIDAS AUTOMATICAMENTE EN FUNCION DE LOS CAMPOS EXAMINADOS…

DISPOSITIVO Y PROCEDIMIENTO DE UTILIZACION DE FUNCIONES DE PSEUDO PUNTO DE COMUNICACION ALEJADAS (PSEUDO SOCKETS).

Sección de la CIP Física

(16/10/2000). Inventor/es: AYDIN, ALEV, JACOBS, MARGARET, BESNIER, ANNICK. Clasificación: G06F9/46.

LA PRESENTE INVENCION SE REFIERE A UN DISPOSITIVO QUE PERMITE UTILIZAR UN PROCEDIMIENTO DE LLAMADA A DISTANCIA DE SISTEMAS ABIERTOS, UTILIZANDO EL PROCEDIMIENTO PUNTO DE COMUNICACION EN UNA APLICACION PROPIETARIA, UTILIZANDO PRIMITIVAS INEXISTENTES EN EL SISTEMA PROPIETARIO Y FUNCIONANDO SOBRE UN SISTEMA INFORMATICO QUE DISPONE DE UN SUB-SISTEMA ABIERTO, UTILIZANDO LA FUNCION PUNTO DE COMUNICACION, QUE TIENE: ICAR ENTRE LA APLICACION PROPIETARIA Y UNA APLICACION BAJO EL SUBSISTEMA ABIERTO; AL LAS PRIMITIVAS DE LA APLICACION PROPIETARIA Y DE ALMACENAR ESTAS PRIMITIVAS; MEDIOS DE LANZAR UNA APLICACION BAJO EL SISTEMA ABIERTO ("UNIX") PARA DECODIFICAR, HACER EJECUTAR LA FUNCION SOLICITADA POR LA PRIMITIVA Y ENVIARLA DE NUEVO EL RESULTADO; MEDIOS DE DECODIFICAR EL RESULTADO; MEDIOS DE ASEGURAR LA SINCRONIZACION DE LOS ACCESOS A LA MEMORIA COMPARTIDA.

PROCEDIMIENTO DE DETECCION DE LAS SECUENCIAS COMPLETAS Y DE LAS SECUENCIAS DE FALLO EN UN SISTEMA DE RECONOCIMIENTO DE SITUACIONES.

Sección de la CIP Física

(01/07/2000). Inventor/es: FERENCZI, MARC, PARES, PASCAL, GROSSETETE, CHRISTINE. Clasificación: G05B19/042.

LA INVENCION SE REFIERE A UN PROCESO DE DETECCION DE FALLO EN UN SISTEMA DE RECONOCIMIENTO DE SITUACIONES COMPUESTAS POR UNA LISTA DE ACONTECIMIENTOS Y DE TENSIONES TEMPORALES, PARA CADA UNA DE LAS CUALES SE CREA EN MEMORIA UNA SECUENCIA DE ACONTECIMIENTOS E INTERVALOS DE DATOS DE OCURRENCIA POSIBLES DE CADA UNO DE ESTOS ACONTECIMIENTOS, REPRESENTANDO DICHO PROCESO, QUE GESTIONA UN RELOJ INTERNO, DIFERENTE DEL TIEMPO UNIVERSAL, LA FECHA ACTUAL DEL SISTEMA SE CARACTERIZA POR LA PUESTA AL DIA DE LAS SECUENCIAS DE ACONTECIMIENTOS PARA CADA SITUACION EN CADA OCURRENCIA DE UN NUEVO ACONTECIMIENTO, PROVOCANDO UNA PUESTA AL DIA DE LA FECHA ACTUAL, UNA PUESTA AL DIA, PARA CADA SECUENCIA DE ACONTECIMIENTOS MEMORIZADA, INTERVALOS DE LAS FECHAS DE OCURRENCIAS POSIBLES, UNA DETECCION DE TODAS LAS SECUENCIAS DE ACONTECIMIENTOS PARA LAS QUE UNO DE ESTOS INTERVALOS ESTA VACIO; INTEGRANDO UNA CREACION DE NUEVAS SECUENCIAS DE ACONTECIMIENTOS ESTE NUEVO ACONTECIMIENTO Y UNA DETECCION DE LAS SECUENCIAS COMPLETAS.

TRANSISTOR SUPRACONDUCTOR CON EFECTO DE CAMPO Y PROCEDIMIENTO DE UNA ESTRUCTURA MULTICAPA TAL COMO LA UTILIZADA EN EL TRANSISTOR.

Sección de la CIP Electricidad

(01/06/2000). Inventor/es: BERNSTEIN, PIERRE, BOK, JULIEN. Clasificación: H01L39/24, H01L39/12, H01L39/22.

EL TRANSISTOR COMPRENDE UN SUSTRATO QUE LLEVA SUCESIVAMENTE UNA ESTRUCTURA DE CANAL HECHA DE CAPAS ALTERNATIVAMENTE SUPRACONDUCTORAS Y NO SUPRACONDUCTORAS TENIENDO CADA UNA UN ESPESOR DEL ORDEN DE MAGNITUD DE LA LONGITUD DE DEBYE, Y DE DOS ELECTRODOS DE FUENTE Y DE DRENAJE SEPARADOS POR UNA PELICULA DE AISLAMIENTO DE LA REJILLA . EL TRANSISTOR PUEDE CONDUCIR UNA CORRIENTE ELEVADA BAJO PEQUEÑAS TENSIONES DRENAJE-FUENTE Y DE CONTROL DE REJILLA.

APARATO DE PROCESADO DE INFORMACION QUE PERMITE LA GESTION DE UNA FUENTE INFORMATICA MEDIANTE UN SISTEMA DE ADMINISTRACION.

Secciones de la CIP Electricidad Física

(16/05/2000). Inventor/es: REMY, CHRISTIAN. Clasificación: H04L12/24, G06F9/46.

ESTE DISPOSITIVO DE TRATAMIENTO DE LA INFORMACION IPD ESTA IMPLANTADO SOBRE UN RECURSO INFORMATICO RES PARA PERMITIR, POR MEDIO DE UN PROTOCOLO STANDARD COMO SNMP Y A TRAVES DE UNA RED COMO TCP/IP, EL DIALOGO ENTRE UN SISTEMA DE ADMINISTRACION MAN Y EL RECURSO RES. EL DISPOSITIVO IPD ESTA CONSTITUIDO POR UNA PARTE POR MEDIOS DE ORIENTACION Y DE GESTION DEL DIALOGO DIS QUE INCLUYE UN FICHERO DE CONFIGURACION CF Y POR OTRA PARTE POR UN CONJUNTO DE AGENTES A1, A2, ..., AN ESPECIFICOS DEL PROTOCOLO SNMP, PROTOCOLO QUE ES IGUALMENTE UTILIZADO EN EL DISPOSITIVO IPD. LOS MEDIOS DIS RECIBEN PETICIONES PROCEDENTES DEL SISTEMA MAN Y DESPUES DE LA LECTURA DEL FICHERO CF LAS ORIENTAN EN FUNCION DEL OBJETO SOBRE EL CUAL DESCANSAN HACIA UNO O VARIOS DE LOS AGENTES A1, A2, ..., AN, LUEGO RECIBEN LAS RESPUESTAS A LAS PETICIONES EMITIDAS POR LOS AGENTES APROPIADOS Y LAS TRANSMITEN HACIA EL SISTEMA MAN.

SISTEMA DE TRANSMISION DE DATOS ENTRE UN BUS DE ORDENADOR Y UNA RED EN FORMA DE ANILLO DE ALTA CAPACIDAD.

Sección de la CIP Física

(16/11/1999). Inventor/es: RAVAUX, PAUL, URIEN, PASCAL. Clasificación: G06F13/12.

SISTEMA DE TRANSMISION DE DATOS ENTRE UN BUS (PSB) DE ORDENADOR Y UNA RED (RE) QUE COMPRENDE: UN DISPOSITIVO DE ACOPLAMIENTO (GPU) UNIDO AL BUS Y QUE COMUNICA POR UN INTERFACE CON UN DISPOSITIVO ADAPTADOR (DEA) CONECTADO A LA RED, UN PRIMER MICROPROCESADOR (CPU1); UNOS MEDIOS DE TRANSFERENCIA DE TRAMAS DESDE EL BUS HACIA EL DISPOSITIVO ADAPTADOR QUE INCLUYE UNA MEMORIA DE DOBLE PASO. EL DISPOSITIVO ADAPTADOR COMPORTA UN SEGUNDO MICROPROCESADOR (CPU2) CARACTERIZADO EN QUE EL INTERFACE ESTA CONSTITUIDO POR FILAS DE MANDOS (F1 A F4) DISPUESTAS EN LA DICHA MEMORIA, EL SEGUNDO PROCESADOR DE GESTION TRATA UNOS MODULOS LOGICOS (ML1, .... ML10) INDEPENDIENTES ENTRE ELLOS, PARA ADMINISTRAR LA EMISION Y LA RECEPCION DE TRAMAS ESPECIFICAS DE LA RED, Y COMUNICANDO POR MEDIO DE BUZONES (BAL1, ETC...) INCLUIDOS EN EL SEGUNDO PROCESADOR Y/O EN LAS FILAS DE MANDOS. APLICABLE A LOS PROCESADORES DE COMUNICACION.

MULTIPLICADOR DE FRECUENCIA QUE COMPRENDE UN ARBOL DE PUERTAS LOGICAS O-EXCLUSIVO DE TIPO CMOS.

Sección de la CIP Electricidad

(16/10/1999). Inventor/es: MARBOT, ROLAND, LE BIHAN, JEAN-CLAUDE, COFLER, ANDREW, NEZAMZADEH-MOOSAVI, REZA. Clasificación: H03K19/21, H03K5/00, H03B19/00.

LAS PUERTAS DE TIPO O-EXCLUSIVA DE DOS ENTRADAS (A, B) ESTAN DISPUESTAS EN ESTRUCTURA DE ARBOL POR CAPAS SUCESIVAS DESDE UNA CAPA DE ENTRADA QUE RECIBE SEÑALES DE ENTRADA DEL ARBOL, ESTANDO LA SALIDA DE CADA PUERTA CONECTADA A UNA ENTRADA DE UNA PUERTA DE LA CAPA ADYACENTE. CADA PUERTA COMPRENDE DOS CELULAS (11A, 11B) QUE CONMUTAN SENSIBLEMENTE SIMULTANEAMENTE EN RESPUESTA A LAS DOS SEÑALES COMPLEMENTARIAS RESPECTIVAS (A, NA; B, NB) DE UNA DE LAS DOS ENTRADAS Y QUE PROPORCIONA SEÑALES DE SALIDA RESPECTIVAS REPRESENTATIVAS DE LAS FUNCIONES COMPLEMENTARIAS (XOR- NXOR) DEL TIPO O-EXCLUSIVO. ESTO PERMITE OBTENER TIEMPOS DE PROPAGACION PERFECTAMENTE IGUALES SEAN CUALES SEA LA ENTRADA ACTIVA DEL ARBOL Y EL FRENTE A PROPAGAR.

UTIL DE PUESTA A PUNTO DE UN SISTEMA DE EXPLOTACION.

Sección de la CIP Física

(16/06/1999). Inventor/es: JOANNIN, JEAN-PIERRE. Clasificación: G06F11/00.

ESTA HERRAMIENTA DE PUESTA A PUNTO (KD) DE UN SISTEMA DE EXPLOTACION DE UNA MAQUINA QUE COMPRENDE ENTRE OTROS, AL MENOS UN PROCESADOR (P), EN RELACION CON EL PROCESADOR UNA MEMORIA (M) Y UNA UNIDAD DE GESTION DE MEMORIA (MMU) ESTA IMPLANTADA EN UNA ZONA DE MEMORIA (M) DONDE EL MODO DE DIRECCIONAMIENTO VIRTUAL ES IGUAL AL MODO D DIRECCIONAMIENTO FISICO. EJECUTA , A LO LARGO DE LA PUESTA A PUNTO Y SEGUN UN PROCESO PREDETERMINADO, CUALQUIER OPERACION EN MODO FISICO Y DE MANERA INDEPENDIENTE DE LA UNIDAD DE GESTION (MMU).PARA EL CONTROL DE LAS FASES DE INICIALIZACION DE LA MAQUINA, SOPORTA AL MENOS DOS VECTORES DE EXCEPCION (BP, DSI) Y COMPRENDE,ENTRE OTROS, SU PROPIA PILA (S), UN DECODIFICADOR (DEC) QUE UTILIZA UN ALGORITMO EXPLOTABLE SEA CUAL SEA EL CONTEXTO DEL PROCESO ANALIZADO Y MEDIOS DE ALMACENAMIENTO (CMM) DEL CONTEXTO DECODIFICADO.

TELECARGA DE UN SISTEMA DE EXPLOTACION A TRAVES DE UNA RED.

Sección de la CIP Física

(16/06/1999). Inventor/es: ABDOUS, ARAVE, DALONGVILLE, DIDIER, DEMORTAIN, STEPHANE. Clasificación: G06F9/445.

LA INVENCION SE REFIERE A UN PROCESO DE TELECARGA POR UNA PUESTO AUXILIAR DE AL MENOS UN TERMINAL QUE COMPRENDE, UNA MEMORIA VOLATIL (RAM) AL MENOS UN PROCESADOR, UNA TARJETA DE TELECOMUNICACION QUE PERMITE LA CONEXION CON EL PUESTO AUXILIAR POR UNA RED, ESTANDO PROVISTO DICHO PUESTO AUXILIAR DE MEDIO DE TELECOMUNICACION Y DE MEDIO DE MEMORIZACION DE CAPACIDAD SUFICIENTE PARA ALMACENAR EL PROTOCOLO DE COMUNICACION, EL SISTEMA DE EXPLOTACION, DE LOS TERMINALES COPIADOS EN UN FICHERO DE IMAGEN, SU PROPIO SISTEMA DE EXPLOTACION Y LOS PROGRAMAS DE APLICACION, CARACTERIZADO EN QUE COMPRENDE UNA PROCEDIMIENTO DE TELECARGA DE UN PROGRAMA DE CEBADO, QUE CONSISTE EN TRANSFORMAR LA PRIMERA INTERRUPCION PRODUCIDA POR UN TERMINAL TRAS SU PUESTA EN TENSION EN UNA SOLICITUD DE LECTURA DE UN FICHERO DE IMAGEN MEMORIZADO SOBRE EL PUESTO AUXILIAR.

DISPOSITIVO PERFECCIONADO DE EVALUACION DE RENDIMIENTO ADAPTABLE.

Sección de la CIP Física

(16/09/1998). Inventor/es: ANDRES, FREDERIC. Clasificación: G06F11/34.

LA INVENCION SE REFIERE A UN DISPOSITIVO DE EVALUACION DE PRESTACION ADAPTABLE POR RESOLUCION ANALITICA DE BASE DE DATOS Y QUE FUNCIONA SOBRE UN SISTEMA INFORMATICO QUE TIENE UNA ARQUITECTURA DADA QUE COMPRENDE UNA LIBRERIA DE CONOCIMIENTOS DEL ENTORNO ESPECIFICO DE LA BASE DE DATOS Y UN MEDIO DE EVALUACION DE PRESTACION QUE UTILIZA LAS INFORMACIONES DE LA LIBRERIA DE CONOCIMIENTOS CARACTERIZADO EN QUE LA LIBRERIA DE CONOCIMIENTOS COMPRENDE EN UN LENGUAJE DE ESPECIFICACIONES DE ENTORNO: UNA LIBRERIA DE ARQUITECTURAS QUE CREA EL MATERIAL, UNA LIBRERIA DE SISTEMAS QUE CREA EL SISTEMA OPERATIVO Y TRANSACCIONAL SOPORTADO POR LA ARQUITECTURA DEL MATERIAL; UNA LIBRERIA DE METODO DE ACCESO Y DE OPERACIONES QUE CREA LOS ALGORITMOS UTILIZADOS POR EL GESTOR DE DATOS; UNA LIBRERIA DE PERFILES DE BASE DE DATOS QUE AGRUPA LOS CONOCIMIENTOS SOBRE EL ESQUEMA DE BASE DE DATOS Y ESTADISTICAS SOBRE LA APLICACION USUARIO.

PROCESO DE GESTION DE OBJETOS ESTRUCTURADOS.

(01/07/1998) EN ESTE PROCESO, UNOS OBJETOS ESTRUCTURADOS SON GESTIONADOS POR UNA INTERFASE APLICATIVA (API) QUE PUEDE PROPORCIONAR UNA PLURALIDAD DE SERVICIOS. LA INTERFASE (API) DEFINE UN JUEGO DE FUNCIONES Y EL CONJUNTO DE OBJETOS ESTRUCTURADOS BAJO FORMAS PUBLICAS Y PRIVADAS REPRESENTADAS MEDIANTE DESCRIBIDORES Y DISPUESTOS SEGUN DIFERENTES CLASES QUE TIENEN CADA UNA SU DESCRIPCION. LA INTERFASE (API) OFRECE PRIMITIVAS DE SERVICIO QUE LLEVAN PARAMETROS DEFINIDOS MEDIANTE OBJETOS, ESTA ADEMAS PENSADA PARA SER UTILIZADA CON OTRAS INTERFASES, EN DIFERENTES NIVELES (L1, L2, L3). EL PRESENTE PROCESO SE CARACTERIZA EN QUE UTILIZA,…

PROCESO DE ADMINISTRACION DE APLICACIONES CON PROTOCOLOS ESTANDARS.

Sección de la CIP Física

(01/03/1998). Inventor/es: ATTAL, DENIS. Clasificación: G06F11/00.

ESTE PROCESO DE ADMINISTRACION DE UN RECURSO INFORMATICO POR CUALQUIER SISTEMA DE ADMINISTRACION (MAN) AUTORIZA LA GESTION DE CUALQUIER APLICACION (APP) CUYA TABLA DE SIMBOLOS (ST) ESTA CONTENIDA EN EL EJECUTABLE. PARA LLEVARLO A CABO, UN AGENTE (AGE) ES CREADO DE CONFORMIDAD CON EL PROTOCOLO ADMINISTRATIVO STANDARD (SNMP), ESTE AGENTE ES PARAMETRABLE POR MEDIO DEL FICHERO DE CONFIGURACION (CF) QUE CONTIENE. UNA VEZ CREADO, EL AGENTE (AGE), POR MEDIO DE UNA PARTE DE LA TABLA DE SIMBOLOS (ST) QUE DAN LA CORRESPONDENCIA ENTRE EL NOMBRE DE UNA VARIABLE Y SU IMPLANTACION EN MEMORIA Y POR OTRA PARTE POR UNA LLAMADA DE UNA FUNCION SISTEMA (SC) DEL TIPO PROCESO DE ANALISIS, TIENE ACCESO DIRECTAMENTE A LA ZONA DE MEMORIA CUYA IMPLANTACION ESTA DADA POR LA TABLA DE SIMBOLOS (ST) PARA PERMITIR EL TRATAMIENTO ADECUADO FUNCION DE LAS PETICIONES DEL SISTEMA DE ADMINISTRACION (MAN).

METODO DE DIALOGO ENTRE LOS PROCESADORES DE UN SISTEMA, SISTEMA PARA SU APLICACION Y UTILIZACION PARA LA DISTRIBUCION DE LOS PROCESOS EN LOS PROCESADORES.

Sección de la CIP Física

(01/12/1997). Inventor/es: CASSONNET, JEAN-CLAUDE, FRESSINEAU, JEAN-LOUIS, LECOURTIER, GEORGES. Clasificación: G06F15/16.

PARA CIERTAS OPERACIONES EJECUTADAS EN UN SISTEMA MULTIPROCESADOR, LOS PROCESADORES DIALOGAN ENTRE SI POR EL INTERCAMBIO DE REQUERIMIENTOS Y DE PAGOS. LA INVENCION PROPONE UN PROCESO SEGUN EL CUAL LAS OPERACIONES QUE IMPLICAN EL ENVIO DE REQUERIMIENTOS MULTIPLES SE DESARROLLAN SIN TENER EN CUENTA LA RECEPCION DE LOS REQUERIMIENTOS. SE CALCULA EL NUMERO TOTAL DE REQUERIMIENTOS IMPLICADOS Y SE CUENTA EL NUMERO DE REQUERIMIENTOS RECIBIDOS. EL FIN DE LA OPERACION ESTA CONDICIONADO POR LA IGUALDAD DE ESTOS DOS NUMEROS. LA INVENCION SE REFIERE TAMBIEN A UN SISTEMA PARA LA APLICACION DEL METODO ASI COMO A LA APLICACION DEL METODO EN LA DISTRIBUCION DE LOS PROCESOS EN LOS PROCESADORES.

EMISOR-RECEPTOR PARA LA TRANSMISION BIDIRECCIONAL SIMULTANEA DE DATOS EN BANDA BASICA.

Sección de la CIP Electricidad

(16/10/1997). Inventor/es: MARBOT, ROLAND. Clasificación: H04L5/14, H04B1/58.

EL INVENTO ESTA RELACIONADO CON LOS EMISORES-RECEPTORES PARA LAS TRANSMISIONES POR ENLACES SERIE BIDIRECCIONALES (L). PARA PERMITIR UNA REALIZACION SENCILLA QUE PERMITA UN FUNCIONAMIENTO A MUY ALTA FRECUENCIA, EL EMISOR-RECEPTOR LLEVA UN AMPLIFICADOR BIDIRECCIONAL QUE COMPRENDE: DAPTACION A LA LINEA Y CONECTADA A ESTA, ONTROLADO EN EMISION Y QUE ALIMENTA EN PARALELO LA PRIMERA IMPEDANCIA (R) Y LA LINEA, PORCIONAR UNA SEÑAL DE MEDICION (V) REPRESENTATIVA YA SEA DE LA CORRIENTE CIRCULANTE EN LA IMPEDANCIA DE ADAPTACION (R) CUANDO EL GENERADOR (G1) ESTA ACTIVO, YA SEA LA SUMA DE LA CORRIENTE EN LA IMPEDANCIA DE ADAPTACION (R) Y DE UN VALOR DE COMPENSACION CUANDO EL PRIMER GENERADOR (G1) NO ESTA ACTIVO. EL VALOR DE COMPENSACION SE DETERMINA DE FORMA QUE CONVIERTA LA SEÑAL DE MEDICION (V) EN INDEPENDIENTE RESPECTO AL ESTADO DE EMISION DEL EMISOR-RECEPTOR. APLICACION, SOBRE TODO EN FORMA DE CIRCUITOS INTEGRADOS, A LA INTERCONEXION ENTRE LAS UNIDADES DE UN SISTEMA INFORMATICO.

ARQUITECTURA DE SISTEMA Y UTILIZACION DE ESTA ARQUITECTURA EN UN PROCEDIMIENTO DE SUSTITUCION DE PANEL.

Sección de la CIP Física

(01/10/1997). Inventor/es: BONNAFOUX, JEAN-FRANCOIS. Clasificación: G06F11/22.

LA PRESENTE INVENCION SE REFIERE A UNA ARQUITECTURA DE SISTEMA Y USO DE ESTA ARQUITECTURA EN UN PROCEDIMIENTO DE SUSTITUCION DE PANELES. ARQUITECTURA QUE PERMITE CONTROLAR UNA APLICACION A DISTANCIA, QUE INCLUYE UN PRIMER PROCESADOR DE SERVICIO CONECTADO MEDIANTE UNA RED Y UNA UNIDAD DE MANTENIMIENTO DE CANALES CONECTADA A UN SISTEMA CENTRAL , ESTANDO CONECTADO DICHO PROCESADOR DE SERVICIO MEDIANTE UN CONMUTADOR DE CONSOLA DE SERVICIO , A UNA CONSOLA DE SERVICIO DE MANTENIMIENTO RNS , Y A UNA CONSOLA ALEJADA DE SERVICIO RSC , CARACTERIZADA PORQUE CADA PROCESADOR DE SERVICIO Y CADA CONSOLA INCLUYEN ADEMAS, PROGRAMAS DE SISTEMAS DE EXPLOTACION, UN PROGRAMA SUPERVISOR Y AL MENOS UN SERVICIO DESCOMPUESTO EN DOS APLICACIONES, UNA "CUERPO" COMPUESTA DEL ALGORITMO DEL PROGRAMA, LA OTRA "PRESENTACION" QUE INCLUYE LA INTERFACE CON EL OPERADOR QUE PERMITE UNA VISUALIZACION DEL TIPO DE VENTANAS CON UNA BARRA DE MENU.

PROCESO DE REPARACION Y HERRAMIENTA DE MANTENIMIENTO Y DE AYUDA PARA LA REPARACION QUE APLICA ESTE PROCESO.

Sección de la CIP Física

(01/10/1997). Inventor/es: RICHARD, CLAUDE, ASTIER, MAURICE, BOMBLED, DIDIER, LANTENOIS, DANIEL, MARQUES, PEDRO. Clasificación: G06F11/22.

ESTA HERRAMIENTA DE MANTENIMIENTO Y DE AYUDA PARA LA REPARACION DE EQUIPOS DE TRATAMIENTO DE LA INFORMACION ES UNIVERSAL YA QUE SE ADAPTA A CUALQUIER EQUIPO. APLICA UN PROCESO DE REPARACION POR IDENTIFICACION DEL COMPONENTE CAMBIABLE MAS PEQUEÑO. PARA ESTO, UTILIZA PROGRAMAS PRUEBAS IMPLANTADAS EN MEMORIA (M) SOBRE LA TARJETA QUE COMPRENDE LA UNIDAD CENTRAL DE TRATAMIENTO (CPU) DEL EQUIPO A REPARAR (RM). COMPRENDE ENTRE OTROS MEDIOS CON PROGRAMAS INFORMATICOS QUE FUNCIONAN EN UN MICROPROCESADOR (MC), QUE PRESENTA UNA INTERFASE DE USUARIO (UI), CONECTADO A LA TARJETA (CPU) MEDIANTE UNA VIA DE TELECOMUNICACION ESTANDAR (TC).COMPRENDE TAMBIEN MEDIOS MATERIALES QUE COMPRENDEN PRINCIPALMENTE UNA TARJETA PILOTO (PC)M UN ADAPTADOR DE BUS (BA) Y TAPONES DE TERMINACION DE PRUEBA (TA1, TA2, ..., TAN). AYUDA A LA REPARACION DE LOS EQUIPOS DE TRATAMIENTO DE LA INFORMACION.

PROCEDIMIENTO DE MANDO DEL ESTADO DE CONDUCCION DE UN TRANSISTOR MOS Y UN CIRCUITO INTEGRADO QUE PONE EN OPERACION DICHO PROCEDIMIENTO.

Sección de la CIP Electricidad

(01/04/1997). Inventor/es: BOUDOU, ALAIN, BONNAL, MARIE-FRANCOISE, ROUILLON-MARTIN, MARTINE. Clasificación: H01L21/28, H01L23/52, H01L21/768, H01L21/268.

EL ESTADO DE CONDUCCION DE UN TRANSISTOR MOS 11 ESTA GOBERNADO DEFINITIVAMENTE POR UN HAZ LASER 21 FORMANDO ENTRE LA REJILLA 16 Y LA PARTE SUBYACENTE D DE LA REGION DEL EMISOR 14 O DEL COLECTOR 15, UNA CONEXION ELECTRICA 22. EL INVENTO SE APLICA ESPECIALMENTE A LA CORRECCION DE CIRCUITOS INTEGRADOS (RECONFIGURACION, REDUNDANCIA) Y EN LA PROGRAMACION DE LAS MEMORIAS MUERTAS INTEGRADAS.

ARQUITECTURA PARA CAMBIO DINAMICO DE PROCESADOR DE SERVICIO.

(01/03/1997) LA PRESENTE INVENCION TRATA DE UNA ARQUITECTURA PARA CAMBIO DINAMICO DE PROCESADOR DE SERVICIO. ARQUITECTURA PARA CAMBIO DINAMICO DE PROCESADOR DE SERVICIO, CONTENIENDO UN PRIMER PROCESADOR DE SERVICIO CONECTADO POR UNA RED Y UNA UNIDAD DE MANTENIMIENTO (CMU) A UN SISTEMA CENTRAL , SUSODICHO PROCESADOR DE SERVICIO ESTA CONECTADO A UN SEGUNDO PROCESADOR DE SERVICIO POR LA RED Y LA UNIDAD DE MANTENIMIENTO (CMU), CARACTERIZADA EN LO QUE CADA PROCESADOR DE SERVICIO CONTIENE ADEMAS DE LOS PROGRAMAS DE SISTEMA DE EXPLOTACION, UN PROGRAMA SUPERVISOR Y AL MENOS UN SERVICIO DESCOMPUESTO EN DOS APLICACIONES, UNA "CUERPO" COMPUESTA DEL ALGORITMO DEL PROGRAMA,…

UTILIZACION DE UN LENGUAJE QUE TIENE UNA REPRESENTACION SIMILAR PARA LOS PROGRAMAS Y LOS DATOS DE INFORMATICA DISTRIBUIDA.

Sección de la CIP Física

(16/01/1997). Inventor/es: ATTAL, DENIS. Clasificación: G06F9/46, G06F15/16.

UN LENGUAJE CON UNA REPRESENTACION SIMILAR PARA PROGRAMAS Y DATOS SE UTILIZA EN LAS APLICACIONES DE INFORMATICA COOPERATIVA EN ESPECIAL PARA LA DISTRIBUCION DE INFORMACION Y DE TRATAMIENTO EN UN SISTEMA DE GESTION DE RED EN FUNCION DE MENSAJES EJECUTABLES QUE LLEVAN CODIGOS QUE SE EJECUTARA, ES DECIR SIMULTANEAMENTE LAS FUNCIONES QUE SE APLICARAN Y LOS DATOS SOBRE LOS CUALES DEBEN APLICARSE LAS FUNCIONES. LOS MENSAJES SON ASINCRONOS Y SE ENVIAN EN LA RED EN UN FORMATO LIBRE A PARTIR DE UN INTERPRETADOR INT DE DICHO LENGUAJE DE UNA MAQUINA HACIA OTRO INTERPRETADOR DE DICHO LENGUAJE DE OTRA MAQUINA.

PROCESO DE EXPLOTACION DE LA MEMORIA EN UN SISTEMA INFORMATICO DE TIPO DE DIRECCION VIRTUAL Y DISPOSITIVO PARA LLEVAR A CABO DICHO PROCESO.

Sección de la CIP Física

(01/01/1997). Inventor/es: DOROTTE, MICHEL. Clasificación: G06F12/02, G06F12/10.

EL PROCESO DE EXPLOTACION DE LA MEMORIA EN UN SISTEMA INFORMATICO DEL TIPO DE DIRECCION VIRTUAL ESTA CARACTERIZADO EN QUE: SE ORGANIZA UN PRIMER DOMINIO DE MEMORIA DX ALREDEDOR DE UNA DIRECCION DE DIMENSION NX BITS. SE DEFINE EN EL DOMINIO DE MEMORIA DX UNA PLURALIDAD DE ESPACIOS DE DIRECCION EAX DE ESTRUCTURA IDENTICA Y ADMITIENDO UNA DIRECCION RELATIVA DE DIMENSION NL INFERIOR A NX. SE AFECTA DE MODO TEMPORAL E INTERCAMBIABLE UNO DE LOS ESPACIOS DE DIRECCION EAX (A CONTINUACION LLAMADO ESPACIO DE DIRECCION CORRIENTE EAC) A UN SEGUNDO DOMINIO DE MEMORIA DL ORGANIZADO ALREDEDOR DE UNA DIRECCION DE DIMENSION NL BITS. EL INVENTO CONCIERNE IGUALMENTE UN DISPOSITIVO PARA PONER EN OBRA EL PROCESO DEFINIDO MAS ABAJO.

PROCESADOR DE VARIAS UNIDADES DE TRATAMIENTO MICROPROGRAMADAS.

(16/10/1996) EL PROCESO (CPU) CONSTA DE VARIAS UNIDADES DE EJECUCION MICROPROGRAMADAS (EAD, BDP, FPP) QUE SE COMUNICAN ENTRE ELLAS Y CON UNA MEMORIA (MU) MEDIANTE UN ANTIMEMORIA (CA). UNA DE LAS UNIDADES ES UNA UNIDAD DE DIRECCIONAMIENTO (EAD). PARA PERMITIR A LAS UNIDADES FUNCIONAR AUTONOMAMENTE, CADA UNIDAD LLEVA SU PROPIO BLOQUE DE CONTROL Y MEDIOS DE SINCRONIZACION PARA AUTORIZAR O INTERRUMPIR LA EJECUCION DEL MICROPROGRAMA DEFINIDO POR LA INSTRUCCION EN CURSO EN DICHA UNIDAD. ESTOS MEDIOS DE SINCRONIZACION INTERRUMPEN DICHA EJECUCION SI: IDO EN DICHOS MEDIOS DE MEMORIZACION (CA) Y NECESARIA PARA DICHA EJECUCION NO ES EFECTIVAMENTE RECIBIDA POR DICHA UNIDAD, UN RESULTADO ESPERADO EN DICHA UNIDAD Y CALCULADO…

METODO Y CIRCUITO PARA COMPROBAR TRANSMISIONES SERIE BIDIRECCIONALES Y CIRCUITOS PARA SU PUESTA EN PRACTICA.

Sección de la CIP Electricidad

(16/10/1996). Inventor/es: MARBOT, ROLAND. Clasificación: H04L1/24.

EL INVENTO ESTA RELACIONADO CON LAS PRUEBAS PARA VERIFICAR LA INTEGRIDAD DE LOS CIRCUITOS QUE SIRVEN EN LAS TRANSMISIONES SERIE BIDIRECCIONALES. PARA PODER PROBAR LOS EMISORES-RECEPTORES QUE FUNCIONAN A MUY ALTA FRECUENCIA SIN PERTURBACIONES, LA PRUEBA CONSISTE YA SEA EN DEJAR DESCONECTADA DE LA LINEA (L) LA SALIDA SERIE DEL EMISOR-RECEPTOR , YA SEA EN DESCONECTAR (INF) SU IMPEDANCIA DE ADAPTACION, EN CONTROLAR LA EMISION DE SEÑALES Y EN COMPARAR LAS SEÑALES EMITIDAS CON LAS SEÑALES DE RECEPCION DETECTADAS POR EL MISMO EMISOR-RECEPTOR. COMO VARIANTE, SE PUEDE DESCONECTAR LA IMPEDANCIA DE ADAPTACION DEL EMISOR-RECEPTOR DE LA ESTACION LEJANA. APLICACION, SOBRE TODO, A LOS CIRCUITOS INTEGRADOS DE INTERFAZ PARALELO-SERIE.

PROCEDIMIENTO DE ASISTENCIA PARA USUARIO DE UN SISTEMA INFORMATICO Y DISPOSITIVO PARA LA APLICACION DEL PROCEDIMIENTO.

Sección de la CIP Física

(01/10/1996). Inventor/es: CLAES, GERARD. Clasificación: G06F9/44.

PROCEDIMIENTO DE ASISTENCIA PARA USUARIO DE UN SISTEMA INFORMATICO PROVISTO DE SU SISTEMA DE EXPLOTACION (OS) CARACTERIZADO PORQUE SE REAGRUPA EN UN SISTEMA DE AYUDA GLOBAL UNA PLURALIDAD DE SISTEMAS DE SERVICIO ESPECIALIZADOS INTERCONECTADOS A UNA INTERFAZ QUE RIGE LAS ENTRADAS (EN MODO CAPTADOR) Y LAS SALIDAS (EN MODO EMISOR) ENTRE EL SISTEMA DE AYUDA GLOBAL Y EL SISTEMA INFORMATICO. LOS SISTEMAS DE SERVICIO ESTAN INTERCONECTADOS EN ESTRELLA CON LA INTERFAZ A TRAVES DE UN SISTEMA NUCLEO . EL INVENTO SE REFIERE IGUALMENTE A UN DISPOSITIVO PARA APLICAR EL PROCEDIMIENTO DEFINIDO.

PROCESADOR DE VARIAS UNIDADES MICROPROGRAMADAS CON MECANISMO DE EJECUCION ANTICIPADA INSTRUCCIONES.

(01/10/1996) EL PROCESADOR (CPU) ESTA CONSTITUIDO DE VARIAS UNIDADES DE EJECUCION MICROPROGRAMADAS (EAD, BDP, FPP) QUE SE COMUNICAN ENTRE ELLA Y CON UNA MEMORIA (MU) MEDIANTE UNA ANTEMEMORIA (CA). UNA DE LAS UNIDADES ES UNA UNIDAD DE DESTINO EAD. PARA PERMITIR A LAS UNIDADES FUNCIONAR DE MANERA AUTONOMA, CADA UNIDAD SE COMPONE DE SU PROPIO BLOQUE DE MANDO Y DE LOS MEDIOS SINCRONIZACION PARA AUTORIZAR O INTERRUMPIR LA EJECUCION DEL MICROPROGRAMA DEFINIDO POR LA INSTRUCCION EN CURSO EN DICHA UNIDAD. CADA BLOQUE DE MANDO LLEVA MEDIOS DE MANDO DE INSTRUCCION PARA PONER EN MARCHA LA EJECUCION DEL MICROPROGRAMA DE LA PRIMERA INSTRUCCION EN ESPERA . LA ULTIMA MICROINSTRUCCION LLEVA UNA INDICACION DE FIN DE PROGRAMA Y PARA…

CIRCUITO DE MUESTREO DE DATOS Y SISTEMA DE TRANSMISION DE DATOS DIGITALES RESULTANTE.

Sección de la CIP Electricidad

(01/08/1996). Inventor/es: MARBOT, ROLAND. Clasificación: H04L7/033.

EL DISPOSITIVO DE MUESTREO DE DATOS RECURRENTES A UN PERIODO R EN UNA SEÑAL DE DATOS (TS) COMPRENDE UN CIRCUITO DE REGLAJE QUE REGULA EL RETARDO DE UNA SEÑAL DE RELOJ RESPECTO DE UN FRENTE DE LA SEÑAL DE DATOS SOBRE UN VALOR (N + (ALFA)) DONDE N ES UN NUMERO ENTERO POSITIVO O NULO Y (ALFA) ES UN NUMERO POSITIVO INFERIOR A 1. LA INVENCION SE APLICA EN PARTICULAR EN LOS SISTEMAS EN RED DE TRANSMISION NUMERICA DE DATOS, Y EN PARTICULAR A LOS SISTEMAS INFORMATICOS.

PROCESO DE MONTAJE DE UN TUBO DE UN MONITOR SOBRE UN MARCO, MONITOR ASI OBTENIDO Y MAQUINA DE MONTAJE.

Secciones de la CIP Técnicas industriales diversas y transportes Electricidad

(16/01/1996). Inventor/es: PIGUILLEM, FRANCOIS, CLAIN, JEAN-MICHEL, LATTE, ERIC. Clasificación: B23P19/00, H04N5/645.

LA PRESENTE INVENCION SE REFIERE A UN PROCESO DE MONTAJE DEL TUBO DE UN MONITOR SOBRE UN MARCO, EL MONITOR ASI OBTENIDO Y LA MAQUINA DE MONTAJE. EL PROCESO DE MONTAJE DE UN TUBO DE UN MONITOR SOBRE UN MARCO DE CARA DELANTERA DEL MONITOR COMPRENDE LAS SIGUIENTES ETAPAS: A) COLOCACION DE UN MARCO DE CARA DELANTERA; B) SUJECION DEL TUBO EN SUSTENTACION POR SOPLADO; C) CENTRADO DEL TUBO MEDIANTE DOS V , DE DESPLAZAMIENTO CONCENTRICO Y SIMULTANEO; D) ASPIRACION DEL TUBO Y ABERTURA DE LAS V ; E) BAJADA DEL TUBO PARA APOYARLO SOBRE ZONAS DE ALTO COEFICIENTE DE ADHERENCIA; F) SOLIDARIZACION DEL TUBO CON LA CARA DELANTERA ; G) PARADA DE LA ASPIRACION Y LIBERACION DEL CONJUNTO MONTADO.

CIRCUITO DE CARGA PREVIA DE UN BUS DE MEMORIA.

Sección de la CIP Física

(16/12/1995). Inventor/es: BROSSARD, PATRICE. Clasificación: G11C7/00.

EL CIRCUITO DE CARGA PREVIA DEL BUS DE MEMORIA CONSTA DE UN TRANSISTOR BIPOLAR PHI PILOTADO POR UNA SEÑAL DE RELOJ PHI Y TIENE SU BASE (B) UNIDA A DOS POTENCIALES DE ALIMENTACION RESPECTIVAMENTE MEDIANTE DOS TRANSISTORES CON EFECTO DE CAMPO DE TIPOS COMPLEMENTARIOS (N2, P2) QUE TIENE SUS REJILLAS UNIDAS A LA SALIDA DE UN AMPLIFICADOR DE UMBRAL CONECTADO AL BUS.

CHASIS DE BLINDAJE PARA LA PROTECCION, CONTRA LOS EFECTOS DE RADIACIONES ELECTROMAGNETICAS, DE UN CIRCUITO ELECTRICO COLOCADO EN EL INTERIOR DE ESE CHASIS.

Sección de la CIP Electricidad

(01/12/1995). Inventor/es: PALADEL, JEAN-MARIE. Clasificación: H01R13/658.

EL INVENTO SE REFIERE A UN CHASIS DE BLINDAJE PARA LA PROTECCION, CONTRA LOS EFECTOS DE RADIACIONES ELECTROMAGNETICAS, DE UN CIRCUITO ELECTRICO COLOCADO EN EL INTERIOR DE ESE CHASIS. ESTE CHASIS ESTA PROVISTO DE UNA ABERTURA QUE SIRVE AL PASO DE UNA PARTE DE CONECTOR BLINDADO (15A) EN VISTA DE SU ACOPLAMIENTO A UNA PARTE DE CONECTOR COMPLEMENTARIO (15B) QUE DISPUESTO ENFRENTE DE ESTA ABERTURA, EN EL INTERIOR DEL CHASIS, ESTA FIJADO SOBRE UNA TARJETA DE CIRCUITOS . EL CHASIS ESTA PROVISTO ADEMAS DE UN ELEMENTO CONDUCTOR, ELASTICO, NO METALICO QUE, FIJADO ALREDEDOR DE LA ABERTURA , VIENE AL CONTACTO DEL ELEMENTO DE BLINDAJE DE LA PARTE DE CONECTOR (15A) Y PERMITE A LAS CORRIENTES PARASITAS ENGENDRADAS POR LA RADIACIONES ELECTROMAGNETICAS FLUIR A TIERRA SIN PASAR AL INTERIOR DEL CHASIS. SE APLICA EN LA TECNICA DE CONEXION DE LOS EQUIPOS ELECTRONICOS UTILIZADOS PARA EL TRATAMIENTO DE LAS INFORMACIONES.

PROCESO DE TRANSMISION DE DATOS SOBRE UN BUS INTERNO DE UNA ESTACION DE TRABAJO, DISPOSITIVO CON BUS INTERNO, QUE PERMITE LA PUESTA EN OBRA DEL PROCESO Y CIRCUITO DE ADAPTACION PARA ESTE BUS INTERNO.

Sección de la CIP Electricidad

(01/11/1995). Inventor/es: MOURO, ALAIN, COLIN, MICHEL. Clasificación: H04Q11/04, H04M11/06.

PROCESO DE TRANSMISION DE DATOS SOBRE UN BUS INTERNO DE UNA ESTACION DE TRABAJO QUE PONE EN COMUNICACION UNA TARJETA ACOPLADORA DE INTERFACE CON UNA LINEA TELEFONICA Y LAS TARJETAS ACOPLADORAS ADAPTADAS A DIFERENTES FUNCIONES DE COMUNICACION DE UNA RED DE VOZ, PARA DEFINIR UNA TRAMA DE COMUNICACIONES; EN INSERTAR EN CADA TRAMA DE 125 MICROSEGUNDOS ASI DEFINIDAS, A LO MAS OCHO SUBTRAMAS DE LONGITUDES VARIABLES QUE PERMITEN CONECTAR COMO MAXIMO OCHO TARJETAS ACOPLADORAS; EN INSCRIBIR SOBRE CUATRO BITS EN LOS DOS PRIMEROS OCTETOS DE CADA SUBTRAMA LA DIRECCION DEL EQUIPO DIRIGIDO, EL NUMERO DE OCTETOS DE DATOS TRANSMITIDOS POR LA SUBTRAMA Y EL NUMERO DE BITS DEL ULTIMO OCTETO.

PROCESO Y SISTEMA DE TRANSMISION NUMERICA DE DATOS EN SERIE.

Sección de la CIP Electricidad

(16/09/1995). Inventor/es: MARBOT, ROLAND. Clasificación: H04L7/033, H04L7/04.

LA TRANSMISION NUMERICA DE DATOS ES DEL TIPO QUE COMPRENDE LA ADICION DE UNA INFORMACION DE RELOJ Y DE SINCRONIZACION A LOS DATOS PARA CONSTITUIR LA SEÑAL DE TRANSMISION, Y LA DETERMINACION DEL CAUDAL DE TRANSMISION A PARTIR DE DICHA INFORMACION RECIBIDA. SEGUN LA INVENCION, DICHA INFORMACION CONSISTE EN LA SEÑAL DE TRANSMISION EN UN FRENTE DE SINCRONIZACION (SYNC) AÑADIDO A CADA GRUPO DE N BITS DE DATOS (D0-D7, OP) Y LA DETERMINACION DEL CAUDAL DE TRANSIIQ ON CONSISTE EN PRODUCIR N SEÑALES DE RELOJNTE Y DE MANERA SOLIDARIA SOBRE UN ORGANO DE SOPORTE PARA FORMAR UN CONJUNTO UNITARIO AMOVIBLE APTO PARA ACOPLARSE AL EMISOR POR MEDIOS QUE LE SON PROPIOS. EL DISPOSITIVO COMPRENDE TAMBIEN UN ELEMENTO DE TENSION , QUE CONTIENE CON EL ORGANO DE SOPORTE , EL MATERIAL VISCOELASTICO . APLICACION EN LOS MATERIALES DE INSONORIZACION.

DISPOSITIVO DE PROTECCION DE UNA TARJETA ELECTRONICA Y UTILIZACION PARA PROTEGER UN TERMINAL DE LECTURA DE TARJETA MAGNETICA Y/O DE MICROPROCESADOR.

Sección de la CIP Física

(16/07/1995). Inventor/es: VERRIER, PHILIPPE, POULENARD, ROGER. Clasificación: G06K19/06.

EL PRESENTE INVENTO SE REFIERE A UN DISPOSITIVO DE PROTECCION DE UNA TARJETA ELECTRONICA Y SU UTILIZACION PARA PROTEJER UN TERMINAL DE LECTURA DE TARJETA MAGNETICA Y/O DE MICROPROCESADOR. DISPOSITIVO DE PROTECCION DE UNA TARJETA QUE CONSTA, EN UN CIRCUITO IMPRESO, DE UN CIRCUITO ELECTRONICO DE MEMORIA VOLATIL QUE CONTIENE PROGRAMAS O INFORMACIONES A PROTEGER. SE CARACTERIZA PORQUE CONSTA DE UNA RED RESISTIVA QUE RODEA AL CIRCUITO INMERSO EN RESINA , ESTANDO LA RED RESISTIVA INCORPORADA EN UN CIRCUITO ELECTRONICO DE DETECCION DE MODIFICACIONES DE LA RESISTENCIA DE LA RED PARA PROVOCAR UNA DESTRUCCION DE LA INFORMACION DE LAS MEMORIAS VOLATILES.

DISPOSITIVO DE RETARDO AJUSTABLE.

Sección de la CIP Electricidad

(16/06/1995). Inventor/es: MARBOT, ROLAND. Clasificación: H03H11/26.

EL DISPOSITIVO DE RETARDO COMPRENDE UNA PUERTA ECL CUYA FUENTE DE CORRIENTE Y CUYAS RESISTENCIAS DE CARGA ESTAN ASOCIADAS A UN CIRCUITO DE AJUSTE QUE PRODUCE UNA TENSION VH PARA MANTENER CONSTANTE LA TENSION SOBRE LOS COLECTORES DE LOS TRANSISTORES (12 Y 13) DE LA PUERTA . EL DISPOSITIVO DE RETARDO HACE VARIAR LINEALMENTE LOS RETARDOS ENTRE LAS SEÑALES DE ENTRADA IN, IN* Y DE SALIDA OUT, OUT*. LA INVENCION SE APLICA EN PARTICULAR A LOS SISTEMAS DE TRANSMISION DE DATOS NUMERICOS DE ALTISIMO CAUDAL, DE MAS DE 1 GIGABIT POR SEGUNDO POR EJEMPLO.

1 · · ››
Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .