PROCEDIMIENTO PARA AISLAR UN ORDENADOR DEFECTUOSO EN UN SISTEMA MULTIORDENADOR TOLERANTE A LOS ERRORES.
EN UN SISTEMA DE ORDENADORES MULTIPLES, EN PARTICULAR EN UN SISTEMA A BASE DE DOS A TRES ORDENADORES,
DEBE SER AISLADO UN ORDENADOR RECONOCIDO COMO DEFECTUOSO CONSIDERANDO EL PRINCIPIO "FAIL-SAFE" DE TAL MODO QUE PUEDAN SEGUIR TRABAJANDO SIN EL ORDENADOR DEFECTUOSO. DE ACUERDO CON LA INVENCION EL ORDENADOR DEFECTUOSO OBTIENE A PARTIR DE LOS ORDENADORES NO DEFECTUOSOS UN COMANDO (102), LLEGANDO COMPLETAMENTE Y AJUSTANDO CON ELLO LA ENTREGA DE DATOS. EN CASO DE QUE AL ORDENADOR DEFECTUOSO NO LE LLEGUE ESTE COMANDO Y SE CEDAN DATOS, NO SE GUIAN ESTOS AL ORDENADOR DEFECTUOSO (104). CON ELLO EL SISTEMA TOMA UNA SITUACION SEGURA, QUE PUEDA HACER EN BASE AL PROCESO DE COMPARACION DE SISTEMA INTERNO QUE UN ORDENADOR SOLO NO TENGA NINGUNA SALIDA ACTIVA. LA SOLUCION DE ACUERDO CON LA INVENCION ES CON ELLO ESPECIALMENTE APROPIADA PARA SISTEMAS DE CONTROL QUE OBEDECEN DE ACUERDO CON EL PRINCIPIO "FAIL SAFE", TAL COMO SE REQUIERE EN LA SEGURIDAD DE VIAS DE PASO EN TRAFICO FERROVIARIO O EN LA SUPERVISION DE CENTRALES NUCLEARES. EL PROCEDIMIENTO PUEDE SER REALIZADO COMPLETAMENTE COMO SOFTWARE; SIENDO SUPERFLUO EL INTERRUPTOR DE RELE NECESARIO.
Tipo: Resumen de patente/invención.
Solicitante: ALCATEL.
Nacionalidad solicitante: Francia.
Dirección: 54, RUE LA BOETIE,75088 PARIS.
Inventor/es: FITZKE, ANDRE, PREISINGER, KURT, KANTZ, HEINZ, DR.
Fecha de Publicación: .
Fecha Concesión Europea: 18 de Diciembre de 2002.
Clasificación Internacional de Patentes:
- G06F11/16 FISICA. › G06 CALCULO; CONTEO. › G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 11/00 Detección de errores; Corrección de errores; Monitorización (detección, corrección o monitorización de errores en el almacenamiento de información basado en el movimiento relativo entre el soporte de registro y el transductor G11B 20/18; monitorización, es decir, supervisión del progreso del registro o reproducción G11B 27/36; en memorias estáticas G11C 29/00). › Detección o corrección de errores en un dato por redundancia en el hardware.
- G06F11/18 G06F 11/00 […] › utilizando un enmascaramiento pasivo del defecto de los circuitos redundantes, p. ej. por lógica combinatoria de los circuitos redundantes, por circuitos de decisión mayoritaria.
Patentes similares o relacionadas:
Transmisión de datos entre unidades computacionales mediante tecnología de señales seguras, del 27 de Mayo de 2020, de Siemens Mobility GmbH: Módulo de entrada y salida para enviar y recibir datos a través de una línea de datos , caracterizado por las siguientes características: - una máquina […]
Procedimiento de parada de emergencia y sistema de seguridad asociado, del 20 de Mayo de 2020, de CLEARSY: Procedimiento de parada de emergencia de un elemento de seguridad de un conjunto de seguridad , comprendiendo el conjunto de seguridad […]
Actualización de software de componentes no críticos en sistemas distribuidos críticos para la seguridad dual, del 13 de Mayo de 2020, de Siemens Mobility GmbH: Procedimiento para el funcionamiento de un sistema crítico para la seguridad con al menos un primer dispositivo de datos con un software aprobado y relevante […]
Sistemas críticos de seguridad ferroviaria con redundancia de tareas y capacidad de comunicaciones asimétricas, del 22 de Enero de 2020, de Siemens Mobility, Inc: Sistema de control para un sistema de aplicación crítico de seguridad ferroviaria, que comprende: al menos un controlador, que comprende un procesador […]
Circuito integrado digital protegido contra errores transitorios, del 9 de Octubre de 2019, de THALES: Circuito integrado digital que comprende un conjunto lógico que comprende un bloque lógico funcional, una unidad lógica de detección […]
Circuito de generación de reloj y procedimiento de generación de la señal de reloj, del 12 de Junio de 2019, de HUAWEI TECHNOLOGIES CO., LTD.: Un circuito de generación de reloj , que comprende una primera fuente de reloj , una segunda fuente de reloj y un circuito de puerta lógica , […]
Sistema informático de seguridad de tipo relevante, del 7 de Mayo de 2019, de Siemens Mobility GmbH: Sistema informático de seguridad de tipo relevante, particularmente un sistema de seguridad ferroviario, con al menos dos canales hardware (A; B), en donde los […]
Método, ordenador y aparato para migrar datos de memoria, del 6 de Marzo de 2019, de HUAWEI TECHNOLOGIES CO., LTD.: Un ordenador, que comprende: un procesador ; un sistema básico de entrada/salida ; una memoria principal , configurada para cargar […]