CIRCUITO INTEGRADO PARA UN SISTEMA ANALOGO.
ESTA INVENCION SE REFIERE A CIRCUITOS INTEGRADOS DE SEMICONDUCTORES QUE ENCUENTRAN UTILIDAD EN SISTEMAS ANALOGOS.
UN CIRCUITO INTEGRADO DE LA INVENCION, COMPRENDE UNA RED (A) DE CELULAS ANALOGAS CON FIGURADAS (CL) CADA UNA DE LAS CUALES ES CAPAZ DE INTERCONECTAR CON OTRAS CELULAS EN LA RED POR MEDIO DE UNA RED DE INTERCONEXION (HB, VB). CADA UNA DE LAS CELULAS PUEDE SER SELECTIVA E INDIVIDUALMENTE SELECCIONADA POR MEDIO DE SEÑALES SELECTAS (SS) Y (DD) Y EMANANDO DE REGISTROS DE CAMBIO (DSRH, PSRV) . CUANDO LA CELULA ES SELECCIONADA (CL) PUEDE SER CONFIGURADA CON DATOS DE CONFIGURACION (DD, AD) QUE SITUAN LA CELULA PARA TOMAR UNA CONFIGURACION ELECTRICA PARTICULAR POR MEDIO DE UN DATO DIGITAL (DD) Y ESTABLECE VARIOS RESISTORES PROGRAMABLES Y CAPACITADORES (P/RES, P/CAP) EN LAS CELULAS A VALORES PARTICULARES POR MEDIO DE SEÑALES ANALOGAS (AD). EL DATO DE CONFIGURACION ES RETENIDO EN UNA MEMORIA DE ACCESO RANDON RAM ALGUNOS DE ESTOS DATOS SON CONVERTIDOS EN ANALOGOS DESDE (AD) POR MEDIO DE UN CONVERSOL DE DIGITAL A ANALOGO (DAC). EL CIRCUITO ESTA CONTROLADO MEDIANTE UN CONTROL CENTRAL (CC) Y ES CAPAZ DE SER CONFIGURADO PARA CUMPLIR APLICACIONES FUNCIONALES ANALOGAS PARTICULARES DESDE UNA VARIEDAD DE POSIBLES APLICACIONES FUNCIONALES ANALOGAS. EL CIRCUITO ESTA DOTADO PARA COMPENSAR AUTOMATICAMENTE LA TOLERANCIA DE FABRICACION DE COMPONENTES.
Tipo: Resumen de patente/invención.
Solicitante: PILKINGTON MICRO-ELECTRONICS LIMITED.
Nacionalidad solicitante: Reino Unido.
Dirección: PRESCOT ROAD ST. HELENS,MERSEYSIDE WA10 3TT.
Inventor/es: AUSTIN, KENNETH.
Fecha de Publicación: .
Fecha Concesión Europea: 10 de Julio de 1996.
Clasificación Internacional de Patentes:
- G11C27/02 FISICA. › G11 REGISTRO DE LA INFORMACION. › G11C MEMORIAS ESTATICAS (dispositivos semiconductores para memorias H01L, p. ej. H01L 27/108 - H01L 27/11597). › G11C 27/00 Memorias analógicas eléctricas, p. ej. para almacenar valores instantáneos. › Medios de muestreo y de memorización (G11C 27/04 tiene prioridad).
Patentes similares o relacionadas:
Método y sistema para la adquisición de datos digitales con reducción de potencia, del 24 de Febrero de 2016, de METRO DE MADRID, S.A.: Método y sistema para la adquisición de datos digitales con reducción de potencia. La presente invención se refiere a un método y un […]
Método y aparato para la comprensión y transmisión de datos de alta velocidad, del 25 de Diciembre de 2013, de INTERDIGITAL TECHNOLOGY CORPORATION: Unidad de comunicaci6n inalambrica que oamprende: medios para generar datos para la transmision a una segunda unidad de comunicación; medios para codificar los […]
INTERRUPTOR ANALOGICO GAAS-FET, del 16 de Noviembre de 1996, de FRAUNHOFER-GESELLSCHAFT ZUR FORDERUNG DER ANGEWANDTEN FORSCHUNG E.V.: UN INTERRUPTOR ANALOGICO FET TIENE UN NUDO DE ENTRADA (S), UN NUDO DE SALIDA (D) Y UN ELEMENTO DE TERMINACION (CL), EL CUAL ESTA CONECTADO EN EL NUDO DE SALIDA (D). […]
UN CIRCUITO PARA AMPLIFICAR, ALMACENAR Y CODIFICAR SEÑALES ELECTRICAS., del 1 de Agosto de 1976, de STANDARD ELECTRIC, S. A.: AMPLIFICADOR CONMUTADO PARA CIRCUITOS DE CODIFICACION POR IMPULSOS. ESTA CONSTITUIDO POR UN AMPLIFICADOR DIFERENCIAL (AMP1) REALIZADO CON […]
MUESTREADOR-BLOQUEADOR, del 1 de Noviembre de 2008, de ATMEL GRENOBLE S.A.: Muestreador-bloqueador que comprende un transistor de muestreo (Q ech) y una capacidad de muestreo (C ech), el transistor de muestreo está bloqueado en modo de bloqueo para […]