UN CIRCUITO PARA AMPLIFICAR, ALMACENAR Y CODIFICAR SEÑALES ELECTRICAS.

AMPLIFICADOR CONMUTADO PARA CIRCUITOS DE CODIFICACION POR IMPULSOS.

ESTA CONSTITUIDO POR UN AMPLIFICADOR DIFERENCIAL (AMP1) REALIZADO CON DOS TRANSISTORES (T1 Y T1 ) Y QUE ES CONMUTADO POR LA SEÑAL PROCEDENTE DEL CIRCUITO (CSN). ESTA SEÑAL SE CARACTERIZA POR SER DE CORRIENTE CONSTANTE. LA SALIDA DEL AMPLIFICADOR (AMP1) ESTA EN PARALELO CON UN DISPOSITIVO DE CORTOCIRCUITO (BSC) CONTROLADO TAMBIEN POR LA UNIDAD (CSN) PARA ASEGURAR UN RECHAZO EN MODO COMUN ADECUADO. LA SALIDA DE ESTE AMPLIFICADOR SE LLEVA A OTRO AMPLIFICADOR DIFERENCIAL, DE DONDE SALE Y SE ALMACENA EN EL CONDENSADOR (C). ESTA SEÑAL ALMACENADA SE LLEVA A UN AMPLIFICADOR-COMPARADOR DE ALTA IMPEDANCIA, QUE CONVIERTE LA TENSION DEL CONDENSADOR (C) EN CORRIENTE PARA ALIMENTAR EL CONVERTIDOR ANALOGICO DIGITAL DE SALIDA.

Tipo: Resumen de patente/invención.

Solicitante: STANDARD ELECTRIC, S. A.

Nacionalidad solicitante: España.

Fecha de Solicitud: 28 de Diciembre de 1973.

Fecha de Publicación: .

Fecha de Concesión: 12 de Marzo de 1976.

Clasificación Internacional de Patentes:

  • G11C27/02 FISICA.G11 REGISTRO DE LA INFORMACION.G11C MEMORIAS ESTATICAS (dispositivos semiconductores para memorias H01L, p. ej. H01L 27/108 - H01L 27/11597). › G11C 27/00 Memorias analógicas eléctricas, p. ej. para almacenar valores instantáneos. › Medios de muestreo y de memorización (G11C 27/04 tiene prioridad).

Patentes similares o relacionadas:

Método y sistema para la adquisición de datos digitales con reducción de potencia, del 24 de Febrero de 2016, de METRO DE MADRID, S.A.: Método y sistema para la adquisición de datos digitales con reducción de potencia. La presente invención se refiere a un método y un […]

Método y aparato para la comprensión y transmisión de datos de alta velocidad, del 25 de Diciembre de 2013, de INTERDIGITAL TECHNOLOGY CORPORATION: Unidad de comunicaci6n inalambrica que oamprende: medios para generar datos para la transmision a una segunda unidad de comunicación; medios para codificar los […]

INTERRUPTOR ANALOGICO GAAS-FET, del 16 de Noviembre de 1996, de FRAUNHOFER-GESELLSCHAFT ZUR FORDERUNG DER ANGEWANDTEN FORSCHUNG E.V.: UN INTERRUPTOR ANALOGICO FET TIENE UN NUDO DE ENTRADA (S), UN NUDO DE SALIDA (D) Y UN ELEMENTO DE TERMINACION (CL), EL CUAL ESTA CONECTADO EN EL NUDO DE SALIDA (D). […]

CIRCUITO INTEGRADO PARA UN SISTEMA ANALOGO., del 16 de Noviembre de 1996, de PILKINGTON MICRO-ELECTRONICS LIMITED: ESTA INVENCION SE REFIERE A CIRCUITOS INTEGRADOS DE SEMICONDUCTORES QUE ENCUENTRAN UTILIDAD EN SISTEMAS ANALOGOS. UN CIRCUITO INTEGRADO […]

Imagen de 'MUESTREADOR-BLOQUEADOR'MUESTREADOR-BLOQUEADOR, del 1 de Noviembre de 2008, de ATMEL GRENOBLE S.A.: Muestreador-bloqueador que comprende un transistor de muestreo (Q ech) y una capacidad de muestreo (C ech), el transistor de muestreo está bloqueado en modo de bloqueo para […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .