MEMORIA INTEGRADA QUE COMPRENDE UN AMPLIFICADOR DE DETECCION.
UNA MEMORIA INTEGRADA QUE COMPRENDE UN AMPLIFICADOR DE DETECCION QUE TIENE UN EFECTO DE ECUALIZACION SOBRE LOS VOLTAJES EN LAS ENTRADAS DEL AMPLIFICADOR DE DETECCION;
EL AMPLIFICADOR DE DETECCION COMPRENDE UNA CONEXION PARALELA DE UNA PRIMERA Y SEGUNDA RAMA DE CORRIENTE, INCLUYENDO CADA RAMA DE CORRIENTE UN TRANSISTOR DE CONTROL CUYA FUENTE ESTA CONECTADA A UNA ENTRADA PERTINENTE Y CUYA PUERTA ESTA CONECTADA A LA SALIDA DEL TRANSISTOR DE CONTROL EN LA OTRA RAMA DE CORRIENTE, UN TRANSISTOR DE CARGA CUYA PUERTA RECIBE UNA SEÑAL DE SELECCION QUE ESTA CONECTADA EN DICHA RAMA DE CORRIENTE EN SERIE CON EL TRANSISTOR DE CONTROL.
Tipo: Resumen de patente/invención.
Solicitante: PHILIPS ELECTRONICS N.V..
Nacionalidad solicitante: Países Bajos.
Dirección: GROENEWOUDSEWEG 1,NL-5621 BA EINDHOVEN.
Inventor/es: SEEVINCK, EVERT.
Fecha de Publicación: .
Fecha Concesión Europea: 2 de Agosto de 1995.
Clasificación Internacional de Patentes:
- G11C11/419 FISICA. › G11 REGISTRO DE LA INFORMACION. › G11C MEMORIAS ESTATICAS (dispositivos semiconductores para memorias H01L, p. ej. H01L 27/108 - H01L 27/11597). › G11C 11/00 Memorias digitales caracterizadas por la utilización de elementos de almacenamiento eléctricos o magnéticos particulares; Elementos de almacenamiento correspondientes (G11C 14/00 - G11C 21/00 tienen prioridad). › Circuitos de lectura-escritura [R-W].
- G11C7/06 G11C […] › G11C 7/00 Disposiciones para escribir una información o para leer una información en una memoria digital (G11C 5/00 tiene prioridad; circuitos auxiliares para memorias que utilizan dispositivos semiconductores G11C 11/4063, G11C 11/413, G11C 11/4193). › Amplificadores para lectura; Circuitos asociados.
Patentes similares o relacionadas:
Dispositivos de memoria y procedimientos de operación de los mismos, del 4 de Diciembre de 2019, de Winbond Electronics Corp: Un dispositivo de memoria, siendo el dispositivo de memoria una memoria dinámica de acceso aleatorio, DRAM, y que […]
Circuito de detección para RRAM, del 12 de Noviembre de 2019, de Winbond Electronics Corp: Un dispositivo de memoria de acceso aleatorio resistivo que comprende: una matriz de RRAM que comprende: una pluralidad de celdas […]
Dispositivo de memoria para aplicaciones de memoria resistiva, del 30 de Septiembre de 2013, de QUALCOMM INCORPORATED: Un dispositivo de memoria que comprende: una célula de memoria que incluye un elemento de memoria resistivaacoplado a un transistor […]
DISPOSITIVO SENSOR PARA MEMORIA DE MATRIZ PASIVA Y METODO DE LECTURA CORRESPONDIENTE., del 1 de Mayo de 2006, de THIN FILM ELECTRONICS ASA: Un dispositivo sensor para leer datos almacenados en una memoria de matriz pasiva consistente en celdas de memoria en forma de condensadores ferroeléctricos, en el […]
RED DE COMPUTACION ALTAMENTE PARALELA CON VELOCIDAD DE RESPUESTA NORMALIZADA., del 16 de Diciembre de 1993, de AMERICAN TELEPHONE AND TELEGRAPH COMPANY: EN REDES COMPUTACIONALES ALTAMENTE PARALELAS SE OBTIENEN SUPERIORES RENDIMIENTOS ECUALIZANDO LAS CONSTANTES DE TIEMPO DE LOS AMPLIFICADORES. […]
AMPLIFICADOR DE SENTIDO DE DOBLE FASE PARA MEMORIAS DE ACCESO ALEATORIAS., del 1 de Diciembre de 1991, de INTERNATIONAL BUSINESS MACHINES CORPORATION: EN COMBINACION CON UNA MEMORIA ELECTRONICA DEL TIPO QUE TIENE UNA PLURALIDAD DE ACUMULADORES DE MEMORIA (CA, ... CN) CONECTADO ENTRE DOS LINEAS DE BIT (BLT, BLC) QUE TIENEN […]
PERFECCIONAMIENTOS INTRODUCIDOS EN UN PREAMPLIFICADOR PARA DETECCION DE SEÑALES., del 16 de Enero de 1978, de INTERNATIONAL BUSINES MACHINES CORPORATION.: Perfeccionamientos introducidos en un preamplificador para detección de señales que comprende primeros y segundos dispositivos accionables por transferencia de carga, […]
Generación de señal de reloj y control para dispositivos de memoria de alto rendimiento, del 19 de Junio de 2019, de QUALCOMM INCORPORATED: Un dispositivo de memoria que comprende: un primer generador de reloj configurado para generar una primera señal de reloj (RCLKb) utilizada para operaciones […]