258 patentes, modelos y diseños de NEC CORPORATION (pag. 7)
SISTEMA DE TRANSMISION DE MULTIDIFUSION Y METODO DE DISTRIBUCION DE DATOS.
(01/06/2010) Un sistema de transmisión de multidifusión que comprende:
un servidor , y
una pluralidad de dispositivos terminales (300A, 300B, 300C),
en el que dicho servidor y dicha pluralidad de dispositivos terminales están conectados a través de una red ,
en el que cada uno de dichos dispositivos terminales comprende: medios de transmisión de datos para transmitir datos a dicho servidor durante una llamada PTT, y caracterizado porque cada uno de dichos dispositivos terminales comprende además medios de generación para recibir datos del resultado de recuento de dicho servidor y generar los datos del resultado de recuento,
en el que dicho servidor comprende medios de recuento de datos de anotación recibidos de dichos dispositivos terminales, y medios de transmisión de los datos de recuento para transmitir los datos del…
RECEPTOR INALAMBRICO Y METODO DE CALIBRACION DEL MISMO.
(14/05/2009) Un aparato de recepción por radio que incluye una antena múltiple constituida por una pluralidad de antenas (304-1 - 304-N), una pluralidad de medios de recepción por radio múltiple (306-1 - 306-N) dispuestos en correspondencia con las antenas individuales, medios de procesado de la señal múltiple para ponderar las salidas de los medios de recepción por radio múltiple individuales de acuerdo con un algoritmo predeterminado, sintetizar las salidas ponderadas, y dar luego salida a la salida sintetizada, y medios de detección para calcular las cantidades de corrección de una fluctuación de la amplitud y de un cambio de fase de cada uno de los medios de recepción por radio múltiple, sobre la base de la salida de cada uno de los medios de recepción por radio múltiple, obteniéndose las cantidades de corrección mediante el uso de una señal de calibración que…
PROGRAMADOR DE PUERTO PRIORITARIO CON CIRCUITO CICLICO RAPIDO PARA CONMUTADORES ATM DE ALTA CALIDAD.
Sección de la CIP Electricidad
(01/03/2009). Ver ilustración. Inventor/es: SHAHRIER, SHARIF, M., ISHII,ALEXANDER T. Clasificación: H04L12/56, H04Q11/04.
Un conmutador ATM para controlar un flujo de células ATM en una red, comprendiendo dicho conmutador: puertos de entrada; puertos de salida; y un programador centralizado, adaptado para usar una arquitectura de árbol para procesar paquetes que contienen datos que hacen referencia a un puerto de entrada previamente seleccionado, para seleccionar un puerto de entrada particular de dichos puertos de entrada y para enviar una célula ATM de puerto de entrada particular hacia una salida designada de dichos puertos de salida, caracterizado porque dicho programador centralizado selecciona dicho puerto de entrada particular basándose en al menos unos estados listos detectados entre dichos puertos de entrada, siendo cada uno de dichos estados listos un estado de entre un estado no listo, un estado listo ordinario y un estado listo prioritario.
SISTEMA DE DESCIFRE DE ORDENES Y METODO DE DESCIFRE DE ORDENES Y PROGRAMA.
(01/12/2008) Un sistema anónimo de desencriptación de votación y licitación que toma como entrada una lista de datos encriptados que incluye una pluralidad de cuestiones de datos encriptados que han sido encriptados por un procedimiento especificado y parámetros públicos especificados que suministra resultados de cada cuestión de desencriptación de datos encriptados de la lista de datos encriptados sin revelar la relación al orden en la lista, sistema de desencriptación anónimo que comprende: (a) un centro de gestión de mezcla y una pluralidad de mezcladores (20-1 a 20-m) cada uno de los cuales tiene su propia clave de desencriptación; en el que: para el mismo objeto de procesamiento, se añade un ID de sesión común para parámetros públicos mutuamente relevantes, listas de datos encriptados y claves de desencriptación que tienen los mezcladores;…
METODO Y APARATO DE RECEPCION EN DIVERSIDAD DE TRAYECTOS EN UN SISTEMA DE COMUNICACIONES DE ESPECTRO ENSANCHADO.
(01/12/2006) Un dispositivo de recepción de diversidad de trayectos para un sistema de comunicación de espectro ensanchado, que comprende: un detector de trayecto que comprende una pluralidad de conjuntos correlacionadores para detectar señales preámbulo o trayectos de señales de mensaje; siendo provisto un decodificador que comprende una pluralidad de receptores RAKE que corresponden a dicho conjunto correlacionador para usar información de trayecto de dicho detector de trayecto para decodificar dichas señales de mensaje; y una parte de control para controlar éstas, en la que: dicha parte de control comprende: medios de control para calcular la frecuencia a la que se detectan las señales preámbulo dentro de un periodo de tiempo constante en dicho detector de trayecto, para disminuir el número de conjuntos…
APARATO DE TRATAMIENTO DE INFORMACION, TOLERANTE A FALLOS.
Sección de la CIP Física
(01/06/2006). Ver ilustración. Inventor/es: AINO, SHIGEYUKI, YAMAZAKI, SHIGEO. Clasificación: G06F11/16.
Un aparato de tratamiento de información, que comprende: - primeros, segundos, y terceros elementos de ordenador destinados a ejecutar las mismas instrucciones simultáneamente en sincronismo, y que tienen primeros, segundos, y terceros elementos de memoria , respectivamente; - un elemento de comprobación que está destinado a encontrar cuál de dichos elementos de ordenador está fuera de sincronismo; - un elemento de copia destinado a copiar una parte de los datos almacenados en dicho segundo elemento de memoria en dicho primer elemento de memoria, cuando el citado elemento de comprobación halla que dicho primer elemento de ordenador está fuera de dicho sincronismo; y - un cuarto elemento de memoria que está destinado a almacenar información para designar qué parte de los datos almacenados en dicho segundo elemento de memoria es copiada por dicho elemento de copia cuando el citado elemento de comprobación halla que dicho primer elemento de ordenador está fuera del citado sincronismo.
SISTEMA DE ORDENADOR TOLERANTE A FALLOS, METODO DE RESINCRONIZACION PARA EL MISMO Y PROGRAMA DE RESINCRONIZACION PARA EL MISMO.
Sección de la CIP Física
(16/03/2006). Ver ilustración. Inventor/es: AINO, SHIGEYUKI, YAMAZAKI, SHIGEO. Clasificación: G06F11/16.
Un sistema de ordenador tolerante a fallos con sincronismo de funcionamiento al unísono que incluye una pluralidad de módulos informáticos que tienen un procesador y una memoria en el que cada módulo informático procesa la misma cadena de instrucciones en sincronización entre sí, cuyo sistema de ordenador comprende un detector de fallos que vigila la existencia/no existencia de un fallo en el sistema: un monitor de bus que vigila un estado de acceso al bus externo de cada uno de dichos procesadores de cada uno de dichos módulos informáticos y unos medios de control de interrupción.
SISTEMA DE COMPUTADORES TOLERANTE A FALLOS, METODO PARA LA RESINCRONIZACION DEL MISMO Y PROGRAMA PARA SU RESINCRONIZACION.
(01/03/2006) Un sistema de computadores tolerante de fallos con sincronización por paso de bloqueo que incluye una pluralidad de módulos de computación que tienen un procesador y una memoria , en el que cada módulo de computación procesa la misma cadena de instrucciones con sincronización entre sí, y que además comprende un detector de fallos que monitoriza la existencia/no existencia de un fallo en todo el sistema, un dispositivo de monitorización de bus que monitoriza un acceso del procesador de cada uno de dichos módulos de computación a un bus externo y cuando detecta discrepancia en la salida entre los respectivos módulos de computación, notifica una interrupción a cada uno de dichos procesadores, y un controlador de sincronización que re- sincroniza cada módulo de computación ajustando…
APARATO TOLERANTE A FALLOS PARA EL TRATAMIENTO DE INFORMACION.
Sección de la CIP Física
(16/05/2005). Inventor/es: AINO, SHIGEYUKI, YAMAZAKI, SHIGEO. Clasificación: G06F11/16, G06F11/20.
Un aparato para tratamiento de información, que comprende: un primero y un segundo elementos de ordenador que ejecutan simultáneamente las mismas instrucciones y que están sincronizados entre sí; un primer elemento de memoria que está previsto en dicho primer elemento de ordenador y del que se lee y en el que se graba mediante dicho primer elemento de ordenador durante un primer estado; un segundo elemento de memoria en el que se graba mediante dicho segundo elemento de ordenador durante el primer estado; caracterizándose dicho aparato porque comprende, además: un elemento de control que hace que dicho primer elemento de ordenador lea de dicho segundo elemento de memoria en vez de desde dicho primer elemento de memoria durante un segundo estado y porque el segundo elemento de memoria está previsto en dicho primer elemento de ordenador.
APARATO DISTRIBUIDOR/SINTETIZADOR DE SEÑALES.
(01/11/2004) UN APARATO DE DISTRIBUCION/SINTETIZADO DE SEÑALES INCLUYE UN CIRCUITO HIBRIDO DE 4 TERMINALES, UNA PRIMERA Y UNA SEGUNDA ANTENA, UNA SEUDO - ANTENA, Y DE UN PRIMER A UN TERCER CONMUTADOR DE 4 TERMINALES. EL CIRCUITO HIBRIDO DE 4 TERMINALES DISTRIBUYE LA ENTRADA DE LA SEÑAL AL PRIMER TERMINAL HACIA LOS TERMINALES SEGUNDO Y TERCERO, Y SINTETIZA LA ENTRADA DE SEÑALES A LOS TERMINALES SEGUNDO Y TERCERO, EN UNA SEÑAL QUE SERA LA SALIDA QUE SE DIRIGE AL PRIMER TERMINAL. LAS ANTENAS PRIMERA Y SEGUNDA FORMAN UN CANAL DE RADIOTRANSMISION PARA UNA SEÑAL DE SALIDA PROCEDENTE DEL CIRCUITO HIBRIDO DE SEÑALES DE 4 TERMINALES. LA SEUDO ANTENA FORMA UN CANAL DE TRANSMISION SEUDO - RADIO PARA UNA…
CIRCUITO DE AMPLIFICACION LOGARITMICA.
(16/01/2002) CIRCUITO DE AMPLIFICACION LOGARITMICA. SE FACILITA UN CIRCUITO DE AMPLIFICACION LOGARITMICA QUE COMPRENDE UN AMPLIFICADOR DIFERENCIAL (A1...AN), UN RECTIFICADOR DE ONDA COMPLETA (BO...BN) QUE INCLUYE DOS RECTIFICADORES DE ONDA MEDIA CONECTADOS PARA QUE SUS SEÑALES DE ENTRADA SE INVIERTAN EN FASE UNA RESPECTO A LA OTRA Y QUE RECIBEN RESPECTIVAMENTE UNA SEÑAL DE ENTRADA Y UNA SEÑAL DE SALIDA DE DICHO AMPLIFICADOR DIFERENCIAL, Y UN SUMADOR (ADD) PARA SUMAR LAS SEÑALES DE SALIDA DE DICHO RECTIFICADOR DE ONDA COMPLETA. ES PREFERIBLE QUE CADA UNO DE LOS RECTIFICADORES DE ONDA MEDIA QUE FORMAN DICHO RECTIFICADOR DE ONDA COMPLETA (BO...BN) INCLUYA UN PAR DE TRANSISTORES DIFERENCIALES, SOLO UNO DE DICHOS TRANSISTORES TIENE UN RESISTOR EMISOR. EN ESTE CASO, DOS…
METODO Y APARATO PARA LA TRANSMISION SEGURA DE MENSAJES ANONIMOS Y VOTACION ELECTRONICA SEGURA.
Sección de la CIP Electricidad
(01/09/2001). Inventor/es: KILIAN, JOSEPH J., SAKO, KAZUE. Clasificación: H04L9/32.
UN ALGORITMO BASADO EN UN LA TEORIA DE LOS NUMEROS SUMINISTRA UNA TRANSFERENCIA SEGURA Y ANONIMA DE MENSAJES Y UN MEDIO DE VOTACION ELECTRONICA. UN VOTANTE O EMISOR PUEDE EMITIR UN VOTO O UN MENSAJE ENCRIPTADO QUE ES PROCESADO A TRAVES DE N CENTROS DE MANERA QUE SE EVITE EL FRAUDE Y SE AUTENTIFIQUEN LOS VOTOS. CUALQUIER LLAMADA DE ABONADO INTERESADO PUEDE VERIFICAR QUE CADA VOTO HA SIDO CONTADO DE FORMA APROPIADA. LA INVENCION PUEDE REALIZARSE MEDIANTE ORDENADORES PERSONALES DE LA GENERACION ACTUAL CON ACCESO A UN PANEL ELECTRONICO.
METODO Y APARATO PARA VOTACION ELECTRONICA SEGURA.
Sección de la CIP Electricidad
(01/07/2001). Inventor/es: KILIAN, JOSEPH J., SAKO, KAZUE. Clasificación: H04L9/32.
UN ALGORITMO CON BASE NUMERO-TEORICA PARA PROPORCIONAR UN VOTO ELECTRONICO SEGURO. UN VOTANTE PUEDE DEPOSITAR SU VOTO EN CENTROS N DE MANERA QUE SE EVITE EL FRAUDE Y QUE AUTENTIFIQUE LOS VOTOS. EL PREPROCESAMIENTO PERMITE PARA CASI TODAS LAS COMUNICACIONES Y COMPUTACIONES QUE SEA LLEVADO A CABO ANTES DE QUE SE PRODUZCA LA VOTACION; CADA CENTRO PUEDE VERIFICAR QUE CADA VOTO HAYA SIDO CONTADO CORRECTAMENTE. EL ALGORITMO ESTA BASADO EN FAMILIAS DE CODIFICACION HOMOMORFICA QUE TIENEN UNA PROPIEDAD DE COMPATIBILIDAD PARCIAL.LA INVENCION PUEDE SER REALIZADO POR LA GENERACION DE CORRIENTE PCS CON ACCESO A UN PANEL DE BOLETIN ELECTRONICO.
ACCIONADOR PARA UNA CABEZA OPTICA.
Sección de la CIP Física
(01/02/2001). Inventor/es: MATSUI, TSUTOMU. Clasificación: G11B7/09.
SE ENROLLA UNA BOBINA MOTRIZ FOCAL SOBRE UNA PERIFERIA EXTERIOR DE UN PORTAOBJETIVO, Y SE DISPONEN DOS BOBINAS MOTRICES DE SEGUIMIENTO SOBRE LA BOBINA MOTRIZ FOCAL. CHIPS MAGNETICOS (PIEZAS PEQUEÑAS DE MONOCRISTAL SEMICONDUCTOR QUE CONTIENE UN CIRCUITO INTEGRADO) SE INTERPONEN PREFERENTEMENTE ENTRE CADA UNA DE LAS DOS BOBINAS MOTRICES DE SEGUIMIENTO. SE SITUAN DEL PRIMER AL TERCER IMAN SOBRE LA BASE DEL ACTUADOR. EL PRIMER IMAN ESTA FRENTE A LAS SEMIPORCIONES ADYACENTES DE LAS DOS BOBINAS MOTRICES DE SEGUIMIENTO, Y LOS IMANES SEGUNDO Y TERCERO FRENTE A LA SEMIPORCION EXTERIOR DE LAS DOS BOBINAS MOTRICES DE SEGUIMIENTO. EL PORTAOBJETIVO SE SUSTENTA SOBRE LA BASE DEL ACTUADOR, USANDO RESORTES DE PLACA TRIANGULAR PARALELOS SUPERIOR E INFERIOR.
RADIO BUSCADOR DE PERSONAS.
Sección de la CIP Física
(16/12/2000). Inventor/es: KUDOH, KAZUHIRO, ISHIGURO, TETSUMI. Clasificación: G08B3/10.
SE PRESENTA UN BUSCAPERSONAS CAPAZ DE CAMBIAR LA FRECUENCIA DE RECEPCION DEL MISMO, SEGUN SE DESEE, Y QUE TIENE UN OSCILADOR DE CRISTAL REEMPLAZABLE . UN DISPOSITIVO DE SELECCION DE FRECUENCIAS DE RECEPCION SELECCIONA UNA DE LAS SEÑALES DE LLAMADA QUE TIENE UNA PLURALIDAD DE FRECUENCIAS PREDETERMINADAS QUE COINCIDEN CON EL OSCILADOR DE CRISTAL . UNA CARCASA ESTA FORMADA CON UNA PRIMERA ABERTURA (102A) PARA PERMITIR QUE EL OSCILADOR DE CRISTAL DE FORMA SELECTIVA SE UNA O SE DESMONTE DE UNA TARJETA DE CIRCUITO IMPRESO , Y UNA SEGUNDA ABERTURA (102B) PARA PERMITIR QUE EL OSCILADOR SEA SELECTIVAMENTE INSERTADO O SACADO DE LA CARCASA.
SISTEMA DE BUSCAPERSONAS POR RADIO DE TRANSMISION SIMULTANEA.
(16/11/2000) SE PRESENTA UN SISTEMA DE PAGINACION GLOBAL DE RADIO EN EL CUAL UNA PLURALIDAD DE PORTADORAS DE FRECUENCIA DE RADIO QUE TIENEN LA MISMA FRECUENCIA SE MODULAN DE FORMA SINCRONA EN UNA PLURALIDAD DE ESTACIONES BASE QUE SE CORRESPONDEN EN NUMERO CON LAS PORTADORAS DE FRECUENCIA DE RADIO CON LA MISMA SEÑAL DE PAGINACION DIGITAL Y SE TRANSMITEN, RESPECTIVAMENTE. UN CONTROLADOR DE PAGINACION QUE RECIBE LAS LLAMADAS DE PAGINACION A TRAVES DE UNA RED TELEFONICA PUBLICA CONMUTADA ALMACENA PRELIMINARMENTE EL VALOR MAXIMO DE UNA SUMA DE UN INTERVALO DE TRANSMISION DE UNA SEÑAL DE PETICION DE PAGINACION EN UNA LINEA DE TRANSMISION Y EL INTERVALO REQUERIDO PARA PROCESAR LA SEÑAL DE PETICION DE PAGINACION EN CADA UNA DE LAS ESTACIONES BASES Y SE PRODUCE UNA SEÑAL DE SINCRONIZACION DE ALTA PRECISION SOBRE LA BASE…
APARATO DE RADIOTELEFONO QUE TIENE UNA FUNCION LIMITADORA DE LLAMADAS.
Sección de la CIP Electricidad
(16/08/2000). Inventor/es: NORIMATSU, NORIKO. Clasificación: H04B7/26, H04Q7/32, H04M1/72.
UN APARATO DE RADIO TELEFONO COMPRENDE UN UNIDAD ESPECIFICADORA DE TIEMPO, UNA UNIDAD MEDIDORA DE TIEMPO, UN CONTROLADOR DE LLAMADA Y UNA FUENTE DE ENERGIA AUXILIAR. LA UNIDAD MEDIDORA DE TIEMPO MIDE UN PERIODO DE TIEMPO TRANSCURRIDO PARA DETECTAR UN LAPSO DE UN PERIODO DE TIEMPO ESPECIFICADO ANTERIORMENTE INTRODUCIDO EN LA UNIDAD ESPECIFICADORA DE TIEMPO. CUANDO COMO CONSECUENCIA DE LA MEDICION SE ENCUENTRA QUE HA TRANSCURRIDO EL PERIODO DE TIEMPO ESPECIFICADO, EL CONTROLADOR DE LLAMADA LIMITA LA LLAMADA. ASIMISMO CUANDO LA FUENTE DE ENERGIA PRINCIPAL ESTA APAGADA, LA UNIDAD ESPECIFICADORA DE TIEMPO Y LA UNIDAD MEDIDORA DE TIEMPO RECIBEN CORRIENTE DE LA UNIDA DE ENERGIA AUXILIAR, MIDIENDO ASI EL LAPSO DE TIEMPO SIN IMPORTAR EL ESTADO DE APAGADO O ENCENDIDO DE LA FUENTE DE ENERGIA PRINCIPAL. CONSECUENTEMENTE, SE PUEDE LIMITAR LA LLAMADA DE ACUERDO CON EL LAPSO DE PERIODO DE TIEMPO ESPECIFICADO O LA LLEGADA DEL MOMENTO DE TIEMPO ESPECIFICADO.
APARATO DE RECONOCIMIENTO DE VOZ.
(01/06/2000) UN APARATO DE RECONOCIMIENTO DE LA PALABRA HABLADA DE ACUERDO A LA PRESENTE INVENCION INCLUYE UNA PORCION DE CALCULO DE VECTOR MEDIO, UNA PORCION DE COMPENSACION, Y UNA PORCION DE EMPAREJAMIENTO. LA PORCION DE CALCULO DE VECTOR MEDIO CALCULA UN VECTOR MEDIO PARA CADA UNA DE LAS REGIONES DE RUIDO Y LAS REGIONES DE HABLA DEL DISCURSO DE ENTRADA Y UN MODELO DE REFERENCIA RECIBIDO DESDE UNA PORCION DE CONVERSION DE ESPECTRO QUE CORRESPONDE A INFORMACION EMPAREJADA RECIBIDA DESDE UNA PORCION PRELIMINARMENTE EMPAREJADA. LA PORCION DE COMPENSACION COMPENSA LOS VECTORES MEDIOS CALCULADOS POR LA PORCION DE CALCULO DE VECTOR MEDIO PARA AL MENOS UNA DE LAS SECUENCIAS DEL ESPECTRO DEL DISCURSO DE ENTRADA…
AMPLIFICADOR LOGARITMICO DE FRECUENCIA INTERMEDIA.
(16/11/1999) SE PROPORCIONA UN AMPLIFICADOR DE IF LOGARITMICO C-MOS QUE SE COMPONE DE UNA PLURALIDAD DE AMPLIFICADORES DE IF CONECTADOS EN CASCADA A TRAVES DE UN PRIMER CONDENSADOR DE ACOPLAMIENTO, UNA PLURALIDAD DE RECTIFICADORES CADA UNO DE LOS CUALES RECIBE UNA SEÑAL DEL CORRESPONDIENTE DE LA PLURALIDAD DE AMPLIFICADORES DE IF A TRAVES DE UN SEGUNDO CONDENSADOR DE ACOPLAMIENTO DIFERENTE EN CAPACIDAD AL PRIMER CONDENSADOR DE ACOPLAMIENTO, Y UN SUMADOR PARA SUMAR LAS SEÑALES DE SALIDA DE ESOS RECTIFICADORES. ES PREFERIBLE QUE EL PRIMER Y SEGUNDO CONDENSADOR DE ACOPLAMIENTO ESTEN CONECTADOS EN SERIE EN CONEXION DE CASCADA A LOS AMPLIFICADORES DE IF. A CADA UNO DE LOS AMPLIFICADORES SE LE APLICA UNA SEÑAL DE SALIDA DE UNA QUE CORRESPONDE AL AMPLIFICADOR DE IF DESDE EL PUNTO…
RECEPTOR DE RADIOLOCALIZACION CAPAZ DE PRESENTAR UN MENSAJE PREDETERMINADO.
Sección de la CIP Física
(01/11/1999). Inventor/es: TANI, HIROAKI. Clasificación: G08B5/22, G08B3/10.
RECEPTOR DE LLAMADAS DE RADIO CAPAZ DE DISPLAYAR UN MENSAJE PREDETERMINADO. EN UN RECEPTOR DE LLAMADAS DE RADIO, UNA CPU SELECCIONA (SA3) ENTRE LAS SEÑALES DE LLAMADA UNA SEÑAL DE LLAMADA ESPECIFICA PARA EL RECEPTOR Y ENTRE LAS SEÑALES DE MENSAJE UNA SEÑAL DE MENSAJE ESPECIFICA QUE SIGUE A LA SEÑAL DE LLAMADA ESPECIFICA Y QUE REPRESENTA UN MENSAJE ESPECIFICO, QUE SE DISPLAYA (SA23) SOBRE UNA PANTALLA. LA CPU JUZGA (SA20) CUANDO EL MENSAJE ESPECIFICO ES O NO IDENTICO A UN MENSAJE PREDETERMINADO. UNA EEPROM MEMORIZA (SA21) UNA SEÑAL DE INHIBICION CUANDO EL MENSAJE ESPECIFICO ES IDENTICO AL MENSAJE PREDETERMINADO. LA CPU APAGA (SA23-SA25) EL RECEPTOR CUANDO LA EEPROM MEMORIZA LA SEÑAL DE INHIBICION. LA CPU HACE (SA23) QUE LA PANTALLA REPRESENTE EL MENSAJE PREDETERMINADO CUANDO LA EEPROM MEMORIZA LA SEÑAL DE INHIBICION.
BUSCA-PERSONAS POR RADIO Y METODO PARA ESCRIBIR INFORMACION EN ROM (MEMORIA DE LECTURA SOLO) DEL BUSCA-PERSONAS POR RADIO.
Sección de la CIP Física
(16/07/1999). Inventor/es: NAGAKURA, TOMIO. Clasificación: G08B5/22, G08B3/10.
UN PAGINADOR DE RADIO Y UN METODO PARA ESCRIBIR LA INFORMACION NECESARIA PARA COMUNICACION EN LA ROM (MEMORIA PARA LEER SOLAMENTE) DEL PAGINADOR DE RADIO UTILIZANDO UN ESCRITOR ROM . EL ESCRITOR ROM DETERMINA SI ESTA LISTO O NO PARA COMUNICAR CON EL PAGINADOR Y, SI ESTA LISTO, ENVIA UNA SEÑAL DE SOLICITUD DE TIPO CODIGO A LA CPU (UNIDAD DE PROCESAMIENTO CENTRAL) INCORPORADA EN EL PAGINADOR. AL RECIBIR LA SEÑAL DE SOLICITUD DE TIPO CODIGO, LA CPU ENVIA UNA SEÑAL REPRESENTATIVA TIPO CODIGO DEL TIPO DEL PAGINADOR AL ESCRITOR ROM. EN RESPUESTA, EL ESCRITOR ROM IDENTIFICA EL TIPO DE PAGINADOR Y ENTONCES ESCRIBE LA INFORMACION NECESARIA PARA COMUNICACION CON LA ROM DEL PAGINADOR.
Sección de la CIP Física
(16/05/1999). Inventor/es: IDE, MOTOKI. Clasificación: G08B5/22, G08B3/10.
LA INVENCION ACTUAL PROPORCIONA UN AJUSTADOR EN EL QUE EL USUARIO PUEDE REGISTRAR UNA FRASE FIJA QUE QUIERA REGISTRAR Y POR LO TANTO PUEDE MEJORAR SU UTILIZACION. UN DECODIFICADOR DECIDE SI EL CODIGO DE UNA DIRECCION RECIBIDA PERTENECE O NO AL AJUSTADOR. CUANDO SE DECIDE QUE EL CODIGO DE LA DIRECCION SELECTIVO PERTENECE AL AJUSTADOR, EL MICROPROCESADOR 17 ALMACENA LA SEÑAL DEL MENSAJE QUE SIGUE AL CODIGO DE DIRECCION SELECTIVO EN EL AREA DE LA MEMORIA DE MENSAJES RAM 7. CUANDO SE ALMACENA UNA FRASE FIJA, EL MICROPROCESADOR 17 REGISTRA EN EL AREA DE REGISTRO DE DICHAS FRASES 6A DE EEPROM 6 UNA PARTE DEL MENSAJE DESIGNADO POR EL INTERRUPTOR DE FUNCIONES 8 COMO FRASE FIJA A TRAVES DEL MICROPROCESADOR 17.
PROCEDIMIENTO PARA GENERAR UNA BASE DE TIEMPO COMUN EN UNA INSTALACION CON UNIDADES DE ORDENADOR DISTRIBUIDAS.
(16/05/1999) SE DESCRIBE UN PROCESO PARA LA EXPLOTACION DE ORDENADORES QUE SE COMUNICAN ENTRE SI POR TRANSFERENCIA DE DATOS EN SERIE MEDIANTE UN BUS DE DATOS. CADA ORDENADOR TIENE SU PROPIO SISTEMA DE GENERACION DE RELOJ Y LOS ORDENADORES INTERCAMBIAN INFORMACION DE SINCRONIZACION POR MEDIO DEL BUS DE DATOS. CON EL FIN DE GENERAR UNA BASE DEL SISTEMA USANDO EL PROTOCOLO DE TRANSFERENCIA VALIDO PARA EL SISTEMA, AL PRINCIPIO ES SUMINISTRADA AL BUS DE DATOS UNA SEÑAL DE INICIO DE REGISTRO DEL TIEMPO; A CONTINUACION CADA ORDENADOR EN LA IDENTIFICACION DE LA SEÑAL DE INICIO DE REGISTRO DEL TIEMPO, ALMACENA SU VALOR DE TIEMPO PROPIO, TRANSFIERE EL VALOR DE TIEMPO PROPIO ALMACENADO EN UN MOMENTO POSTERIOR A LOS OTROS ORDENADORES Y ALMACENA LOS VALORES DE TIEMPO RECIBIDOS DE LOS OTROS ORDENADORES. A CONTINUACION CADA ORDENADOR…
RECEPTOR DE PAGINACION EN RADIO CON UNIDAD DE PRESENTACION.
Sección de la CIP Física
(01/01/1999). Inventor/es: ASAI, TAKAYUKI, ISHIDA, TAKAYASU, KOGA, KUNIAKI. Clasificación: G08B5/22.
UN RECEPTOR DE PAGINACION EN RADIO CON UNA UNIDAD DE PRESENTACION, QUE INCLUYE UN GENERADOR DE CARACTERES, SECCION DE PRESENTACION Y UNIDAD DE CONTROL DE PRESENTACION PARA LEER MODELOS DE CARACTERES CORESPONDIENTES A ELEMENTOS CONSTITUYENTES DE UN MENSAJE CONTENIDO EN UNA SEÑAL DE PAGINACION PROCEDENTE DEL CITADO GENERADOR DE CARACTERES, CONTROLANDO LA SECCION DE PRESENTACION SOBRE LA BASE DE MODELOS DE CARACTERES DE LECTURA, Y PRESENTANDO EL MENSAJE SOBRE LA SECCION DE PRESENTACION, EN EL QUE LA UNIDAD DE CONTROL DE PRESENTACION INCLUYE UNA FUNCION DE PRESENTAR ELEMENTOS CONSTITUYENTES DE MENSAJES QUE TIENEN DIFERENTES TAMAÑOS SOBRE LA SECCION DE PRESENTACION.
CONVERSION A/D A ALTA VELOCIDAD UTILIZANDO UNA SERIE DE FASES DE CONVERSION DE UN BIT.
Sección de la CIP Electricidad
(16/12/1998). Inventor/es: ICHIHARA, MASAKI. Clasificación: H03M1/44.
EN UN CONVERTIDOR ANALOGO-DIGITAL, SE CONECTAN FASES DE CONVERSION A/D DE UN BIT EN SERIE PARA RECIBIR UNA SEÑAL ANALOGA. CADA FASE DE CONVERSION INCLUYE UN CIRCUITO DE MUESTREO Y RETENCION PARA MUESTREAR UNA SEÑAL ANALOGA DESDE UNA FASE PREVIA, UN COMPARADOR PARA COMPARARLA CON UN NIVEL DE TENSION ESPECIFICADO PARA PRODUCIR UNA SEÑAL LOGICA EN UNO O DOS NIVELES DISCRETOS DEPENDIENDO DE SI LA SEÑAL RECIBIDA DESDE LA FASE PREVIA ES SUPERIOR O INFERIOR AL NIVEL ESPECIFICADO. LA SEÑAL RECIBIDA DESDE LA FASE PREVIA SE SUMA A UNA TENSION DE REFERENCIA PREVISTA DE UNA DE LAS POLARIDADES OPUESTAS DEPENDIENDO DEL NIVEL DE LA SEÑAL LOGICA PARA PRODUCIR UNA SEÑAL DE SALIDA ANALOGA. LAS FASES DE CONVERSION SUCESIVAS SE GESTIONAN PARA QUE LA SEÑAL ANALOGA SE TRANSFIERA DESDE CADA FASE A LA SIGUIENTE, Y LAS SEÑALES LOGICAS GENERADAS POR LAS FASES DE CONVERSION INDIVIDUAL SE RETARDAN PARA QUE APAREZCAN SIMULTANEAMENTE EN LOS TERMINALES DE SALIDA DIGITAL.
APARATO DE MODULACION FSK (FRECUENCY SHIFT KEYING; MODULACION POR DESPLAZAMIENTO DE FRECUENCIA).
(16/12/1998) UN APARATO DE MODULACION FSK QUE TIENE UNA CARACTERISTICA DE FRECUENCIA FIJA Y LIBRE DE INTERFERENCIA DE SIMBOLOS Y, POR CONSIGUIENTE, FACTIBLE PARA UN SISTEMA DE COMUNICACIONES DE DATOS DE ALTA VELOCIDAD, SE OBTIENE MEDIANTE EL USO DE TRES OSCILADORES CONTROLADOS POR VOLTAJE , QUE TIENEN LAS MISMAS CARACTERISTICAS. EL PRIMER OSCILADOR CONTROLADO POR VOLTAJE ESTA EN UNA DISPOSICION DE BUCLE BLOQUEADO DE PRIMERA FASE, OPERANDO PARA GENERAR UNA FRECUENCIA DE ESPACIOS O BLANCOS. EL SEGUNDO OSCILADOR CONTROLADO POR VOLTAJE ESTA EN UNA DISPOSICION DE BUCLE BLOQUEADO DE SEGUNDA FASE, OPERANDO UNA FRECUENCIA DE MARCAS O 1. EL TERCER OSCILADOR CONTROLADO POR VOLTAJE SE USA PARA OBTENER UNA SEÑAL DE SALIDA MODULADA FSK. NADA MAS CAMBIAR LOS DATOS DE ENTRADA DE ESPACIO A MARCA, UN VOLTAJE DE CONTROL PARA UNA DISPOSICION (1 O 2) DE BUCLE BLOQUEADO DE FASE,…
METODO PARA INHIBIR SELECTIVAMENTE LA REPRESENTACION DE MENSAJES EN UN BUSCAPERSONAS.
Sección de la CIP Física
(01/11/1998). Inventor/es: KONDO, HISASHI. Clasificación: G08B5/22, G08B3/10.
PARA EVITAR LA REPRESENTACION ININTENCIONADA DE MENSAJES A LA VISTA DE UNA PERSONA O PERSONAS DIFERENTES DEL ABONADO, UN BUSCAPERSONAS TIENE LOS MEDIOS PARA INHIBIR LA REPRESENTACION DE UN MENSAJE ENTRANTE Y / O INHIBIR LOS MENSAJES YA ALMACENADOS EN LA MEMORIA PARA QUE NO PUEDAN SER REPRESENTADOS. EL BUSCAPERSONAS DETECTA LA PROHIBICION DE REPRESENTACION COMPROBANDO LA PRESENCIA DE CODIGOS DE CONTROL ALMACENADOS EN UNA MEMORIA DESTINADA AL ALMACENAMIENTO DE LOS MENSAJES. LA PROHIBICION DE REPRESENTACION PUEDE PONERSE O QUITARSE POR MEDIO DE LA MANIPULACION SELECTIVA DE UNO O MAS DE TRES CONMUTADORES.
CIRCUITO DE CONTROL DE FORMA DE ONDAS DE SALIDA.
Sección de la CIP Electricidad
(01/11/1998). Inventor/es: HORI, TSUGUO. Clasificación: H03G3/20.
UN CIRCUITO DE CONTROL DE FORMA DE ONDAS DE SALIDA PARA UN SISTEMA (TDMA) DE ACCESO MULTIPLE POR DIVISION EN EL TIEMPO, INCLUYENDO UN SEGUNDO CIRCUITO EXCITADOR QUE ENVIA UNA SEÑAL DE CONTROL A UN AMPLIFICADOR DE POTENCIA, DE CONFORMIDAD CON UNA SEÑAL A LA QUE SE HA DADO SALIDA POR EL CIRCUITO COMPARADOR. DE ESTA FORMA, MEDIANTE EL CONTROL DEL VOLTAJE DE REGIMEN DEL AMPLIFICADOR DE POTENCIA, SIMULTANEAMENTE CON EL CONTROL DE LA SEÑAL DEL NIVEL DE ENTRADA DESDE EL CIRCUITO DE CONTROL DEL NIVEL DE ENTRADA, SE EVITA QUE LA CARACTERISTICA DE SALIDA DEL AMPLIFICADOR DE POTENCIA, INCLUYENDO UN AMPLIFICADOR DE LA CLASE C O SIMILAR, TENIENDO UNA CARACTERISTICA DE ENTRADA/SALIDA NO LINEAL, PUEDA VARIAR BRUSCAMENTE, CONTROLANDOSE ASI LA FORMA DE LAS ONDAS DE SALIDA DEL AMPLIFICADOR DE POTENCIA PARA TENER UNOS BORDES ANTERIOR Y DE SALIDA SUAVEMENTE INCLINADOS.
DETECTOR DE FASE LIBRE DE FLUCTUACIONES QUE UTILIZA DOS CIRCUITOS DE MUESTREO Y MANTENIMIENTO.
Sección de la CIP Electricidad
(01/10/1998). Inventor/es: ICHIHARA, MASAKI. Clasificación: H03D13/00.
UN DETECTOR DE FASE COMPRENDE UN GENERADOR DE VOLTAJE DE RAMPA PARA RECIBIR UN IMPULSO DE REFERENCIA DE UNA FRECUENCIA CONSTANTE Y UN IMPULSO DE ENTRADA Y PRODUCIR UN VOLTAJE DE RAMPA PROPORCIONAL A LA DIFERENCIA DE FASE ENTRE ESTOS IMPULSOS. UN CIRCUITO DE MUESTREO Y MANTENIMIENTO PRIMERO MUESTREA EL VOLTAJE DE RAMPA EN RESPUESTA A UN IMPULSO DE MUESTREO Y MANTIENE EL VOLTAJE MUESTREADO. PARA ELIMINAR EL COMPONENTE DE FLUCTUACION, SE DISPONE UN CIRCUITO DE MUESTREO Y MANTENIMIENTO SEGUNDO, QUE ES TAMBIEN SENSIBLE A IMPULSOS DE MUESTREO PARA MUESTREAR UN VOLTAJE DE UNA FUENTE DE VOLTAJE CONSTANTE Y MANTENER EL VOLTAJE MUESTREADO. LOS VOLTAJES MUESTREADOS POR EL CIRCUITO DE MUESTREO Y MANTENIMIENTO PRIMERO Y SEGUNDO SE INTRODUCE EN UN SUBTRACTOR DONDE SE DETECTA LA DIFERENCIA DE VOLTAJE ENTRE LOS DOS VOLTAJES DE ENTRADA. EL SUBTRACTOR CANCELA LOS COMPONENTES DE FLUCTUACIONES GENERADOS POR LOS DOS CIRCUITOS DE MUESTREO Y MANTENIMIENTO.
CIRCUITO DE CONTROL DE LOS IMPULSOS DE SINCRONIZACION PARA SU USO EN UN SISTEMA DE COMUNICACIONES TDMA.
Sección de la CIP Electricidad
(01/10/1998). Inventor/es: HASHIMOTO, KAZUYA, HORIKOSHI, DAIJI. Clasificación: H04B7/212, H03G3/20.
SE PRESENTA UN CIRCUITO DE CONTROL DE LOS IMPULSOS DE SALIDA PARA SU USO EN UN SISTEMA DE COMUNICACIONES TDMA QUE COMPRENDE UN AMPLIFICADOR DE POTENCIA QUE TIENE DOS TERMINALES DE CONTROL SEPARADOS. UNA SEÑAL DE CONTROL DE NIVEL QUE ES LA DIFERENCIA ENTRE UNA SEÑAL DE REFERENCIA Y EL NIVEL DE LA SEÑAL DE SALIDA DE LOS IMPULSOS DE SINCRONIZACION DEL AMPLIFICADOR, CONTROLA MEDIANTE REALIMENTACION EL NIVEL DE LA SEÑAL DE SALIDA DE LOS IMPULSOS DE SINCRONIZACION A TRAVES DE UN PRIMER TERMINAL DE CONTROL, Y UNA SEÑAL DE CONTROL DE LA FORMA DE LA ONDA QUE TIENE UNA FORMA DE ONDA PREDETERMINADA, CONTROLA LA FORMA DE LA ONDA DE LA SEÑAL DE SALIDA DE LOS IMPULSOS DE SINCRONIZACION A TRAVES DE UN SEGUNDO TERMINAL DE CONTROL. CUANDO EL NIVEL DE LA SEÑAL DE REFERENCIA DISMINUYE, LA AMPLITUD DE LA SEÑAL DE CONTROL DE LA FORMA DE LA ONDA DESCIENDE COMO FUNCION DEL NIVEL DE LA SEÑAL DE REFERENCIA.
CIRCUITO PARA DEMODULACION DE FM.
Sección de la CIP Electricidad
(16/07/1998). Inventor/es: MIYAZAKI, SHINICHI. Clasificación: H03D3/24.
UN CIRCUITO PARA DEMODULACION DE FM COMPRENDE UN OSCILADOR CUYA FRECUENCIA DE OSCILACION ES VARIABLE POR UNA SEÑAL DE CONTROL, UN COMPARADOR DE FASE PARA COMPARAR FASES DE SEÑALES ENTRE UNA SEÑAL DE FM QUE VA A SER DEMODULADA Y LA SEÑAL DE SALIDA DEL OSCILADOR Y QUE GENERA UNA SEÑAL DE COMPARACION QUE CORRESPONDE A LA DIFERENCIA DE FASE, UN ELEMENTO DETERMINANTE DE UNA TENSION ADICIONAL, PARA DETERMINAR UNA TENSION ADICIONAL BASADA EN LA SEÑAL DE COMPARACION, Y UN ELEMENTO ADICIONADOR PARA SUMAR LA SEÑAL DE COMPARACION Y LA TENSION ADICIONAL Y ALIMENTAR EL RESULTADO SUMADO COMO LA TENSION DE CONTROL. LA TENSION ADICIONAL PUEDE SER UN VALOR QUE FORMA EL NIVEL DE SEÑAL DE COMPARACION A UN NIVEL CENTRAL DEL MARGEN OPERABLE DEL ELEMENTO COMPARADOR DE FASE . FIG. 1 2 COMPARADOR DE FASE SEÑAL DETECCION COMPARACION 3 OSCILADOR 5 ADICIONADOR 8 MEMORIA DATOS ADICIONALES 7 CIRCUITO PARA PROCESAR DATOS.
DISPOSITIVO DE TELEFONO CON ALTAVOCES QUE COMPRENDE UN CIRCUITO DE SUPRESION DE RUIDOS.
Sección de la CIP Electricidad
(16/06/1998). Inventor/es: TOMIYORI, YUTAKA, EGUCHI, TADASHI. Clasificación: H04M9/08, H03G1/00.
CONTROLADO POR EL NIVEL DE UNA SEÑAL PRODUCIDA POR EL MICROFONO , EL CIRCUITO DE SUPRESION DE RUIDOS SUMINISTRA A UN PRIMER ATENUADOR CON UN NIVEL LOCAL QUE ES IGUAL QUE EL NIVEL DE LA SEÑAL Y SE SUPRIME A UN NIVEL DE SALIDA PREDETERMINADO CUANDO EL NIVEL DE LA SEÑAL SEA INFERIOR Y MAYOR QUE EL NIVEL DE ENTRADA PREDETERMINADO. EN COOPERACION CON EL NIVEL DE GUIA PRODUCIDO POR EL SEGUNDO ATENUADOR PARA GUIAR UN ALTAVOZ , EL NIVEL LOCAL HACE QUE LA UNIDAD COMPARADORA PRODUZCA UNA SEÑAL DE CONTROL PARA HACER QUE EL PRIMER ATENUADOR PROPORCIONES CANTIDADES MENORES Y MAYORES DE ATENUACION AL NIVEL DE LA SEÑAL CON EL NIVEL DE GUIA TRANSMITIDO POR EL SEGUNDO ATENUADOR BAJO Y ALTO CUANDO SE TENGAN RESPECTIVAMENTE VALORES POSITIVOS Y NEGATIVOS, POR UNA DIFERENCIA DE ENTRADA IGUAL AL NIVEL LOCAL MENOS EL NIVEL DE GUIA. PREFERIBLEMENTE, SE SUPRIME EL NIVEL LOCAL POR LA DIFERENCIA DE NIVEL HABIDA EN EL NIVEL DE SEÑAL POR ENCIMA DEL NIVEL DE ENTRADA PREDETERMINADO.