CIP-2021 : G06F 11/00 : Detección de errores; Corrección de errores; Monitorización (detección,

corrección o monitorización de errores en el almacenamiento de información basado en el movimiento relativo entre el soporte de registro y el transductor G11B 20/18; monitorización, es decir, supervisión del progreso del registro o reproducción G11B 27/36; en memorias estáticas G11C 29/00).

CIP-2021GG06G06FG06F 11/00[m] › Detección de errores; Corrección de errores; Monitorización (detección, corrección o monitorización de errores en el almacenamiento de información basado en el movimiento relativo entre el soporte de registro y el transductor G11B 20/18; monitorización, es decir, supervisión del progreso del registro o reproducción G11B 27/36; en memorias estáticas G11C 29/00).

G06F 11/07 · Respuesta ante la aparición de un defecto, p. ej. tolerancia ante fallos.

G06F 11/08 · · Detección o corrección de errores por introducción de redundancia en la representación de los datos, p. ej. utilizando códigos de control.

G06F 11/10 · · · añadiendo cifras binarias o símbolos especiales a los datos expresados según un código, p. ej. control de paridad, exclusión de los 9 o de los 11.

G06F 11/14 · · Detección o corrección de errores en los datos por redundancia en las operaciones, p. ej. mediante la utilización de diversas secuencias de operaciones que conduzcan al mismo resultado (G06F 11/16 tiene prioridad).

G06F 11/16 · · Detección o corrección de errores en un dato por redundancia en el hardware.

G06F 11/18 · · · utilizando un enmascaramiento pasivo del defecto de los circuitos redundantes, p. ej. por lógica combinatoria de los circuitos redundantes, por circuitos de decisión mayoritaria.

G06F 11/20 · · · utilizando un enmascaramiento activo del defecto, p. ej. desconectando los elementos debilitados o insertando los elementos de recambio.

G06F 11/22 · Detección o localización de hardware defectuoso efectuando pruebas durante las operaciones de espera (standby) o durante los tiempos muertos, p. ej. pruebas de arranque.

G06F 11/24 · · Pruebas marginales.

G06F 11/25 · · Pruebas de funcionamiento lógico, p. ej. mediante analizadores lógicos.

G06F 11/26 · · Pruebas funcionales.

G06F 11/263 · · · Generación de señales de entrada de prueba, p. ej. vectores, formas o secuencias de prueba.

G06F 11/267 · · · Reconfiguración para pruebas, p. ej. LSSD, partición.

G06F 11/27 · · · Pruebas incorporadas.

G06F 11/273 · · · Hardware de pruebas, es decir circuitos de procesamiento de señales de salida.

G06F 11/277 · · · · con comparación entre la respuesta efectiva y la respuesta conocida libre de error.

G06F 11/28 · verificando que el orden de tratamiento es correcto (G06F 11/07, G06F 11/22 tienen prioridad).

G06F 11/30 · Vigilancia del funcionamiento.

G06F 11/32 · · con indicación visual del funcionamiento de la máquina.

G06F 11/34 · · Registro o evaluación estática de la actividad del computador, p. ej. de las interrupciones o de las operaciones de entrada-salida.

G06F 11/36 · Prevención de errores probando o depurando el software.

CIP2021: Invenciones publicadas en esta sección.

MODULO ELECTRONICO INTEGRADO CON LOGICA CENTRAL DUPLICADA Y ALIMENTACION DE FALLOS DEL HARDWARE CON FINES DE COMPROBACION.

(01/11/2004) Módulo (ICT) electrónico integrado con un número de conexiones (INP, OUP), con - como mínimo dos circuitos (KK0, KK1) centrales del mismo tipo que pueden hacerse funcionar en un modo de funcionamiento sincrónico, así como con un dispositivo (VGL) de comparación al que se alimentan, por medio de entradas (cpi) de comprobación, las señales de salidas (ou0-1, ou1-1; ...; ou0-n, ou1-n) correspondientes entre sí de los circuitos (KK0, KK1) centrales para la comparación mutua, el cual agrupa las señales (co1-con) locales del resultado de la comparación, y el cual presenta una salida (vgs) del comparador para emitir una señal de fallo en el caso de una coincidencia insuficiente entre estas señales, - una alimentación…

DESARROLLO DE UN SISTEMA DE CONTROL PARA TELEVISION O RADIO PARA MPEG.

(01/05/2004) Un sistema por satélite o por cable de televisión digital transmite a receptores/descodificadores que también reciben la información de control (los programas de control, es decir aplicaciones) para permitir tareas tales como la revisión de listados de programas de televisión, establecimiento de operaciones bancarias desde casa, y respuesta a preguntas de concursos relacionadas con los programas que se estén transmitiendo. La invención proporciona un procedimiento de desarrollo de tales programas de control en una estación de trabajo 4013. La estación de trabajo está acoplada a una unidad de tipo receptor/descodificador 2021 que sustancialmente duplica el receptor/descodificador con un aparato de televisión 2023 acoplado al mismo. Se desarrollan los programas de control incluyendo las declaraciones de control sensibles a las señales de la estación…

AGENTE ANTI-VIRUS DESTINADO PARA SER UTILIZADO CON BASES DE DATOS Y SERVIDORES DE CORREO ELECTRONICO.

(16/02/2004). Ver ilustración. Solicitante/s: CHEYENNE SOFTWARE INTERNATIONAL SALES CORP. Inventor/es: CHEN, CHIA-HWANG, LUO, CHIH-KEN.

Un método basado en servidor para detectar y eliminar virus informáticos situados en anexos a mensajes de correo electrónico en una red de ordenadores que tiene una arquitectura cliente-servidor y un sistema de mensajes que incluye: disponer un período de tiempo de exploración; en el servidor , buscar un sistema de mensajes para obtener una lista de anexos a mensajes de correo electrónico recibidos en el sistema de mensajes dentro del período de tiempo de exploración anterior; en el servidor , pasar cada anexo en la lista de anexos a un sistema de detección antivirus para la exploración de virus informáticos; en el sistema de detección antivirus , detectar y eliminar virus informáticos en cada anexo en la lista de anexos; y en el servidor , reunir cada anexo a los mensajes de correo electrónico.

SISTEMA Y APARATO PARA LA PERSONACION DE TARJETAS INTELIGENTES.

(01/12/2003) UN SISTEMA DE PERSONALIZACION DE TARJETA INTELIGENTE MANTIENE UNA BASE DE DATOS QUE CONTIENE PLANTILLAS DE FORMATO DE DATOS DE EMISORES DE TARJETAS, APLICACIONES DE TARJETAS, CONTROLES DE SISTEMAS OPERATIVOS DE TARJETAS Y ESPECIFICACIONES DE EQUIPO DE PERSONALIZACION Y PREVE UNA INTERFAZ CENTRALIZADA DE ENTRADAS Y SALIDAS A UN PROCESO DE EMISION DE TARJETAS QUE AJUSTA DINAMICAMENTE A LO CAMBIOS EN EL PROCESO DE EMISION PARA PERMITIR FACILMENTE QUE UN EMISOR DE TARJETAS CAMBIE LOS FORMATOS, LAS APLICACIONES DE LAS TARJETAS, EL SISTEMA OPERATIVO DE LAS TARJETAS Y/O EL EQUIPO DE PERSONALIZACION EN UN PROCEDIMIENTO DE EMISION DE TARJETAS. EL SISTEMA INTERCONECTA MEDIANTE INTERFAZ CUALQUIER SISTEMA DE GESTION DE EMISOR DE TARJETAS , GESTIONA LA TRANSFERENCIA DE DATOS DEL…

SISTEMA Y METODO DE DIAGNOSTICO REMOTO.

(01/11/2003) SE DESCRIBE UN SISTEMA DE DIAGNOSTICO REMOTO QUE INCLUYE UN SISTEMA DE ORDENADOR CENTRAL QUE RECIBE DATOS DE USUARIO RELACIONADOS CON UNA PETICION DEL USUARIO, Y TRATA LA PETICION DEL USUARIO, Y AL MENOS UNA SERIE DE TIPOS DE APARATOS DE FORMACION DE IMAGENES QUE FORMAN UNA IMAGEN, Y QUE SE CONECTAN AL SISTEMA ORDENADOR CENTRAL. CADA UNO DE LOS APARATOS DE FORMACION DE IMAGEN TIENE UN DISPOSITIVO DE ENTRADA DE DATOS DE PETICION DEL USUARIO, A TRAVES DEL CUAL SE PUEDEN INTRODUCIR OPTATIVAMENTE DATOS RELACIONADOS CON UNA PETICION DEL USUARIO, Y UN DISPOSITIVO DE TRANSMISION DE DATOS DE PETICION DEL USUARIO, QUE TRANSMITE LOS DATOS DE PETICION DEL USUARIO HACIA EL SISTEMA DE ORDENADOR CENTRAL. EL SISTEMA DE DIAGNOSTICO REMOTO INCLUYE ADEMAS UN ADAPTADOR DE COMUNICACION DE DATOS QUE RECOGE LOS DATOS DE PETICION DEL USUARIO DE AL MENOS UNA VARIEDAD DE…

PROTECCION DEL NUCLEO DE UN ORDENADOR CONTRA MANIPULACIONES EXTERNAS.

(01/09/2003). Solicitante/s: GIESECKE & DEVRIENT GMBH. Inventor/es: BALDISCHWEILER, MICHAEL.

Método para la protección de un ordenador con una unidad central de proceso (UCP) contra manipulaciones externas, caracterizado porque se forma una suma de comprobación final por combinación matemática con referencia a un contenido de registro de la UCP, que se produce al final del proceso de una instrucción por la UCP y que es almacenada, y se forma una suma de comprobación inicial con referencia al contenido del registro que se genera antes del inicio del proceso de la instrucción siguiente por la UCP, llevándose a cabo un mensaje de error si la suma de comprobación inicial no se ajusta con la suma de comprobación final.

ESQUEMA DE PROPAGACION PARA EL ESTADO DE UN OBJETO EN UNA RED.

(16/06/2003) UN ESQUEMA DE PROPAGACION, ENTRE VISTAS DE LA RED, DE LA INFORMACION DE ESTADO DE LOS ELEMENTOS DE LA RED DE UNA FORMA QUE REFLEJA COMO SE MANTIENE ESTA. EL ESQUEMA DE PROPAGACION DIVIDE LOS ELEMENTOS DE LA RED EN CONEXIONES O EQUIPOS, AGRUPA LOS ELEMENTOS DE CADA UNA DE ESTAS PARTICIONES EN VISTAS DE UN NIVEL CADA VEZ MAS ALTO Y PROPAGA EL ESTADO DE LOS OBJETOS FUNDAMENTAL Y COMPUESTOS ENTRE LAS DIFERENTES VISTAS, PARA AYUDAR A LOCALIZAR LA FUENTE DE CUALQUIER FUNCIONAMIENTO DEFECTUOSO DE LA RED. ESTE ESQUEMA DE PROPAGACION DE ESTADOS ES PARTICULARMENTE IDONEO PARA SUPERVISAR UNA RED DE AREA EXTENSA, DONDE EXISTEN MAS CONEXIONES Y EQUIPOS MAS COMPLEJOS…

PROCEDIMIENTO PARA SINCRONIZAR UN DISPOSITIVO ELECTRONICO PARA VIGILAR EL FUNCIONAMIENTO DE UN MICROPROCESADOR Y DISPOSITIVO ELECTRONICO PARA LA PUESTA EN PRACTICA DEL PROCEDIMIENTO.

(16/01/2003) LA INVENCION SE REFIERE ESPECIALMENTE A UN PROCEDIMIENTO PARA SINCRONIZACION DE UNA INSTALACION ELECTRONICA EN LA SUPERVISION DE FUNCIONAMIENTO DE UN MICROPROCESADOR (WATCHDOG), PASANDO RAPIDAMENTE EL MICROPROCESADOR DESDE UN MODO DE REPOSO A UN MODO DE TRABAJO. LA SINCRONIZACION ABARCA LA PUESTA A DISPOSICION DE UNA SEÑAL DE DISPARO QUE SEÑALIZA LA DISPONIBILIDAD DE SERVICIO DEL PROCESADOR, GENERADA A PARTIR DEL PROCESADOR, TRANSMITIDA AL EQUIPO DE SUPERVISION. EL EQUIPO DE SUPERVISION, PARA LA RECEPCION DE LAS SEÑALES DE DISPARO, BASCULA TEMPORALMENTE ENTRE UN ESTATUS DE VENTANA CLOSED DONDE LA SEÑAL DE DISPARO NO PUEDE SER REGISTRADA POR EL EQUIPO DE SUPERVISION, Y UN ESTATUS DE VENTANA OPEN DONDE LA SEÑAL DE DISPARO RECEPCIONADA ORIGINA UNA SINCRONIZACION ENTRE EL MICROPROCESADOR Y EL EQUIPO DE SUPERVISION. ADEMAS SE REFIERE LA INVENCION A UNA…

PROCEDIMIENTO PARA LA VERIFICACION DE UN PROGRAMA, QUE ESTA PRESENTE EN UN LENGUAJE PARA CONTROLES PROGRAMABLES CON MEMORIA, A TRAVES DE UN ORDENADOR.

(16/12/2002). Ver ilustración. Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: WARKENTIN, PETER, DR.RER.NAT, PAYER, MICHAEL, DR.RER.NAT., HOLZLEIN, MARKUS, FILKORN, THOMAS, DR.RER.NAT.

PARA LA VERIFICACION DE UN PROGRAMA DE SPS, ESTE SE REPRODUCE EN UN AUTOMATA FINITO . EL AUTOMATA FINITO SE DESCRIBE CON UN DIAGRAMA DE DECISION BINARIO . UNA PROPIEDAD A VERIFICAR DEL PROGRAMA DE SPS, QUE EXISTE DESCRITO EN UN LENGUAJE FORMAL DE ESPECIFICACION, SE PRUEBA MEDIANTE LA UTILIZACION DE UNA COMPROBACION SIMBOLICA DEL MODELO.

Sistema y método para autenticar componentes homólogos.

(16/11/2002). Solicitante/s: MEDIADNA, INC. Inventor/es: BENSON, GREG, FRANKLIN, MARTIN, KNAUFT, CHRISTOPHER, L.

Un método de control de la utilización de datos en un ordenador que tiene uno o más objetos de datos homólogos , comprendiendo el método: proporcionar un objeto de datos incluyendo el objeto de datos una descripción de uno o más de los objetos de datos homólogos ; determinar si los objetos de datos homólogos están autorizados para comunicarse con el objeto de datos ; determinar si el objeto de datos está autorizado para comunicarse con los objetos de datos homólogos ; y conectar el objeto de datos con los objetos de datos homólogos basándose en la autorización concedida, de forma tal que el objeto de datos pueda comunicarse con los objetos de datos homólogos y los objetos de datos homólogos puedan comunicarse con el objeto de datos.

Procedimiento de verificación del funcionamiento de un sistema.

(01/11/2002) Procedimiento de verificación de un sistema modelizado por un sistema (S) de autómatas sincronizados por un conjunto de mensajes (M), que comprende las operaciones siguientes: se descompone el sistema en un número N de subsistemas numerados de n=1 a n=N; se facilitan parámetros que describen cada uno de los subsistemas n, 1 n N, en forma de un autómata respectivo (Sn) compuesto de un conjunto En de estados e i n del subsistema n, con un conjunto An de transiciones a j n entre pares de estados del conjunto En, estando asociada cada transición a j n del conjunto An a un subconjunto M j n del conjunto de mensajes de sincronización (M), de manera que se traduce el hecho que…

PROCEDIMIENTO PARA LA VERIFICACION DE LA CONEXION CORRECTA DE MODULOS DE CIRCUITOS INTEGRADOS.

(01/07/2002). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: TROOST, MARCEL ABRAHAM, DIPL.-ING., UNTERREITMAYER, HANS-JURGEN, DIPL.-ING.

BAJO LA CONDICION DE QUE LOS COMPONENTES (SC160 HASTA SC163) SON COMPONENTES INDIVIDUALES CON RESPECTO AL GRUPO DE CONSTRUCCION (SSM16B) SE CONECTA EL BUS DB DE DATOS EN LOS COMPONENTES, HABIENDOSE PREVISTO DE REGISTROS (RCHID) DE ESCRITURA Y LECTURA, QUE SON DESCRITOS CON LAS DIRECCIONES DE LOS COMPONENTES QUE ALLI SE ENCUENTRAN Y CON LOS GRUPOS CONSTRUCTIVOS CORRESPONDIENTES. BAJO OTRAS CONDICIONES, QUE APARECEN EN CONEXION DE COMPONENTE CON FALLO EN BUS DE DATOS EN LUGARES DE CORTE CORRESPONDIENTE CON UN VALOR DE TENSION QUE CORRESPONDE A UN VALOR BINARIO, Y DONDE POR MEDIO DE UNA DISMINUCION DE LA TENSION DEL REGISTRO DE REARME DEL BIT DE COMPONENTE PUEDEN ESTAR CONTENIDOS LOS OTROS VALORES BINARIOS MEDIANTE CONSULTA AL REGISTRO (RCHID) CONOCIDO CON LAS CONEXIONES DE FALLOS, PUEDEN SER DETERMINADAS LAS REDUCCIONES DE TENSION NO DESEADAS.

DISPOSITIVO PARA EL FUNCIONAMIENTO DE UN MICROPROCESADOR.

(01/04/2002). Solicitante/s: ROBERT BOSCH GMBH. Inventor/es: KNECHT, GERHARD, DIPL.-ING.

SE PROPONE UN DISPOSITIVO PARA EL FUNCIONAMIENTO DE UN MICROPROCESADOR , QUE CONTIENE UN CIRCUITO DE CONTROL PARA PRECALCULAR UNA CONDICION DE FUNCIONAMIENTO ACTIVO Y UNA CONDICION INACTIVA DEL MICROPROCESADOR . EL MICROPROCESADOR PUEDE SER ALTERNADO EN LA CONDICION INACTIVA POR MEDIO DE UNA SEÑAL DE DESCONEXION INTERNA O A TRAVES DE UNA EXTERNA. SE EMITE UNA REANIMACION DEL MICROPROCESADOR A TRAVES DE UNA SEÑAL DE REANIMACION, QUE CEDE UN ELEMENTO DE SECUENCIA, O UNA SEÑAL DE REANIMACION EXTERNA QUE DISTINGUE UN OSCILADOR . LA APARICION PERIODICA DE LA SEÑAL DE REANIMACION CEDIDA DEL OSCILADOR PERMITE UNA REANIMACION DEL MICROPROCESADOR TAMBIEN, CUANDO LA CONDICION DE FUNCIONAMIENTO INACTIVO SE ORIGINA DEBIDO A UNA PERTURBACION APARECIDA O CUANDO APARECE UNA PERTURBACION DURANTE LA SITUACION INACTIVA. EL DISPOSITIVO SEGUN LA INVENCION ES APROPIADO ESPECIALMENTE PARA SU UTILIZACION EN UN AMBIENTE, QUE ESTA CONTAMINADO DE CAMPOS ELECTROMAGNETICOS Y CON SEÑALES PERTURBADORAS.

SISTEMA DE DESARROLLO DE ORIENTACION DIDACTICA PARA EL ANALISIS DE CIRCUITOS BASADOS EN EL MICROPROCESADOR TMS320C25.

(16/12/2001). Ver ilustración. Solicitante/s: UNIVERSIDAD DE ZARAGOZA.. Inventor/es: LALOYA MONZON,EDUARDO JESUS, LOPEZ ULLOD,JAVIER ALBERTO, ORENSANZ MARTINEZ,JAVIER.

Sistema de desarrollo de orientación didáctica para el análisis de circuitos basados en el microprocesador TMS320C25. Permite la depuración de programas y circuitos basados en este microprocesador, trabajando como simulador o emulador. Tiene tres módulos: -Interfaz con el usuario : Constituido por un entorno gráfico de trabajo bajo Windows 95 e implementado sobre un PC. Supervisa el estado del sistema con una presentación de la información ajustada a la arquitectura del TMS3230C25. Comunicado vía RS-232 con el módulo de control. -Procesamiento : Su componente principal es un microprocesador TMS320C25 que ejecuta los programas analizados y cuyas señales son accesibles a través de un conector externo , situado en una placa auxiliar, que se inserta en el circuito a depurar . -Control : Basado en un microcontrolador de la familia 8051 y un dispositivo de lógica programable FPGA. Se ha diseñado para su uso como instrumentación de laboratorio en empresas, facultades y escuelas técnicas.

PROCEDIMIENTO DE TRANSMISION DE DATOS EN UN SISTEMA DE PROCESAMIENTO DE DATOS EN TIEMPO REAL.

(01/08/2001) SE DA A CONOCER UN PROCEDIMIENTO DE TRANSMISION DE DATOS EN UN SISTEMA DE TRATAMIENTO DE DATOS EN TIEMPO REAL, COMPUESTO DE UNA UNIDAD CON CONTROL Y DE AL MENOS UNA UNIDAD DE FUNCIONAMIENTO UNIDA CON ESTA UNIDAD DE CONTROL A TRAVES DE UNA CONDUCCION DE DATOS, QUE ADMITE LA TRANSMISION DE DATOS DE FORMA SEGURA DE PERTURBACION Y EXENTA DE FALLOS PERTURBADORES. DE CUERDO CON LA INVENCION SE COLOCAN LOS DATOS ANTES DE QUE HAYAN SIDO CARGADO EN UNA MEMORIA DE TRABAJO DE LA UNIDAD DE FUNCIONAMIENTO, EN UNA MEMORIA DE AMORTIGUACION CONSTITUIDA A PARTIR DE UN REGISTRO Y UNA MEMORIA INTERMEDIA. CON ELLO SE CONSIGUE LA TRANSMISION…

UN SISTEMA DE COLAS TOLERANTE A FALLOS.

(01/06/2001) LA INVENCION SE REFIERE A UN SISTEMA SECUENCIAL TOLERANTE A ERRORES PARA SEPARAR DATOS EN UN INTERRUPTOR DE PAQUETE CON UNA MEMORIA INTERMEDIA NORMAL PARA UNO O MAS PUERTOS DE SALIDA DESDE EL INTERRUPTOR, UTILIZANDO DICHO SISTEMA UNA SERIE DE INDICADORES QUE IDENTIFICAN LAS POSICIONES DE ALMACENAMIENTO EN LA MEMORIA INTERMEDIA. SE MANEJAN MULTIPLES COPIAS DEL MISMO INDICADOR DE MANERA CONTROLADA, UTILIZANDO UNA LISTA DE INDICADORES MULTIPLES DONDE SE RECOGE EL NUMERO DE COPIAS INCLUIDAS EN EL SISTEMA DE INDICADORES RESPECTIVOS. UNA FUNCION DE MANTENIMIENTO VERIFICA QUE EL NUMERO DE COPIAS DE UN INDICADOR ESTE DE ACUERDO CON EL VALOR RECOGIDO EN LA LISTA DE INDICADORES MULTIPLES PARA EL INDICADOR RESPECTIVO. LA FUNCION DE MANTENIMIENTO VERIFICA CICLICAMENTE…

SISTEMA Y METODO DE CORRECCION DE FALLOS.

(01/11/2000). Ver ilustración. Solicitante/s: VEREIN DEUTSCHER WERKZEUGMASCHINENFABRIKEN E.V. (VDW). Inventor/es: KOCH, MICHAEL, SABBAH, ALEXANDER, KOHNE, THILO.

LA INVENCION TRATA DE UN SISTEMA CON AL MENOS UNA SECCION DE MANDO PARA PROCESAR AL MENOS UN CICLO DE EJECUCION NORMAL DE INSTRUCCIONES, CON AL MENOS UNA SECCION DE ENTRADA, GRACIAS A LA CUAL PUEDEN INTRODUCIRSE INSTRUCCIONES Y/O DATOS, ASI COMO CON AL MENOS UNA SECCION DE SALIDA PARA DAR SALIDA A INSTRUCCIONES Y/O DATOS. UNA SECCION DE CONTROL DE ERRORES PROCESA UN CICLO DE EJECUCION DE INSTRUCCIONES ERRONEA SI DURANTE EL PROCESAMIENTO DE LA EJECUCION NORMAL DE INSTRUCCIONES ES LLAMADA LA EJECUCION DE INSTRUCCIONES ERRONEA, A CUYO EFECTO LA EJECUCION DE INSTRUCCIONES ERRONEA TRABAJA BASICAMENTE POR SEPARADO DE LA EJECUCION NORMAL DE INSTRUCCIONES, A FIN DE QUE PUEDA FUNCIONAR NUEVAMENTE LA EJECUCION NORMAL DE INSTRUCCIONES.

CIRCUITO PARA PREVENIR BLOQUEOS DE TEMPORIZADOR DE VIGILANCIA.

(16/06/2000) SE PRESENTA UN CIRCUITO Y UN METODO PARA LA PREVENCION DEL BLOQUEO PARA SU USO CON UN CIRCUITO TEMPORIZADOR DE VIGILANCIA. EL CIRCUITO DE PREVENCION DEL BLOQUEO INCLUYE UN CIRCUITO LOGICO PARA RECIBIR UNA PRIMERA SEÑAL (1D812, 1D815) PARA GENERAR UNA SEÑAL DE HABILITACION, Y RESPONDE A UN PRIMER BIT PREDETERMINADO (WDEN) ALMACENADO EN UN REGISTRO DE CONTROL PARA CONTROLAR UNA CARGA DE UNA SEÑAL DE HABILITACION PARA EL REGISTRO DE CONTROL. EL CIRCUITO TEMPORIZADOR DE VIGILANCIA RESPONDE A LA CARGA DE LA SEÑAL DE HABILITACION PARA SER CAPAZ DE RESPONDER A UN SEGUNDO BIT PREDETERMINADO (WDEN) DEL REGISTRO DE CONTROL PARA LA INICIACION DEL CONTROL DE UN CICLO DE TEMPORIZACION DEL CIRCUITO TEMPORIZADOR DE VIGILANCIA. EN RESPUESTA A UNA SEÑAL…

UN METODO Y UN SISTEMA EN UN SISTEMA OPERATIVO DISTRIBUIDO.

(01/05/2000) PARA ESTABLECER ENLACES DE COMUNICACION BIDIRECCIONAL ENTRE LOS PROCESOS EN UN SISTEMA DE OPERACION DISTRIBUIDA. LOS PROCESOS ESTAN PROVISTOS DE ESTACIONES A TRAVES DE LAS CUALES SE REALIZA LA COMUNICACION ENTRE LOS PROCESOS. LOS PROCESOS Y LAS ESTACIONES HACEN POSIBLE QUE EL SISTEMA OPERATIVO GUARDE UN CONTROL SOBRE LOS PROCESOS QUE TIENEN ENLACES Y PARA UTILIZAR ESTOS ENLACES TAMBIEN SI EL PROCESO PER SE ES FINALIZADO, ASI COMO DESCUBRIR UN ERROR EN EL PROCESO Y CANCELARLO. PARA PERMITIR AL SISTEMA OPERATIVO LA CAPACIDAD DE TRANSMITIR, A TRAVES DE LOS ENLACES, INFORMACION REFERENTE AL PROCESO O DE DESCONEXION, Y ASI PODER PROPAGAR ESTA INFORMACION A TRAVES DE TODA LA CADENA DE PROCESOS ENLAZADOS, Y PARA ENVIAR ESTA INFORMACION A APLICACIONES EJECUTADAS EN LOS PROCESOS ENLAZADOS PARA PERMITIR…

METODO PARA EJECUTAR UN PROGRAMA DE SOFTWARE Y EQUIPO DE CIRCUITOS PARA IMPLEMENTAR EL METODO.

(16/12/1999). Solicitante/s: SEGA ENTERPRISES, LTD.. Inventor/es: NAGASHIMA, TAKESHI, SEGA ENTERPRISES, LTD.

EN ESTE METODO SE UTILIZAN DE FORMA VENTAJOSA LOS RECURSOS DE PROGRAMAS DE SOFTWARE ALMACENADOS EN LA MEMORIA EXTERNA CONECTADA LA HARDWARE. EL CIRCUITO SE UTILIZA PARA LLEVAR A CABO ESTE METODO. EL METODO COMPRENDE UNA RUTINA DE INICIALIZACION (X) QUE INCLUYE UN PASO EN QUE SE CONMUTA EL BLOQUE BIOS-ROM DEL ORDENADOR QUE TIENE UNA CPU AL BLOQUE DE PROGRAMAS DE SOFTWARE ALMACENADOS EN LA MEMORIA EXTERNA , UNA RUTINA DE VERIFICACION DE SEGURIDAD (Y) EN QUE SE VERIFICA SI UN PROGRAMA DE SOFTWARE ES CORRECTO O NO, UNA RUTINA (Z) EN QUE LA CPU DEL ORDENADOR EJECUTA UN PROGRAMA DE SOFTWARE CUANDO EN LA RUTINA DE VERIFICACION DE SEGURIDAD (Y) SE DETERMINA QUE EL PROGRAMA DE SOFTWARE ES CORRECTO. SI SE REINICIALIZA LA CPU MIENTRAS EL BLOQUE SE ENCUENTRA AL MENOS EN EL LUGAR DEL PROGRAMA DE SOFTWARE QUE SE ENCUENTRA ALMACENADO EN LA MEMORIA EXTERNA , LA CPU SE LIBERA DE LA RUTINA DE VERIFICACION DE SEGURIDAD (Y) Y PUEDE EJECUTAR ESTE PROGRAMA DE SOFTWARE A TRAVES DE LA RUTINA (Z).

MEMORIA DE UNIDAD DE DISCO.

(16/09/1999) LA MEMORIA DE LA UNIDAD DE DISCO DE LA PRESENTE INVENCION UTILIZA UNA GRAN PLURALIDAD DE UNIDADES DE DISCO DE FACTOR DE FORMATO PEQUEÑO PARA IMPLEMENTAR UNA MEMORIA DE UNIDAD DE DISCO BARATA, DE ALTA FIABILIDAD, QUE EMULA EL FORMATO Y CAPACIDAD DE LAS UNIDADES DE DISCO DE FACTOR DE FORMATO GRANDE. LA PLURALIDAD DE LAS UNIDADES DE DISCO SE PUEDE INTERCONECTAR DE FORMA DESVIABLE PARA FORMAR GRUPOS DE REDUNDANCIA DE UNIDADES DE DISCO N+M CONECTADAS PARALELAS A DATOS DE ALMACENAMIENTO EN LAS MISMAS. LAS UNIDADES DE DISCO N+M SE UTILIZAN PARA ALMACENAR LOS SEGMENTOS N DE CADA PALABRA DE DATOS MAS LOS SEGMENTOS DE REDUNDANCIA M. ADEMAS, SE MANTIENE UN REAGRUPAMIENTO DE LAS UNIDADES DE DISCO DE RESERVA R PARA SUSTITUIR AUTOMATICAMENTE UNA UNIDAD DE DISCO SUSTITUIBLE…

UTIL DE PUESTA A PUNTO DE UN SISTEMA DE EXPLOTACION.

(16/06/1999). Solicitante/s: BULL S.A.. Inventor/es: JOANNIN, JEAN-PIERRE.

ESTA HERRAMIENTA DE PUESTA A PUNTO (KD) DE UN SISTEMA DE EXPLOTACION DE UNA MAQUINA QUE COMPRENDE ENTRE OTROS, AL MENOS UN PROCESADOR (P), EN RELACION CON EL PROCESADOR UNA MEMORIA (M) Y UNA UNIDAD DE GESTION DE MEMORIA (MMU) ESTA IMPLANTADA EN UNA ZONA DE MEMORIA (M) DONDE EL MODO DE DIRECCIONAMIENTO VIRTUAL ES IGUAL AL MODO D DIRECCIONAMIENTO FISICO. EJECUTA , A LO LARGO DE LA PUESTA A PUNTO Y SEGUN UN PROCESO PREDETERMINADO, CUALQUIER OPERACION EN MODO FISICO Y DE MANERA INDEPENDIENTE DE LA UNIDAD DE GESTION (MMU).PARA EL CONTROL DE LAS FASES DE INICIALIZACION DE LA MAQUINA, SOPORTA AL MENOS DOS VECTORES DE EXCEPCION (BP, DSI) Y COMPRENDE,ENTRE OTROS, SU PROPIA PILA (S), UN DECODIFICADOR (DEC) QUE UTILIZA UN ALGORITMO EXPLOTABLE SEA CUAL SEA EL CONTEXTO DEL PROCESO ANALIZADO Y MEDIOS DE ALMACENAMIENTO (CMM) DEL CONTEXTO DECODIFICADO.

PROTECCION DE DATOS MEJORADA Y METODO PARA MANEJAR ERRORES DE MEMORIA DURANTE SU COPIA.

(16/12/1998). Solicitante/s: ADVANCED MICRO DEVICES INC.. Inventor/es: HORNE, STEPHEN C.

UNA PROTECCION DE DATOS Y METODO PARA MANEJAR LOS ERRORES DURANTE LA COPIA DE DATOS DESDE UNA MEMORIA INTERMEDIA DE ESCRITURA DE PROTECCION DE DATOS HACIA UNA MEMORIA EXTERNA EN UN SISTEMA DE PROCESAMIENTO QUE INCLUYE UN PROCESADOR. CUANDO LOS DATOS SOLICITADOS POR EL PROCESADOR EN UN LUGAR DE ALMACENAMIENTO DIRIGIDO DE LA PROTECCION DE DATOS SON DATOS VALIDOS, MODIFICADOS, Y DISTINTOS DE LOS DATOS SOLICITADOS POR EL PROCESADOR, LOS DATOS SE TRANSFIEREN PRIMERO A LA MEMORIA INTERMEDIA DE ESCRITURA DE PROTECCION DE DATOS Y LUEGO SE REGISTRAN EN LA MEMORIA EXTERNA DESPUES DE QUE LOS DATOS SOLICITADOS HAYAN SIDO EXTRAIDOS DE LA LINEA COMUN DE MEMORIA. SI SE PRODUCE CUALQUIER ERROR DURANTE LA COPIA DE LOS DATOS DESDE LA MEMORIA INTERMEDIA A LA MEMORIA EXTERNA, LOS DATOS SE TRANSFIEREN DESDE LA MEMORIA INTERMEDIA AL LUGAR DE ALMACENAMIENTO DE LA PROTECCION DE DATOS A LA QUE ORIGINARIAMENTE SE HABIA DIRIGIDO EL PROCESADOR ANTES DE QUE LA LINEA DE MEMORIA SEA DESCONECTADA.

SISTEMA DE ORDENADOR MEJORADO.

(16/12/1998) SE SUMINISTRA UN SISTEMA DE ORDENADOR QUE INCLUYE UN NUCLEO DE MICROPROCESADOR QUE TIENE UNA LINEA DE INTERRUPCION ICE PARA SOPORTAR UN MODO DE EMULACION DEL SISTEMA DE ORDENADOR. UNA UNIDAD DE CONTROL DE INTERRUPCIONES ESTA ACOPLADA A LA LINEA DE INTERRUPCION ICE DEL NUCLEO DEL MICROPROCESADOR, Y CONTROLA UNA UNIDAD DE CONTROL DE MEMORIA DE ACUERDO CON LAS ASEVERACIONES DE UNA SEÑAL DE INTERRUPCION DE "DEPURACION" EXTERNA Y UNA SEÑAL DE INTERRUPCION SMM (MODO DE ADMINISTRACION DEL SISTEMA) EXTERNA. DURANTE EL FUNCIONAMIENTO NORMAL, EL NUCLEO DEL MICROPROCESADOR EJECUTA CODIGO FUERA DE UNA REGION DE MEMORIA "NORMAL" DE UNA MEMORIA DEL SISTEMA ACOPLADA A LA UNIDAD DE CONTROL DE MEMORIA. SI SE ASEGURA UNA SEÑAL DE INTERRUPCION DE DEPURACION MIENTRAS QUE EL NUCLEO DEL MICROPROCESADOR ESTA FUNCIONANDO EN SU MODO NORMAL, LA UNIDAD DE CONTROL…

RED REDUNDANTE DE UNIDADES DE DISCO DE CARTUCHO DESMONTABLE.

(16/10/1998). Solicitante/s: NOMAI. Inventor/es: RIPOLL, JEAN-LOUIS, FROUIN, MARC, JANON, FREDERIC.

UN SISTEMA DE MEMORIA COMPRENDE UNA RED DE CARTUCHOS DE DISCO DURO DESMONTABLES Y UNIDADES DE ADAPTACION. CADA CARTUCHO ESTA REGISTRADO CON UNA INDICACION DE POSICION DE RED DE MODO QUE UNA RED PUEDE SER RECONSTRUIDA PROGRAMATICAMENTE CADA VEZ QUE SE CARGAN LOS CARTUCHOS EN SUS UNIDADES SIN TENER EN CUENTA LAS ASOCIACIONES FISICAS ORIGINALES DE CARTUCHOS A UNIDADES.

CIRCUITO DE VIGILANCIA Y PROTECCION DE MICROORDENADOR.

(01/07/1998). Ver ilustración. Solicitante/s: HONEYWELL INC.. Inventor/es: ERDMAN, JOHN L.

UN CIRCUITO DE VIGILANCIA Y PROTECCION DE MICROORDENADOR, EN EL QUE UNA TENSION INFERIOR A UNA TENSION DE REFERENCIA SE SUMINISTRA A UN COMPARADOR, SOLO EN RESPUESTA A UNA SEÑAL DE ESTADO DE TREN DE IMPULSOS QUE TIENE UNA FRECUENCIA DE REPETICION PREDETERMINADA. LA SENSIBILIDAD DE LA FRECUENCIA DE REPETICION RESULTA DE UNA BOMBA DE CARGA CONECTADA PARA RECIBIR EL TREN DE IMPULSOS DE ESTADO A TRAVES DE UNA RESISTENCIA Y DE UN CONDENSADOR CONECTADOS EN SERIE QUE TIENE UNA CONSTANTE DE TIEMPO ADECUADA. EL TERMINAL DE SALIDA DEL COMPARADOR EN EL QUE SE PRODUCE LA SEÑAL DE REPOSICION, PROPORCIONA UN CAMINO DE IMPEDANCIA BAJA A TIERRA SI LA BOMBA DE CARGA RETIRA CARGA DE UN SEGUNDO CONDENSADOR MAS DESPACIO DE LO QUE LA CARGA ES SUMINISTRADA A ELLA A TRAVES DE UNA RESISTENCIA DE CARGA, CON LO QUE SE AUMENTA LA TENSION SUMINISTRADA AL COMPARADOR.

PROCESO DE ADMINISTRACION DE APLICACIONES CON PROTOCOLOS ESTANDARS.

(01/03/1998). Solicitante/s: BULL S.A.. Inventor/es: ATTAL, DENIS.

ESTE PROCESO DE ADMINISTRACION DE UN RECURSO INFORMATICO POR CUALQUIER SISTEMA DE ADMINISTRACION (MAN) AUTORIZA LA GESTION DE CUALQUIER APLICACION (APP) CUYA TABLA DE SIMBOLOS (ST) ESTA CONTENIDA EN EL EJECUTABLE. PARA LLEVARLO A CABO, UN AGENTE (AGE) ES CREADO DE CONFORMIDAD CON EL PROTOCOLO ADMINISTRATIVO STANDARD (SNMP), ESTE AGENTE ES PARAMETRABLE POR MEDIO DEL FICHERO DE CONFIGURACION (CF) QUE CONTIENE. UNA VEZ CREADO, EL AGENTE (AGE), POR MEDIO DE UNA PARTE DE LA TABLA DE SIMBOLOS (ST) QUE DAN LA CORRESPONDENCIA ENTRE EL NOMBRE DE UNA VARIABLE Y SU IMPLANTACION EN MEMORIA Y POR OTRA PARTE POR UNA LLAMADA DE UNA FUNCION SISTEMA (SC) DEL TIPO PROCESO DE ANALISIS, TIENE ACCESO DIRECTAMENTE A LA ZONA DE MEMORIA CUYA IMPLANTACION ESTA DADA POR LA TABLA DE SIMBOLOS (ST) PARA PERMITIR EL TRATAMIENTO ADECUADO FUNCION DE LAS PETICIONES DEL SISTEMA DE ADMINISTRACION (MAN).

PROCEDIMIENTO DE RECONOCIMIENTO DE FALLO DE DIRECCION PARA UN APARATO ELECTRICO.

(01/02/1998). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: BARTHEL, HERBERT DIPL.-ING., SCHUTZ, HARTMUT DIPL.-ING., DAAR, HORST DR.

LA PRESENTE INVENCION SE REFIERE A UN PROCESO DE RECONOCIMIENTO DE FALLO DE DIRECCION PARA UN APARATO ELECTRICO, QUE SE COMPONE DE UNA UNIDAD CENTRAL Y DE LAS UNIDADES PROXIMAS CORRESPONDIENTES A LA UNIDAD CENTRAL A TRAVES DE UN SISTEMA DE COMUNICACIONES CON DIRECCIONES ESPECIFICAS DE UNIDADES PROXIMAS. DE ACUERDO CON LA INVENCION PUEDEN SER RECONOCIDO FALLOS DE DIRECCION, QUE SE GENERAN A TRAVES DE LAS UNIDADES PROXIMAS DEFECTUOSAS, PROXIMAS SE TRANSMITA UN INDICATIVO A PARTIR DE LA UNIDAD PROXIMA QUE ESTA CONECTADA A LA UNIDAD CENTRAL, ORMA QUE EL INDICATIVO TRANSMITIDO A LA UNIDAD CENTRAL SE COMPARE CON UN INDICATIVO TEORICO Y EPA DEL INDICATIVO TEORICO.

PROCEDIMIENTO PARA LOCALIZAR VIAS DE PROGRAMA EN PROGRAMAS DE TRANSMISION TECNICA DE INFORMACIONES.

(16/12/1997). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: KONINGER, REINHARD, GERICKE, HARALD.

EL PROCEDIMIENTO SEGUN LA INVENCION SIRVE ESENCIALMENTE PARA LOCALIZAR PERFECTAMENTE LOS ERRORES QUE APARECEN EN LA PROTOCOLIZACION DEL DESARROLLO DE UN PROGRAMA (VP) DE TRANSMISION TECNICA DE INFORMACIONES PREVISTO PARA UN SISTEMA DE COMUNICACION. PARA ELLO SE HA PREVISTO EN CADA VIA DE PROGRAMA (PP1...PP3) DEL PROGRAMA DE TRANSMISION TECNICA DE INFORMACION (VP) UN PUNTO DE DETENCION (HP1...HP3), EN EL CUAL DURANTE LA PROTOCOLIZACION DEL DESARROLLO SE REGISTRA, ADICIONALMENTE A LAS INFORMACIONES ERRONEAS USUALES, UNA INFORMACION DEL PUNTO DE DETENCION (P1I...P3I) INDIVIDUAL DE LA VIA DEL PROGRAMA CONTENIDA EN UNA MEMORIA DE PROTOCOLO (PS) ASIGNADA AL RESPECTIVO PUNTO DE DETENCION (HP1...HP3).

PROCESO Y DISPOSITIVO PARA LA VIGILANCIA TEMPORAL DEL FUNCIONAMIENTO DE UN PROCESADOR.

(16/10/1997). Solicitante/s: SEXTANT AVIONIQUE. Inventor/es: HUMEZ, OLIVIER, FUMEY, MARC.

ESTE PROCESO CONSISTE EN HACER EJECUTAR EL PROGRAMA DE APLICACION A LO LARGO DE CICLOS DE TIEMPO REAL SECUENCIADOS POR UNA SEÑAL DE RELOJ DE TIEMPO REAL (HTR) CUYO PERIODO RECURRENTE (T) PRESENTA DOS ESTADOS SUCESIVOS (T1, T2), EN HACER DETECTAR POR EL PROCESADOR LA TRANSICION DE ESTA SEÑAL QUE MARCA EL INICIO DE CADA PERIODO (T) Y LA MEMORIZACION DE LA HORA EN TIEMPO REAL A LA QUE SE HA PRODUCIDO ESTA TRANSICION EN UN REGISTRO DE COHERENCIA DE UN CIRCUITO DE VIGILANCIA , EN VERIFICAR QUE LA MEMORIZACION SE HA EFECTUADO A LO LARGO DEL ESTADO (T1), EN COMPARAR EL CONTENIDO DE ESTE REGISTRO CON LA HORA EN TIEMPO REAL DETERMINADA PARALELAMENTE POR EL CIRCUITO DE VIGILANCIA Y EN TRANSMITIR UNA SEÑAL DE DEFECTO CUANDO DICHA VERIFICACION Y DICHA COMPARACION HAN REVELADO UNA ANOMALIA. LA INVENCION SE APLICA PARTICULARMENTE A LA VIGILANCIA DE LOS PROCESADORES A BORDO DE AERODINOS.

PROCEDIMIENTO PARA LA VIGILANCIA TEMPORAL DEL DESARROLLO DE UN PROGRAMA.

(16/09/1997) PARTIENDO DE UN PROCEDIMIENTO CONOCIDO EN EL QUE, PARA LA VIGILANCIA DEL DESARROLLO CORRECTO, SE DEPOSITAN EN EL PROGRAMA INSTRUCCIONES DE REINICIALIZACION PARA UN DISPOSITIVO DE TEMPORIZADORES, CUYO VOLUMEN DE TIEMPO SE AGOTA, CUANDO NO SE PRODUCE UNA REINICIALIZACION, LO QUE DA LUGAR A UNA ALARMA, SE PROPONE UNA VIGILANCIA PARA EL DESARROLLO DEL PROGRAMA DE MODULOS DE PROGRAMA EN UN SISTEMA OPERATIVO MULTITASKING. PARA ELLO SE INCREMENTA O REDUCE EN FUNCION DE UN VALOR RW BINARIO DE DIRECCION UN VALOR ZW DE CONTADOR ASIGNADO AUN MODULO DE PROGRAMA DE ALTA PRIORIDAD. SOLO CUANDO SE ALCANZA UN VALOR FINAL, NO SE EJECUTA UNA INSTRUCCION DE REINICIALIZACION. EL VALOR RW BINARIO DE DIRECCION SE AJUSTA SIEMPRE…

UNIDAD DE CONTROL DE COMUNICACION Y PROCEDIMIENTO PARA LA TRANSMISION DE MENSAJES.

(01/03/1997) LA INVENCION SE REFIERE A UNA UNIDAD DE CONTROL DE COMUNICACION Y UN PROCEDIMIENTO PARA LA TRANSMISION DE MENSAJES DENTRO DE UNA ARQUITECTURA DE ORDENADOR DISTRIBUIDA EN TIEMPO REAL, CONSISTIENDO EN UNA PLURALIDAD DE UNIDADES TOLERANTES DE ERROR EN DONDE LA INFORMACION A SER TRANSMITIDA CONSISTE EN UN CAMPO (K) DE CONTROL, UN CAMPO (D) DE DATOS Y UN CAMPO CRC (CYCLICREDUNDANCY CHECK) (CRC). EL CAMPO CRC CONSISTE EN INFORMACION STANDARD A PARTIR DE LA CONCENTRACION DEL CAMPO (K) DE CONTROL, EL CAMPO (D) DE DATOS Y EL ESTADO INTERNO LOCAL DE UNA UNIDAD DE CONTROL DE COMUNICACIONES DE TRANSMISION. LA SITUACION INTERNA LOCAL DE UNA UNIDAD DE CONTROL DE ESTE TIPO ESTA PROVISTA POR MEDIO DE LA COMBINACION DEL TIEMPO COMPLETO CON UNA OBSERVACION DE CAMPO DONDE LA UNIDAD DE TOLERANCIA DE ERROR SE LOCALIZA EN UN BIT DADO, CUYA SITUACION VERDAD…

‹‹ · 2 · · ››
Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .