SISTEMA DE ORDENADOR MEJORADO.

SE SUMINISTRA UN SISTEMA DE ORDENADOR QUE INCLUYE UN NUCLEO DE MICROPROCESADOR QUE TIENE UNA LINEA DE INTERRUPCION ICE PARA SOPORTAR UN MODO DE EMULACION DEL SISTEMA DE ORDENADOR.

UNA UNIDAD DE CONTROL DE INTERRUPCIONES ESTA ACOPLADA A LA LINEA DE INTERRUPCION ICE DEL NUCLEO DEL MICROPROCESADOR, Y CONTROLA UNA UNIDAD DE CONTROL DE MEMORIA DE ACUERDO CON LAS ASEVERACIONES DE UNA SEÑAL DE INTERRUPCION DE "DEPURACION" EXTERNA Y UNA SEÑAL DE INTERRUPCION SMM (MODO DE ADMINISTRACION DEL SISTEMA) EXTERNA. DURANTE EL FUNCIONAMIENTO NORMAL, EL NUCLEO DEL MICROPROCESADOR EJECUTA CODIGO FUERA DE UNA REGION DE MEMORIA "NORMAL" DE UNA MEMORIA DEL SISTEMA ACOPLADA A LA UNIDAD DE CONTROL DE MEMORIA. SI SE ASEGURA UNA SEÑAL DE INTERRUPCION DE DEPURACION MIENTRAS QUE EL NUCLEO DEL MICROPROCESADOR ESTA FUNCIONANDO EN SU MODO NORMAL, LA UNIDAD DE CONTROL DE INTERRUPCIONES HACE VALER LA SEÑAL DE INTERRUPCION ICE PARA EL NUCLEO DEL MICROPROCESADOR. ESTO CAUSA QUE EL NUCLEO DEL MICROPROCESADOR LEA UN VECTOR DE ICE DE LA MEMORIA DEL SISTEMA Y QUE POSTERIORMENTE EJECUTE EL CODIGO ICE. UNA SEGUNDA REGION DENTRO DE LA MEMORIA DEL SISTEMA ESTA ASIGNADA PARA EL CODIGO DE ADMINISTRACION DEL SISTEMA. SI SE HACE VALER LA SEÑAL DE INTERRUPCION SMM MIENTRAS QUE EL NUCLEO DEL MICROPROCESADOR ESTA FUNCIONANDO EN EL MODO NORMAL, LA UNIDAD DE CONTROL DE INTERRUPCIONES HACE VALER DE NUEVO LA SEÑAL DE INTERRUPCION ICE. EL NUCLEO DEL MICROPROCESADOR PIDE EL VECTOR DE ICE. EN ESTE MODO, LA UNIDAD DE CONTROL DE INTERRUPCIONES HACE QUE LA UNIDAD DE CONTROL DE MEMORIA INTERPRETE LA DIRECCION PEDIDA PARA UNA SEGUNDA UBICACION DE MEMORIA DE LA MEMORIA DEL SISTEMA EN LA CUAL SE ALMACENA UN VECTOR DE SMM. EL VECTOR DE SMM INDICA LA DIRECCION DE INICIO DEL CODIGO SMM. EL SISTEMA DE ORDENADOR PERMITE QUE SEA INTRODUCIDO UN MODO DE EMULACION MIENTRAS QUE EL NUCLEO DEL PROCESADOR ESTA EN EJECUCION FUERA DEL ESPACIO DE ADMINISTRACION DEL SISTEMA DE LA MEMORIA DEL SISTEMA HACIENDO VALER LA SEÑAL DE INTERRUPCION DE DEPURACION.

Tipo: Resumen de patente/invención.

Solicitante: ADVANCED MICRO DEVICES INC..

Nacionalidad solicitante: Estados Unidos de América.

Dirección: ONE AMD PLACE, P.O. BOX 3453,SUNNYVALE, CALIFORNIA 94088-34.

Inventor/es: PEDNEAU, MICHAEL D., MAGNUSSON, HANS, MUDGETT, DAN S.

Fecha de Publicación: .

Fecha Concesión Europea: 7 de Octubre de 1998.

Clasificación Internacional de Patentes:

  • G06F11/00 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › Detección de errores; Corrección de errores; Monitorización (detección, corrección o monitorización de errores en el almacenamiento de información basado en el movimiento relativo entre el soporte de registro y el transductor G11B 20/18; monitorización, es decir, supervisión del progreso del registro o reproducción G11B 27/36; en memorias estáticas G11C 29/00).

Patentes similares o relacionadas:

Detección de daño de pantalla para dispositivos, del 8 de Julio de 2020, de Hyla, Inc: Un procedimiento para identificar una condición de una o más pantallas de un dispositivo electrónico, comprendiendo el procedimiento: recibir una solicitud […]

Sistema electrónico que comprende dispositivos electrónicos, disyuntor que comprende dicho sistema, procedimiento de generación de un indicador de desviación en caso de incompatibilidad entre dispositivos y producto de programa de ordenador asociado, del 15 de Enero de 2020, de SCHNEIDER ELECTRIC INDUSTRIES SAS: Sistema electrónico que comprende un conjunto de dispositivos (12A, 12B, 12C, 12D) electrónicos, comprendiendo cada dispositivo (12A, 12B, 12C, 12D) […]

UN MÉTODO Y UN DISPOSITIVO DE PROCESAMIENTO EN PARALELO DE INSTRUCCIONES DE PROGRAMA E INSTRUCCIONES DE TRAZA, del 26 de Septiembre de 2019, de UNIVERSIDAD POLITECNICA DE MADRID: Método y dispositivo de sincronización y ejecución paralela de instrucciones de traza sobre un procesador RISC segmentado. La invención consiste en un dispositivo cuya estructura […]

Sistema y método de calificación para el funcionamiento de plantas de agua helada, del 26 de Junio de 2019, de SIEMENS INDUSTRY, INC: Programa informático integrado en un medio tangible para determinar uno o más efectos de los cambios en una planta de agua helada, que consta […]

Sistema de ciberseguridad, del 29 de Mayo de 2019, de Ironnet Cybersecurity, Inc: Un sistema de ciberseguridad para procesar eventos para producir puntajes, alertas y acciones de mitigación, el sistema que comprende: una pluralidad de […]

Predicción, diagnóstico y recuperación de fallos de aplicaciones en base a patrones de acceso a recursos, del 1 de Mayo de 2019, de Microsoft Technology Licensing, LLC: Un procedimiento implementado por ordenador, para predecir una posible condición de error en un programa de aplicación que se ejecuta […]

PROCEDIMIENTO PARA CONTROL DE DISPOSITIVOS ELECTRODOMÉSTICOS E INSTALACIÓN PARA LLEVARLO A CABO, del 7 de Febrero de 2019, de NUBE PRINT, S.L: Procedimiento e instalación para el control de dispositivos electrodomésticos que emplea sólo los datos necesarios, evitando la saturación de las memorias de los elementos […]

UN MÉTODO Y UN DISPOSITIVO DE PROCESAMIENTO EN PARALELO DE INSTRUCCIONES DE PROGRAMA E INSTRUCCIONES DE TRAZA, del 24 de Enero de 2019, de UNIVERSIDAD POLITECNICA DE MADRID: Método y dispositivo de sincronización y ejecución paralela de instrucciones de traza sobre un procesador RISC segmentado. La invención consiste en un dispositivo cuya estructura […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .