CIP-2021 : G06F 7/02 : Comparación de valores digitales (G06F 7/06, G06F 7/38 tienen prioridad).
CIP-2021 › G › G06 › G06F › G06F 7/00 › G06F 7/02[1] › Comparación de valores digitales (G06F 7/06, G06F 7/38 tienen prioridad).
G FISICA.
G06 CALCULO; CONTEO.
G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N).
G06F 7/00 Métodos o disposiciones para el procesamiento de datos actuando sobre el orden o el contenido de los datos tratados (circuitos lógicos H03K 19/00).
G06F 7/02 · Comparación de valores digitales (G06F 7/06, G06F 7/38 tienen prioridad).
CIP2021: Invenciones publicadas en esta sección.
SISTEMA DE MEJORA DE MODO DE CONDUCCIÓN CRUCERO CON INCLUSIÓN DE RUTAS CON TRAYECTOS CURVOS BASADO EN AJUSTES DE VELOCIDAD AUTOMÁTICOS.
(27/06/2019). Solicitante/s: KITAZAWA MOLINA, Elvia Isabel. Inventor/es: GUTIERREZ LIZARRAGA,Hiram, MARÍN HERNÁNDEZ,Antonio.
La presente invención describe un sistema de integración en vehiculos y un método de operación de los mismos que permite cambios de comportamiento en éste para posibilitar al conductor en continuar su marcha en modo de conducción "crucero" sin requerir desactivarlo ya sea por un frenado al encontrarse con un trayecto determinado por una curva. Todo llevándose a cabo debido a la comunicación del vehículo con un sistema de 3 nodos establecidos en la curva, que le determinan la velocidad con la que la curva debe ser rebasada. La información proporcionada al vehículo y ejecutada por su ECM y actuadores electro-hidráulicos harán los ajustes de frenado o aceleración adecuados para que el conductor se enfoque 100% en el buen manejo del volante. El método permite un manejo agradable y seguro en conjunto con el modo de conducción "crucero".
Reconocedor reconfigurable de patrones de bits basado en jerarquía de memoria.
(06/05/2016). Solicitante/s: UNIVERSIDAD DE SEVILLA. Inventor/es: SENHADJI NAVARRO,Raouf, GARCÍA VARGAS,Ignacio.
Reconocedor reconfigurable de patrones de bits basado en jerarquía de memoria que comprende una pluralidad de circuitos digitales organizados en dos niveles de memoria: principal y secundaria. El reconocedor de la invención permite identificar un conjunto determinado de patrones de bits a partir de una secuencia de bits de entrada así como modificar dinámicamente los patrones a reconocer. El circuito que constituye la memoria principal implementa una máquina de estados genérica que puede reconocer cualquier secuencia de dos bits (subFSM). El circuito que constituye la memoria secundaria almacena todas las subFSM necesarias para reconocer un conjunto de patrones de bits dado. Estas subFSM son transferidas a memoria principal cuando son requeridas por la secuencia de bits de entrada al reconocedor.
PDF original: ES-2569129_A1.pdf
PDF original: ES-2569129_B2.pdf
AGENTE ANTI-VIRUS DESTINADO PARA SER UTILIZADO CON BASES DE DATOS Y SERVIDORES DE CORREO ELECTRONICO.
(16/02/2004). Ver ilustración. Solicitante/s: CHEYENNE SOFTWARE INTERNATIONAL SALES CORP. Inventor/es: CHEN, CHIA-HWANG, LUO, CHIH-KEN.
Un método basado en servidor para detectar y eliminar virus informáticos situados en anexos a mensajes de correo electrónico en una red de ordenadores que tiene una arquitectura cliente-servidor y un sistema de mensajes que incluye: disponer un período de tiempo de exploración; en el servidor , buscar un sistema de mensajes para obtener una lista de anexos a mensajes de correo electrónico recibidos en el sistema de mensajes dentro del período de tiempo de exploración anterior; en el servidor , pasar cada anexo en la lista de anexos a un sistema de detección antivirus para la exploración de virus informáticos; en el sistema de detección antivirus , detectar y eliminar virus informáticos en cada anexo en la lista de anexos; y en el servidor , reunir cada anexo a los mensajes de correo electrónico.
COMPARACION DEL VALOR HAMMING PARA AGRUPACIONES DE VITS NO PONDERADAS.
(01/12/2003) Un comparador de valor de Hamming para proporcionar una salida indicativa de la relación de valor de Hamming de una primera matriz sin peso monodimensional o de mayor número de dimensiones de bits sin peso (a1...a8) y una segunda matriz sin peso monodimensional o de mayor número de dimensiones de bits sin peso (b1...b), en el que el valor de Hamming de una matriz sin peso dada es el número de 1 lógicos en ella, y la relación del valor de Hamming de dos matrices sin peso indica cuál tiene el mayor valor de Hamming o si los valores de Hamming de las mismas son iguales, comprendiendo dicho comparador de valor de Hamming: medios para aplicar los bits procedentes de dichas matrices a medios de tratamiento que comprenden una pluralidad de capas de celdas (22, 36, 46, 56, etc.) de manipulación de (n+n) bits, teniendo cada celda (22, 36, 46, 56,…
JERARQUIAS DE UMBRALES MULTIPLES DE N ELEMENTOS BINARIOS.
(01/04/2003). Solicitante/s: BRITISH AEROSPACE PUBLIC LIMITED COMPANY. Inventor/es: KING, DOUGLAS, BEVERLEY, STEVENSON, MACDIARMID, IAN PETER, MOORE, COLIN.
Comparador binario no ponderado, para comparar el valor de Hamming de N entradas no ponderadas con un valor de umbral T y para indicar si dicho valor de Hamming sobrepasa dicho valor de umbral, caracterizado por: unos medios destinados a aplicar unos subgrupos respectivos de dichas entradas no ponderadas a unos medios de suma y umbral respectivos; unos medios destinados a aplicar un valor de umbral a cada uno de dichos medios de suma y umbral; y unos medios destinados a hacer pasar las salidas de dichos medios de suma y umbral a unos medios adicionales de suma y umbral para obtener una salida que indique si el valor de Hamming de las entradas no ponderadas sobrepasa dicho valor de umbral.
APARATO DE COMPRESION DE DATOS.
(01/07/2000) SE PRESENTA UN METODO Y UN APARATO PARA EJECUTAR UN ALGORITMO DE COMPRESION DE DATOS SECUENCIAL QUE ES ESPECIALMENTE ADECUADO PARA SU USO CUANDO SE REQUIERA COMPRESION DE DATOS EN UN CONTROLADOR DE UN DISPOSITIVO. UN BUFFER HISTORICO COMPRENDE UNA MATRIZ DE I UNIDADES DE REBANADAS HORIZONTALES IDENTICAS. CADA UNIDAD ALMACENA J SIMBOLOS PARA DEFINIR J BLOQUES SEPARADOS EN LOS CUALES LOS SIMBOLOS EN CADA UNIDAD SON SEPARADOS POR EXACTAMENTE I SIMBOLOS. LOS SIMBOLOS EN UNA CADENA DE I SIMBOLOS ENTRANTES SE COMPARAN MEDIANTE I COMPARADORES EN PARALELO CON LOS SIMBOLOS PREVIAMENTE ALMACENADOS EN LAS UNIDADES PARA IDENTIFICAR LAS SECUENCIAS DE CONCORDANCIA DE LOS SIMBOLOS. UNA UNIDAD DE CONTROL…
UN COMPARADOR DE UMBRAL DIGITAL MULTIBIT.
(01/01/1996) SE DESCRIBE UN COMPARADOR DE UMBRAL DIGITAL MULTIBIT QUE CONSTA DE UNA FUENTE (X) DE UNA SEÑAL DE ENTRADA DIGITAL MULTIBIT QUE REPRESENTA UN VALOR ARITMETICO CON SIGNO, Y UNA FUENTE (T) DE SEÑAL DE UMBRAL. INCLUYE MEDIOS PARA GENERAR UNA SEÑAL REPRESENTATIVA DE MAGNITUD. ESTA TIENE EL VALOR DE LA SEÑAL DE ENTRADA O EL DE LAS QUE COMPLEMENTAN A DICHA SEÑAL DE ENTRADA DEPENDIENDO DEL SIGNO DEL VALOR DE LA SEÑAL DE ENTRADA. UN COMPARADOR (30') COMPARA LA SEÑAL REPRESENTATIVA DE MAGNITUD CON LA SEÑAL DE UMBRAL. EL COMPARADOR EFECTUA UNA O DOS COMPARACIONES DEPENDIENDO DEL SIGNO DEL VALOR DE LA SEÑAL DE ENTRADA. PRIMERO, SI EL VALOR DE LA SEÑAL DE ENTRADA TIENE UN PRIMER SIGNO, EL…
METODO PARA PROCESAR DATOS COMPRIMIDOS.
(16/02/1994). Ver ilustración. Solicitante/s: FMC CORPORATION. Inventor/es: BAIRD, RANDY K., MARTIN, JAMES P., TURCHECK, JR., STANLEY P.
METODO PARA PROCESAR DATOS COMPRIMIDOS SIN CONVERTIR LOS DATOS A UNA FORMA SIN COMPRIMIR. UN PRIMER CONJUNTO DE DATOS DIGITALES SE CONVIERTE A UNA FORMA COMPRIMIDA REGISTRANDO UN CONJUNTO DE PUNTOS EN LOS CUALES CAMBIA EL NIVEL DE LA SEÑAL. UN SEGUNDO CONJUNTO DE DATOS DIGITALES SE CONVIERTE IGUALMENTE A UNA FORMA COMPRIMIDA REGISTRANDO LOS PUNTOS DE CAMBIO DE NIVEL DE LA SEÑAL. DESPUES SE UTILIZA UNA FUNCION LOGICA PARA COMPARAR EL PRIMER CONJUNTO DE DATOS COMPRIMIDOS CON EL SEGUNDO CONJUNTO DE DATOS COMPRIMIDOS.
MEMORIAS DIGITALES LECTURA/ESCRITURA.
(01/02/1994). Solicitante/s: ADVANCED MICRO DEVICES INC.. Inventor/es: PRICE, SIMON M.
UN CIRCUITO DE MEMORIA DE CUASI CONTENIDO DIRIGIBLE, QUE INCLUYE UNA SECCION CAM, UNA SECCION RAM, Y UN COMPARADOR. UNA PRIMERA PARTE DE UN COMPONENTE DE INGRESOS ESTA APLICADO A LA SECCION CAM, MIENTRAS QUE UNA SEGUNDA PARTE DEL COMPONENTE DE INGRESOS ES APLICADA AL COMPARADOR. SI HAY UNA COMPARACION FAVORABLE ENTRE LA SECCION CAM DESARROLLA UN INDICADOR EL CUAL SE DIRIGE A RAM. LA SALIDA DEL RAM ES ENTONCES COMPARADO CON LA SEGUNDA PARTE DEL COMPONENTE Y SI ES HECHA UNA COMPARACION FAVORABLE, UNA PAREJA PRINCIPAL ES DESARROLLADA. TAMBIEN SE DESCRIBEN CIRCUITOS PARA MANEJAR MULTIPLES RESPUESTAS DE LA SECCION CAM, Y UN COMPARADOR PRACTICO RAM EL CUAL COMBINA LAS FUNCIONES DEL COMPARADOR Y EL RAM DE LOS CUASI CONTENIDOS DIRIGIBLES DE LA MEMORIA DEL ESCRITO.
PERFECCIONAMIENTOS INTRODUCIDOS EN UN DISPOSITIVO DE TRATAMIENTO DE INFORMACION.
(16/12/1977). Solicitante/s: NESTOR ASSOCIATES.
Resumen no disponible.
UN METODO DE TRATAR INFORMACION.
(16/11/1977). Solicitante/s: NESTOR ASSOCIATES.
Resumen no disponible.
PERFECCIONAMIENTOS INTRODUCIDOS EN UN SISTEMA DE TRATAMIENTO DE INFORMACION.
(01/04/1977). Solicitante/s: THE NESTOR CORPORATION.
Resumen no disponible.
DISPOSITIVO PARA LA IDENTIFICACION DE SEÑALES ELECTRICAS PORTADORAS DE INFORMACIONES.
(01/11/1976). Solicitante/s: ELECTRONIQUE MARCEL DASSAULT.
Resumen no disponible.
UNA DISPOSICION DE PASTILLA SEMICONDUCTORA MONTADA EN UN SUSTRATO PLANO.
(01/06/1976). Solicitante/s: AMP INCORPORATED.
Resumen no disponible.
PROCESO Y MAQUINA PARA LA ADQUISICION U OBTENCION DE DATOS.
(16/04/1976). Solicitante/s: UNITRONICS, S.A..
Resumen no disponible.
PROCEDIMIENTO DE IDENTIFICACION DE SEÑALES ELECTRICAS PORTADORAS DE INFORMACIONES.
(01/03/1976). Solicitante/s: ELECTRONIQUE MARCEL DASSAULT,S.A..
Resumen no disponible.