CIP-2021 : G06F 15/16 : Asociaciones de dos o más computadores digitales que tienen cada uno por lo menos una unidad aritmética,
una unidad de programa y un registro, p. ej. para el procesamiento simultáneo de varios programas.
CIP-2021 › G › G06 › G06F › G06F 15/00 › G06F 15/16[1] › Asociaciones de dos o más computadores digitales que tienen cada uno por lo menos una unidad aritmética, una unidad de programa y un registro, p. ej. para el procesamiento simultáneo de varios programas.
G FISICA.
G06 CALCULO; CONTEO.
G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N).
G06F 15/00 Computadores digitales en general (detalles G06F 1/00 - G06F 13/00 ); Equipo de procesamiento de datos en general.
G06F 15/16 · Asociaciones de dos o más computadores digitales que tienen cada uno por lo menos una unidad aritmética, una unidad de programa y un registro, p. ej. para el procesamiento simultáneo de varios programas.
CIP2021: Invenciones publicadas en esta sección.
PROCESADOR CELULAR DE IINSTRUCCION UNICA Y DATOS MULTIPLES (SIMD) CON ESTRUCTURA DE CONTROL DEL PROCESADOR MEDIANTE VECTOR CON PROFUNDIDAD DE ANIDAMIENTO VARIABLE.
(01/07/1989) PROCESADO CELULAR DE INSTRUCCION UNICA Y DATOS MULTIPLES (SIMD) CON ESTRUCTURA DE CONTROL DEL PROCESADOR MEDIANTE VECTOR CON PROFUNDIDAD DE ANIDAMIENTO VARIABLE. SE DESCRIBE UN PROCESADOR CELULAR CON UNA CELULA DE PROCESAMIENTO QUE PUEDE INTEGRARSE EN UNA MULTIPLICIDAD DE AGRUPACIONES DE 16-BITIOS RECONFIGURABLES DINAMICAMENTE PARA PERMITIR Y PROHIBIR CONJUNTOS ARBITRARIOS DE ELEMENTOS DE PROCESAMIENTO BAJO CONTROL DE PROGRAMACION DE ACUERDO CON LOS DATOS SOBRE LOS QUE OPERAN. SE DESCRIBE UN MECANISMO ESCLAVO EN EL CUAL PARA PALABRAS COMPUESTAS DE MULTIPLES AGRUPACIONES, LA AGRUPACION MAS SIGNIFICATIVA TIENE EL CONTROL Y LAS DEMAS AGRUPACIONES SON FORZADAS A SEGUIR EL FUNCIONAMIENTO DE LA PRIMERA. ESTA ESCLAVITUD SE OBTIENE AUTOMATICAMENTE SIN NECESIDAD EXPLICITA DE COORDINAR EL FUNCIONAMIENTO DE LAS MULTIPLES AGRUPACIONES…
PROCESADOR CELULAR CON GENERACION DE DIRECCIONES.
(01/04/1989). Ver ilustración. Solicitante/s: ALCATEL STANDARD ELECTRICA, S.A.. Inventor/es: MORTON, STEVEN GREGORY.
PROCESADOR CELULAR CON GENERACION DE DIRECCIONES. SE MUESTRA UN PROCESADOR CELULAR QUE CONSISTE EN UNA MATRIZ DE ELEMENTOS DE PROCESAMIENTO DISPUESTOS EN FILAS HORIZONTALES Y COLUMNAS VERTICALES. CADA FILA TIENE LA POSIBILIDAD DE GENERAR UNA DIRECCION QUE ES POTENCIALMENTE DIFERENTE DE LA DIRECCION GENERADA EN TODAS LAS OTRAS FILAS. DE ACUERDO CON ESTO, CADA FILA DEL PROCESADOR CONTIENE UN PROCESADOR ESPECIFICO DE DIRECCIONES QUE ESTA COPLADO AL PROCESADOR DE DATOS DE CADA FILA ASI COMO A UNA MEMORIA. DE ESTA FORMA, EL CONTROL DE DIRECCIONES DEL PROCESADOR DE DIRECCIONES Y LA MEMORIA EN CADA FILA ESTA DETERMINADA POR EL ESTADO DEL PROCESADOR DE DATOS EN ESA FILA. BASADO EN TAL ESTRUCTURA, EL NUMERO APLICACIONES QUE EL PROCESADOR PUEDE MANEJAR SE INCREMENTA POR LA POSIBILIDAD DE TENER DIFERENTES DIRECCIONES GENERADAS EN CADA UNA DE LAS DIFERENTES FILAS.
PROCESADOR CELULAR DE INSTRUCCION UNICA Y DATOS MULTIPLES (SIMO) CON APARATO GENERADOR DE DIRECCIONES Y RAM INTERNA.
(01/03/1989). Ver ilustración. Solicitante/s: ALCATEL STANDARD ELECTRICA, S.A.. Inventor/es: MORTON, STEVEN GREGORY.
EN UN PROCESADOR CELULAR AL MENOS DOS DE LAS CELULAS DE UNA FILA GENERAN CONJUNTAMENTE DIRECCIONES QUE DAN ACCESO A UNA GRAN MEMORIA EXTERNA A LA PASTILLA. DICHA GENERACION PUEDE SER INTERIOR A LA OBLEA PARA USO POR LA MEMORIA DRAM ASOCIADA CON CADA CELULA. SEGUN ESTO, UNA MEMORIA CON UNA ORGANIZACION INTERNA DE 256-BITIOS PUEDE SER CONECTADA A 16 CELULAS DE 16-BITIOS. ES SIGNIFICATIVO QUE UN UNICO DISEÑO PUEDA PROPORCIONAR UN ELEMENTO DE PROCESAMIENTO DE DATOS Y OTRO DE DIRECCIONES. DE ESTA FORMA, ESTAS CELULAS SON INTERCAMBIABLES PARA MAXIMIZAR EL RENDIMIENTO Y FIABILIDAD DEL DISPOSITIVO. UNA UNICA DIRECCION DEL GENERADOR DE DIRECCIONES DIRECCIONA TODA LA DRAM INTERNA PARA USAR EL NUMERO DE GENERADORES DE DIRECCIONES REQUERIDO Y REDUCIR LA LOGICA DECODIFICACION DE DIRECCIONES NECESARIA, Y PARA MINIMIZAR LA ENERGIA DISIPADA EN LA PORCION DRAM DE LA PASTILLA.
UN SISTEMA DE TRATAMIENTO DE DATOS, PARTICULARMENTE PARA ORDENADORES DE ESCALA ULTRA GRANDE DESTINADOS A REALIZAR CALCULOS CIENTIFICOS.
(01/08/1988). Ver ilustración. Solicitante/s: FUJITSU LIMITED. Inventor/es: ITOH, MIKIO, HOSHINO, AKIHIKO, KURIBAYASHI, NOBUHIKO.
UN SISTEMA DE TRATAMIENTO DE DATOS, PARTICULARMENTE PARA ORDENADORES DE ESCALA ULTRA-GRANDE DESTINADOS A REALIZAR CALCULOS CIENTIFICOS, QUE COMPRENDE UNA UNIDAD DE MEMORIA PRINCIPAL , AL MENOS DOS UNIDADES DE TRATAMIENTO PARA ESTABLECER ACCESO SECUENCIAL A DICHA UNIDAD DE MEMORIA PRINCIPAL, Y MEDIOS EN DICHAS UNIDADES DE TRATAMIENTO PARA ACCEDER SIMULTANEAMENTE A NUMEROS DEFINIDOS RESPECTIVOS DE ELEMENTOS DE DICHA UNIDAD DE MEMORIA PRINCIPAL, SIENDO DIFERENTES DICHOS NUMEROS DEFINIDOS. EL INVENTO ES PARTICULARMENTE UTIL PARA MEJORAR EL RENDIMIENTO DE ENTRADA/SALIDA DE LA UNIDAD DE MEMORIA PRINCIPAL DE UN ORDENADOR PARA CALCULOS CIENTIFICOS.
SISTEMA DE PROCESADOR MULTIPLE.
(16/11/1987). Solicitante/s: FUJITSU LIMITED.
SISTEMA DE PROCESADOR MULTIPLE QUE INCLUYE DOS O MAS UNIDADES ESCALARES Y UNA UNIDAD VECTORIAL. CONSTA DE UNA PLURALIDAD DE UNIDADES DE TRATAMIENTO ESCALAR YA CONOCIDAS PARA PROCESAR INSTRUCCIONES ESCALARES, ENCONTRANDOSE CONECTADAS TODAS LAS UNIDADES DE TRATAMIENTO ESCALAR CON UNA UNIDAD DE TRATAMIENTO VECTORIAL QUE PROCESA PAQUETES DE INSTRUCCIONES VECTORIALES QUE PREVIAMENTE LE FUERON ENTREGADOS POR LAS UNIDADES DE TRATAMIENTO ESCALAR, REALIZANDOSE LAS REFERIDAS CONEXIONES MEDIANTE CIRCUITOS DE INTERFASE, INCLUIDOS ESTOS EN LA UNIDAD DE TRATAMIENTO VECTORIAL.
UN METODO PARA FACILITAR EL TRATAMIENTO DE MENSAJES DIRIGIDOS A NOMBRES LOGICOS EN UNA RED DE COMUNICACIONES DE DATOS.
(01/05/1987). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.
METODO PARA FACILITAR EL TRATAMIENTO DE MENSAJES DIRIGIDOS A NOMBRES LOGICOS EN UNA RED DE OMUNICACIONES DE ACTOS. CONSISTE EN: GENERAR UN PRIMER MENSADO DIRIGIDO A UN NOMBRE EN CUALQUIERA DE LAS ESTACIONES Y TRANSMITIR ESTE PRIMER MENSAJE A TRAVES DE UN PRIMER MEDIO O CANAL (12A); TRANSMITIR UN SEGUNDO MENSAJE DIRIGIDO A UN NOMBRE DESDE LA PRIMERA ESTACION (14A) A TRAVES DEL PRIMER MEDIO O CANAL (12A); VIGILAR EL PRIMER CANAL (12A) EN LA PRIMERA ESTACION EN CUANTO A LA GENERACION DE RESPUESTAS AL SEGUNDO MENSAJE; GENERAR UN TERCER MENSAJE; TRANSMITIRLO A OTROS CANALES (12B, 12C, 12D); VIGILAR ESTOS CANALES; Y TRANSMITIR RESPUESTAS PARA SER TRATADAS. TIENE APLICACION EN EL CAMPO DE LAS TELECOMUNICACIONES.
UN METODO PARA ADAPTAR ESTACIONES MULTIPLES DE TRATAMIENTO DE DATOS,EN UN SISTEMA DE COMUNICACION DE DATOS,ENLAZADAS A TRAVES DE MEDIOS DE COMUNICACION.
(16/04/1987). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.
METODO PARA LA ADAPTACION DE ESTACIONES MULTIPLES DE TRATAMIENTO DE DATOS. ESTE METODO PERMITE QUE SISTEMAS DE TRATAMIENTO DE DATOS CONECTADOS A NUDOS DE UNA RED DE COMUNICACIONES DE DATOS DE AREA LOCAL DIRIJAN COMUNICACIONES EN UNA FORMA DE MULTIDIFUSION A GRUPOS DE ENTIDADES ESTABLECIDAS SELECTIVAMENTE. LA BASE PARA TALES COMUNICACIONES SE ESTABLECE POR EL METODO DE PERMITIR QUE LOS SISTEMAS ADOPTEN NOMBRES LOGICOS PARA ENTIDADES RESPECTIVAMENTE ATENDIDAS SEGUN UNA BASE NO SINGULAR.
UN METODO PARA LA SINCRONIZACION DE DOS O MAS COMPUTADORES QUE OPERAN EN PARALELO.
(01/04/1987). Solicitante/s: STANDARD ELECTRICA, S.A..
METODO PARA LA SINCRONIZACION DE DOS O MAS COMPUTADORES QUE OPERAN EN PARALELO. CONSISTE EN QUE CADA UNO DE LOS COMPUTADORES (R1, R2, R3) ENVIA UNA SEÑAL ESPACIAL A TODOS LOS OTROS COMPUTADORES EN PUNTOS PARTICULARES DEL PROGRAMA QUE VAN A SER EJECUTADOS POR EL, QUE, EN RESPUESTA A TAL TIPO DE SEÑAL DE UNO U OTRO COMPUTADOR, CADA COMPUTADOR INTERRUMPE SU PROGRAMA EN EL SIGUIENTE PUNTO APROPIADO PARA REALIZAR UNA COMPARACION, Y COMO CONSECUENCIA, ENVIA UNA SEÑAL A TODOS LOS DEMAS COMPUTADORES, COMENZANDO CADA COMPUTADOR A EJECUTAR LA SIGUIENTE ETAPA DEL PROGRAMA CUANDO HA RECIBIDO LAS SEÑALES DESDE TODOS LOS DEMAS COMPUTADORES. TIENE UTILIDAD EN INSTALACIONES DE SEÑALIZACION DE CONTROL, TALES COMO DE FERROCARRIL.
UN SISTEMA DE CARGA DE MEMORIA MULTIPLE.
(16/11/1986). Solicitante/s: STANDARD ELECTRICA, S.A..
SISTEMA DE CARGA DE MEMORIA MULTIPLE. COMPRENDE UNA PLURALIDAD DE MODULOS INTERCONECTADOS (TCEA) (TCE1) QUE INCLUYE MEMORIAS Y MEDIOS DE PROCESO, UNO (TCEA) DE LOS CUALES ES CAPAZ DE TRANSMITIR UN SOLO PAQUETE DE DATOS DE UNA PLURALIDAD DE PAQUETES DE DATOS A LAS MEMORIAS DE UN NUMERO DE MODULOS DONDE EL PAQUETE DE DATOS, PUEDE SER ALMACENADO, Y DONDE LA TRANSMISION DE LOS PAQUETES DE DATOS DESDE EL MODULO (TCEA) UNICAMENTE SE PRODUCE DIRECTAMENTE A LAS MEMORIAS DE UN NUMERO DE MODULOS PREDETRMINADOS (TCE1) DE UN CONJUNTO INICIAL, E INDIRECTAMENTE DESDE LAS MEMORIAS DE LOS OTROS MODULOS. TIENE APLICACIONES EN EL CAMPO DE LA INFORMATICA POR PERMITIR UNA CARGA RAPIDA DEL MODULO DE MEMORIAS.
UNA INSTALACION PARA CONTROLAR LA TRANSFERENCIA DE ORDENES ENTRE PROCESADORES DE UNA INSTALACION MULTIPROCESADORA.
(16/07/1986). Solicitante/s: FUJITSU LIMITED.
SISTEMA PARA EL CONTROL DE LAS TRANSFERENCIAS DE ORDENES ENTRE PROCESADORES DE UN SISTEMA MULTIPROCESADOR. UNA UNIDAD DE CONTROL SE ENCUENTRA CONECTADA A TODOS LOS PROCESADORES POR CANALES SEPARADOS DE TRANSFERENCIA DE INFORMACION. CADA UNO DE LOS PROCESADORES GOZA DE UNA PRIORIDAD DETERMINADA PARA EL MOMENTO DE UNA PETICION DE TRANSFERENCIA DE ORDEN, ASI COMO DE MEDIOS PARA LA IDENTIFICACION Y DIRECCIONAMIENTO PARA LA EMISION, RECEPCION Y PROCESAMIENTO DE ORDENES; E IGUALMENTE, PARA INDICAR LA VIA A SEGUIR POR LA TRANSFERENCIA. LA INFORMACION DE MANDO Y LA INFORMACION DE RESPUESTA TIENEN UNA LONGITUD DETERMINADA. LA VIA DE TRANSFERENCIA ESTA RETENIDA DURANTE UN PERIODO DEPENDIENTE DE LA LONGITUD DE LA INFORMACION.
APARATO PARA PROPORCIONAR UN FUNCIONAMIENTO SINCRONO EN PARALELO DE UN PRIMER Y UN SEGUNDO MICROPROCESADOR EN UNA INSTALACION DE ORDENADOR.
(01/06/1986) DISPOSITIVO DE SINCRONIZACION DE MICROPROCESADORES. LA FRECUENCIA DE RELOJ DE LOS MICROPROCESADORES SE OBTIENE POR DIVISION INTERNA DE UNA FRECUENICA DE RELOJ DE LA INSTALACION. EL DISPOSITIVO INCLUYE UN CONMUTADOR PARA INTERRUMPIR Y ESTABLECER EL TRAYECTO DE LA SEÑAL DE RELOJ DE LA INSTALACION A LA ENTRADA DEL RELOJ DEL SEGUNDO MICROPROCESADOR, ASI COMO UN CIRCUITO LOGICO PARA CONTROLAR EL CONMUTADOR. LAS DOS ENTRADAS DEL CIRCUITO SE CONECTAN A LAS SALIDAS DE LOS RELOJES DE LOS MICROPROCESADORES DE TAL MANERA QUE, PARA UNA DIFERENCIA DE SEÑAL ENTRE SUS ENTRADAS, EL CIRCUITO LOGICO HACE QUE EL CONMUTADOR INTERRUMPA EL TRAYECTO DE LA SEÑAL DE RELOJ DE LA INSTALACION, MIENTRAS QUE PARA LA IGUALDAD DE SEÑALES EN LAS SALIDAS DE RELOJ HACE QUE EL CONMUTADOR ESTABLEZCA DICHO TRAYECTO, OBTENIENDOSE UNA…
INSTALACION DE TRATAMIENTO DE DATOS TECNICAMENTE SEGURA EN EL EMPLEO DE LAS SEÑALES.
(01/06/1986). Solicitante/s: LICENTIA PATENT-VERWALTUNGS-GMBH..
INSTALACION PARA EL TRATAMIENTO DE DATOS, TECNICAMENTE SEGURA EN EL EMPLEO DE LAS SEÑALES. CONSTA DE DOS CANALES QUE CONTIENEN SENDOS ORDENADORES QUE ELABORAN EN SINCRONISMO DE BLOQUE DATOS DE ENTRADA SEGUN PROGRAMAS COINCIDENTES; DE COMPARADORES DE SALIDA QUE RECIBEN LAS SEÑALES DE SALIDA DE LOS CANALES, LOS CUALES DEJAN PASAR LAS SEÑALES SOLAMENTE SI HAY COINCIDENCIA Y EN CASO CONTRARIO ENTREGAN UNA SEÑAL NORMALIZADA NO PELIGROSA; Y DE UNO O VARIOS ABASTECIMIENTOS DE TENSION, TECNICAMENTE SEGUROS EN EL EMPLEO DE LAS SEÑALES, LOS CUALES ESTAN MANDADOS DE FORMA DINAMIZADA EN DOS CANALES. AMBOS CANALES ABASTECEN CADA UNO DE ELLOS A UN COMPARADOR DE SALIDA O A UN GRUPO DE COMPARADORES DE SALIDA, CADA UNO DE LOS CUALES POSEE UN COMPORTAMIENTO DE FALLO DETERMINADO Y ES TECNICAMENTE SEGURO EN EL EMPLEO DE LAS SEÑALES.
UNA INSTALACION DE TRATAMIENTO DE DATOS QUE INCLUYE UNA PLURALIDAD DE DISPOSITIVOS MULTIPROCESADORES.
(16/11/1985). Solicitante/s: FUJITSU LIMITED.
UNA INSTALACION PROCESADORA DE DATOS QUE INCLUYE UNA PLURALIDAD DE DISPOSITIVOS MULTIPROCESADORES. COMPRENDE UNA UNIDAD DE CONTROL DE MEMORIA, AL MENOS UNA UNIDAD CENTRAL DE PROCESO, AL MENOS UNA UNIDAD DE CONTROL DE CANAL Y AL MENOS UNA UNIDAD DE MEMORIA PRINCIPAL. LA UNIDAD CENTRAL DE PROCESO, LA UNIDAD DE CONTROL DE CANAL Y LA UNIDAD DE MEMORIA PRINCIPAL ESTAN CONECTADAS A LA UNIDAD DE CONTROL DE MEMORIA A TRAVES DE LINEAS DE INTERFAZ. LA UNIDAD DE CONTROL DE MEMORIA COMPRENDE AL MENOS DOS CONDUCCIONES Y AL MENOS DOS CIRCUITOS PARA SELECCION DE ACCESO. UNA CONDUCCION ES USADA PARA PETICIONES DE ACCESO A LA UNIDAD DE MEMORIA PRINCIPAL PERTENECIENTE A LA CONDUCCION, Y LA OTRA CONDUCCION ES USADA PARA PETICIONES DE ACCESO A LA OTRA UNIDAD DE MEMORIA PRINCIPAL PERTENECIENTE A OTRA UNIDAD DE CONTROL DE MEMORIA.
INSTALACION ELECTRONICA DE DISTRIBUCION DE DOCUMENTOS QUE POSEE UNA RED DE ORDENADORES COMUNICANTES Y UNOS ENLACES DE COMUNICACION ENTRE ELLOS.
(01/10/1985). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.
PERFECCIONAMIENTOS EN UNA INSTALACION ELECTRONICA DE DISTRIBUCION DE DOCUMENTOS QUE POSEE UNA RED DE ORDENADORES COMUNICANTES Y UNOS ENLACES DE COMUNICACION ENTRE ELLOS.CONSISTENTES EN: UN ORDENADOR DE NIVEL INFERIOR QUE INCLUYE UNOS ELEMENTOS DE SELECCIONAR Y TRATAR UNA PORCION DE UNA CORRIENTE DE DATOS RECIBIDA Y UNOS DISPOSITIVOS DE TRANSMITIR LA TOTALIDAD DE LA CORRIENTE DE DATOS, DE TAL MODO QUE PUEDE USARSE UNA UNICA CORRIENTE UNIFORME DE DATOS INDEPENDIENTEMENTE DE LAS POSIBILIDADES VARIABLES DE TRATAMIENTO DE LOS ORDENADORES DE LA INSTALACION.
UNA RED ELECTRONICA DE DISTRIBUCION DE DOCUMENTOS.
(16/11/1984). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.
RED ELECTRONICA PARA LA DISTRIBUCION DE DOCUMENTOS.CONSTA DE UN NUMERO VARIABLE DE ORDENADORES COMUNICANTES DE DATOS ENTRE ELLOS A TRAVES DE ENLACES ; DE UN ADAPTADOR DE COMUNICACIONES CAPAZ DE CONVERTIR LOS DATOS RECIBIDOS EN SERIE A UNA FORMA DE PARALELO; DE UN COMPENSADOR DE RECEPCION QUE ALMACENA LA CORRIENTE DE DATOS RECIBIDA A TRAVES DEL ADAPTADOR DE COMUNICACIONES; Y DE UNA UNIDAD DE PROGRAMA DE CONTROL DE COMPENSADORES.
UNA INSTALACION DE TRATAMIENTO DE DATOS POR ORDENADORES MULTIPLES.
(01/06/1984). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.
INSTALACION DE TRATAMIENTO DE DATOS POR ORDENADORES MULTIPLES.CONSTA DE MEMORIAS RAPIDAS INTERMEDIAS PRIVADAS DE ALMACENAMIENTO, MEMORIAS RAPIDAS COMPARTIDAS COMUNES EN EL PRIMER Y SEGUNDO NIVEL Y UNA MEMORIA PRINCIPAL COMUN, EN EL CUAL TODAS LAS LINEAS DE DATOS COMPARTIDAS Y MODIFICADAS ESTAN ACCESIBLES SOLAMENTE EN LA MEMORIA RAPIDA COMPARTIDA COMUN. CONSISTENTE EN: A) LA DIMENSION DE LA UNIDAD DE TRANSFERENCIA DE DATOS FUERA DE LA MEMORIA PRINCIPAL (DENOMINADA PAGINA) ES MAYOR QUE LA ACEPTABLE (UNALINEA) POR LAS MEMORIAS RAPIDAS PRIVADAS ACCESIBLES DE ORDENADOR DE LA MEMORIA RAPIDA COMUN COMPARTIDA ; B) CADA LINEA EN LA MEMORIA PRINCIPAL ES MARCADA DIRECTA O INDIRECTAMENTE, PARA INDICAR SI ES, O NO, COMPATIBLE O INSCRIBIBLE; Y C) CADA LINEA COMPARTIBLE O INSCRIBIBLE DEMANDADA ES CURSADA A LA MEMORIA RAPIDA COMPARTIDA COMUN, CURSANDO OTRAS LINEAS A LAS MEMORIAS RAPIDAS PRIVADAS.
PROCEDIMIENTO PARA TRANSFERIR DATOS ENTRE UNIDADES CENTRALES O PROCESADORES (APARATOS DE TRATAMIENTO DE DATOS) EN UN SISTEMA DE MULTIPLES PROCESADORES.
(16/03/1984). Solicitante/s: ELEVATOR GMBH.
PROCEDIMIENTO DE TRANSFERENCIA DE DATOS ENTRE UNIDADES CENTRALES EN SISTEMAS MULTIPROCESADORES.LOS DATOS A TRANSFERIR SON EXTRAIDOS MEDIANTE MEMORIAS DE ENLACE O UNION . LA TRANSFERENCIA DE DATOS ENTRE LAS MEMORIAS DE ENLACE ES EFECTUADA POR UNOS MEDIOS COPIADORES SEPARADOS . ESTOS COPIAN EL BLOQUE DE INSCRIPCION DE CADA UNIDAD CENTRAL O PROCESADOR SIMULTANEAMENTE CON TODAS LAS OTRAS EN EL MISMO BLOQUE, Y REALIZAN LA TRANSMISION DE DATOS SIN NINGUNA INTERRUPCION MIENTRAS ESTA FUNCIONANDO EL SISTEMA.
UN METODO PARA SELECCIONAR DOS DE TRES EN UN SISTEMA DE TRES COMPUTADORES.
(12/01/1984). Solicitante/s: STANDARD ELECTRICA, S.A..
METODO PARA SELECCIONAR DOS DE TRES EN UN SISTEMA DE TRES COMPUTADORES.CONSISTE EN TRES COMPUTADORES (R1, R2, R3) CADA UNO CON UN PUERTO DE SALIDA DESCONECTABLE (A1, A2, A3) Y UN PUERTO DE ENTRADA DE DATOS DE COMPARACION (E1, E2, E3) CONECTADO A LOS PUERTOS DE SALIDA DE LOS OTROS DOS COMPUTADORES PARA LA TRANSFERENCIA DE LOS RESULTADOS PRODUCIDOS POR ESTOS. CADA COMPUTADOR COMPARA SU RESULTADO CON LOS DE LOS COMPUTADORES VECINOS Y PROPORCIONA UNA INDICACION DE COMPARACION A UN CIRCUITO DE VOTACION MAYORITARIA (MS) QUE, DEPENDIENDO DE LAS INDICACIONESDE LA COMPARACION DE TODOS LOS COMPUTADORES, CONTROLA DOS CONMUTADORES DE TRANSFERENCIA SEPARADOS (U1, U2) QUE CONECTAN LOS PUERTOS DE SALIDA DE DOS COMPUTADORES QUE FUNCIONAN CORRECTAMENTE A DOS CANALES DE SALIDA DE DATOS SEPARADOS (AK1, AK2), QUE TIENEN CONECTADOS CONVERTIDORES PARALELO-SERIE (PS1, PS2).
UN METODO DE ENCAMINAR MENSAJES ENTRE UNA PLURARIDAD DE UNIDADES DE TRATAMIENTO DE DATOS.
(01/06/1983). Solicitante/s: HUGHES AIRCRAFT COMPANY.
METODO DE ENCAMINAMIENTO DE MENSAJES PARA UNIDADES DE TRATAMIENTO DE DATOS. EL METODO PUEDE EMPLEARSE CON UN CANAL DE TRANSMISION DE DATOS EN MULTIPLEX QUE TIENE UNA PLURALIDAD DE UNIDADES DE TRATAMIENTO DE DATOS ACOPLADAS AL MISMO. SE GENERA UN CODIGO DE FUNCION QUE SE HACE FORMAR PARTE DE UN MENSAJE TRANSMITIDO. LAS UNIDADES QUE RECIBEN EL MENSAJE TRANSMITIDO APLICAN EL CODIGO DE FUNCION A LAS LINEAS DE DIRECCION DE UNA MEMORIA DE ACCESO DIRECTO Y LEEN EL CONTENIDO DE LA MEMORIA EN UNA POSICION INDICADA POR EL CODIGO DE FUNCION. LOS CONTENIDOS ALMACENADOS EN CADA POSICION DE MEMORIA SON INDICADORES DE SI ESE TIEMPO DE MENSAJE ES ACEPTADO O RECHAZADO POR LA UNIDAD DE RECEPCION.
"SISTEMA ELECTRONICO PARA EL TRATAMIENTO DE DATOS EN MULTIPROCESO".
(01/03/1983). Solicitante/s: TANDEM COMPUTERS INCORPORATED.
SISTEMA ELECTRONICO PARA EL TRATAMIENTO DE DATOS EN MULTIPROCESO. CONSTA DE DIECISEIS MODULOS DE PROCESO SEPARADOS E INTERCONECTADOS POR UNA BASE DE INTERPROCESO. CADA MODULO PROCESADOR SOPORTA HASTA TREINTA Y DOS CONTROLADORES DE DISPOSITIVOS Y CADA CONTROLADOR DE DISPOSITIVO PUEDE CONTROLAR HASTA OCHO DISPOSITIVOS PERIFERICOS. EXISTEN MULTIPLES TRAYECTORIAS DE COMUNICACION INDEPENDIENTE Y LAS CORRESPONDIENTES PUERTAS ENTRE TODOS LOS COMPONENTES PRINCIPALES DEL SISTEMA PARA ASEGURAR QUE SIEMPRE SEA POSIBLE COMUNICAR ENTRE MODULOS DE PROCESADOR Y ENTRE MODULOS DE PROCESADOR Y DISPOSITIVOS PERIFERICOS POR LO MENOS MEDIANTE UN MINIMO DE DOS TRAYECTORIAS Y ASI MISMO PARA ASEGURAR DE QUE UN FALLO UNICO NO PARARA EL FUNCIONAMIENTO DEL SISTEMA.
(16/08/1982). Solicitante/s: INVENTIO AG.
SISTEMA MULTIPORCESADOR. CONSTITUIDO POR VARIOS PROCESADORES (CPU) ACOPLADOS A UN BUS COMUN (SP) DE DATOS. CADA UNO DE ELLOS ESTA A SU VEZ UNIDO A UNA MEMORIA DE VALORES FIJOS, UNA MEMORIA DE ESCRITURA-LECTURA (RAM), Y MODULOS DE ENTRADA Y SALIDA, A TRAVES DE UNA LINEA DE COMUNICACION (B). ESTA LINEA (B) ESTA FORMADA POR LINEAS DE DIRECCION, DE DATOS Y DE CONTROL. CADA PROCESADOR (CPU) ESTA TAMBIEN UNIDO A OTRA LINEA (KB) A TRAVES DE UN MODULO (DMA), UN MODULO DE INTERFASE PARALELO (IF), UN CIRCUITO LOGICO DE CONEXION (AL) Y UN ELEMENTO EXCITADOR DE LINEA DE COMUNICACION (BT).
UN TERMINAL DE TRATAMIENTO DE DATOS.
(16/08/1982). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.
TERMINAL DE TELEPROCESO. EL TERMINAL DISPONE DE UN MICROORDENADOR, UNA MEMORIA DE ACCESO ALEATORIO , UNA MEMORIA FIJA , DISPOSITIVOS DE ENTRADA Y SALIDA DE DATOS Y CIRCUITOS DE ADAPTACION Y CONTROL . ESTA CONECTADO A LA UNIDAD CENTRAL DE PROCESO DEL SISTEMA MEDIANTE UN ENLACE DE COMUNICACIONES Y A MEMORIAS COMPLEMENTARIAS EXTERNAS . EN LA MEMORIA FIJA SE ALMACENAN PERMANENTEMENTE CODIGOS PROMITIVOS DE INSTRUCCION DE PROGRAMA DE CONTROL BASE PARA EL MICROORDENADOR. LA MEMORIA DE ACCESO ALEATORIO SE ENCUENTRA DIVIDIDA EN UN AREA DE APLICACION , UN AREA DE ACCESO RAPIDO Y UN AREA DE MEMORIAS INTERMEDIAS DE DISPOSITIVO.
UN SISTEMA COMPUTADOR REDUNDANTE.
(16/12/1981). Solicitante/s: STANDARD ELECTRICA, S.A..
SISTEMA COMPUTADOR REDUNDANTE QUE COMPRENDE AL MENOS DOS COMUTADORAS CON DISPOSITIVOS DE ENTRADA Y SALIDA Y VARRATAMIENTO DE DATOS. UNA LINEAS DE CABLES IAS MEMORIAS, EN EL CUAL LOS COMPUTADORES PROCESAN LOS DATOS EN PARALELO, YA SEA SINCRONICAMENTE O CON UNA TRASLACION DE TIEMPO, SIENDO COMPROBADOS LOS RESULTADOR POR COMPARACION. CONSTA DE DOS COMPUTADORAS (R1,R2), DE DOS REGISTROS DE ENTRADA DE DATOS (E1,E2), DE DOS REGISTROS DE SALISA (A1,A2), DE UN DISPOSITIVO DE SELECCION Y CONMUTACION Y REALIMENTACION (SR1,SR2), CADA UNO DE LO CUALES ESTA ASOCIADO CON UNO DE LOS COMPUTADORES EN PARALELO.
SISTEMA DE INTERCOMUNICACION RAPIDA ENTRE MICROPROCESADORES.
(01/04/1981). Solicitante/s: SDAD.IBERICA DE TRANSMISIONES ELECTRICAS,S.A.
SISTEMA DE INTERCOMUNICACION ENTRE MICROPROCESAROES. UN BLOQUE DE ALMACENAMIENTO CONSTA DE DOS BANCOS DE MEMORIAS DEL TIPO FIFO, UNO ORIENTADO HACIA UN MICROPROCESAROS Y OTRO HACIA EL OTRO; DE ESTA FORMA, EN LA INTERCONEXION NO EXISTEN INTERFERENCIAS. UNOS (4, 4') RECOGEN LAS SEÑALES PARA EL FUNCIONAMIETNO INTERNO DEL SISTEMA. UNOS (6, 6') FACILITAN EL PROCESO DE LECTURA EN LA TRANSMISION DE LOS DATOS. UN BLOQUE GENERADOR DE INTERRUPTORES PROGRAMDOS PERMITE QUE UN MICROPROCESARO INTERRUMPA EL PROCESO DEL OTRO DE FORMA PROGRAMADA. UN REGISTRO DE ESTADO Y UN REGISTRO DE ESTADO DE INTERRUPTOR , INTEGRANTES DE UN BLOQUE PERMITEN CONOCER EL ESTADO DE LOS ELEMENTOS DEL CIRCUITO. T.
UN SISTEMA MULTICOMPUTADOR CONFIABLE CON UNA ELEVADA VELOCIDAD DE PROCESAMIENTO.
(16/10/1979). Solicitante/s: STANDARD ELECTRICA, S.A..
Resumen no disponible.
UN SISTEMA MODULAR DE MANIOBRA PARA EL GOBIERNO COORDINADO DE GRUPOS DE ELEVADORES.
(01/05/1979). Solicitante/s: CONSEJO SUPERIOR DE INVESTIGACIONES CIENTIFICAS.
Un sistema modular de maniobra para el gobierno coordinado de grupos de elevadores, dotado de una elevada modularidad y de la posibilidad de predecir futuras condiciones de tráfico, caracterizado porque esta predictividad se consigue mediante la introducción sucesiva en una memoria "viva" de una serie de datos binarios obtenidos por el sistema a partir de un análisis de las demandas de tráfico existentes en cada momento, de tal forma que en dicha memoria van quedando almacenadas, por acumulación, una serie de parámetros cuyo valor cuantitativo representa la tendencia prevista en el tráfico en el siguiente ciclo de operación.
DISPOSITIVO DE CONTROL DE MICROPROCESADORES.
(16/01/1979). Solicitante/s: WESCOM SWITCHING INC.
Perfeccionamientos en dispositivos de control de microprocesadores para sistemas de conmutación telefónica, cuyo dispositivo tiene una serie de unidades de control de microprocesador, caracterizados porque la serie de unidades de control de microprocesador incluyen medios para accionar asíncronamente entre sí las unidades de control, medios para distribuir las funciones del sistema de conmutación entre las unidades de control y medios para intercomunicar entre pares de las unidades de control para coordinar la ejecución de las funciones del sistema de conmutación.
UN APARATO PARA FACILITAR UNA COOPERACION ENTRE UN ORDENADOR EJECUTIVO Y UN ORDENADOR DE RESERVA.
(01/09/1976). Solicitante/s: TELEFONAKTIEBOLAGET LM ERICSSON.
Resumen no disponible.
UN METODO DE CONTROL PARA REALIZAR UNA COMPROBACION CONTINUA DE LOS RESULTADOS DE SALIDA DEL PROCESO DE LA INFORMACION.
(01/05/1976). Solicitante/s: STANDARD ELECTRICA, S.A..
Resumen no disponible.
UN SISTEMA DE CONMUTACION MODULAR PARA COMUNICACION, CON CONTROL DISTRIBUIDO.
(16/04/1976). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.
Resumen no disponible.
UN SISTEMA DE REPARTO DE CARGA DE LLAMADAS ENTRE UNIDADES DE PROCESO DE DATOS.
(16/02/1976). Solicitante/s: STANDARD ELECTRICA, S.A..
Resumen no disponible.
PERFECCIONAMIENTOS INTRODUCIDOS EN EL DESARROLLO DE PROCESOS DEL SERVICIO EN CENTRALES DE TELECOMUNICACIONES GOBERNADAS POR COMPUTADORAS, EN ESPECIAL CENTRALES TELEFONICAS.
(16/01/1976). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT.
Resumen no disponible.