CIP 2015 : G06F 13/00 : Interconexión o transferencia de información u otras señales entre memorias,

dispositivos de entrada/salida o unidades de tratamiento (circuitos de interfaz para dispositivos de entrada/salida específicos G06F 3/00; sistemas multiprocesadores G06F 15/16).

CIP2015GG06G06FG06F 13/00[m] › Interconexión o transferencia de información u otras señales entre memorias, dispositivos de entrada/salida o unidades de tratamiento (circuitos de interfaz para dispositivos de entrada/salida específicos G06F 3/00; sistemas multiprocesadores G06F 15/16).

Notas[t] desde G01 hasta G12: INSTRUMENTOS

G06F 13/10 · Control por programa para dispositivos periféricos (G06F 13/14 - G06F 13/42 tienen prioridad).

G06F 13/12 · · utilizando hardware independiente del procesador central, p. ej. canal o procesador periférico.

G06F 13/14 · Tratamiento de peticiones de interconexión o de transferencia.

G06F 13/16 · · para el acceso al bus de memoria (G06F 13/28 tiene prioridad).

G06F 13/18 · · · con control prioritario.

G06F 13/20 · · para el acceso al bus de entrada/salida.

G06F 13/22 · · · utilizando la exploración sucesiva, p. ej. la llamada selectiva (G06F 13/24 tiene prioridad).

G06F 13/24 · · · utilizando la interrupción (G06F 13/32 tiene prioridad).

G06F 13/26 · · · · con control prioritario.

G06F 13/28 · · · utilizando la transferencia por ráfaga, p. ej. acceso directo a la memoria, robo de ciclo (G06F 13/32 tiene prioridad).

G06F 13/30 · · · · con control prioritario.

G06F 13/32 · · · utilizando la combinación de interrupción y de transferencia por ráfaga.

G06F 13/34 · · · · con control prioritario.

G06F 13/36 · · para el acceso al bus común o al sistema de buses comunes.

G06F 13/362 · · · con control centralizado de acceso.

G06F 13/364 · · · · utilizando señales independientes de petición o de autorización, p. ej. utilizando líneas separadas de petición y de autorización.

G06F 13/366 · · · · utilizando un árbitro de interrogación centralizado.

G06F 13/368 · · · con comando de acceso descentralizado.

G06F 13/37 · · · · utilizando una prioridad que dependa de la posición física, p. ej. conexión en guirnalda, interrogación por turno o paso de testigo.

G06F 13/372 · · · · utilizando una prioridad que dependa del tiempo, p. ej. contadores de tiempo o intervalos de tiempo individualmente cargados.

G06F 13/374 · · · · utilizando un método de autoselección con un comparador individual de código de prioridad.

G06F 13/376 · · · · utilizando un método de resolución de conflictos de utilización, p. ej. detección de colisión, evitación de colisión.

G06F 13/378 · · · · utilizando un método de interrogación paralela.

G06F 13/38 · Transferencia de informaciones, p. ej. sobre un bus (G06F 13/14 tiene prioridad).

G06F 13/40 · · Estructura del bus.

G06F 13/42 · · Protocolo de transferencia para bus, p. ej. interbloqueo; Sincronización.

CIP2015: Invenciones publicadas en esta sección.

CONJUNTO DE TARJETAS ELECTRONICAS DOBLES ALOJADAS EN UNA ESTRUCTURA RIGIDA EN FORMA DE PETACA.

(16/07/1990). Ver ilustración. Solicitante/s: EMPRESA NACIONAL DE ELECTRONICA Y SISTEMAS, S.A.(INISEL). Inventor/es: MANERA BASSA, FEDERICO, ARENAS ALONSO, RAFAEL.

CONJUNTO DE TARJETAS DE ELECTRONICAS DOBLES ALOJADAS EN UNA ESTRUCTURA RIGIDA EN FORMA DE PETACA. CONSISTE DICHO CONJUNTO EN LA COLOCACION DE DOS TARJETAS SIMILARES Y PARALELAS SOBRE LA PRIMERA DE LAS CUALES SE DISPONDRAN LOS COMPONENTES ELECTRONICOS QUE INTEGRAN EL CIRCUITO, MIENTRAS QUE SOBRE LA SEGUNDA TARJETA SE DISPONEN UNA SERIE DE CONDUCTORES PARALELOS QUE SE ENCARGAN DE LA TRANSMISION DE CORRIENTES O SEÑALES DESDE LA PARTE ANTERIOR DE LA PRIMERA DE LAS TARJETAS HASTA LA POSTERIOR DE LA SEGUNDA. ESTAS TARJETAS SE ENCUENTRAN ENCERRADAS POR MEDIO DE UN BASTIDOR METALICO EN EL QUE SE ANCLARAN RIGIDAMENTE LAS MISMAS. DICHO CONJUNTO EVITA LOS CABLEADOS ACTUALES EXISTENTES ENTRE LA PARTE ANTERIOR DE LAS TARJETAS AL SER DIRIGIDAS HACIA LA PARTE POSTERIOR DEL PANEL TRASERO DE CONEXIONES.

INSTALACION PARA TRANSMISION/RECEPCION DE INFROMACION DE GENERACION MULTIPUNTO A TRAVES DE LA RED TELEFONICA.

(16/04/1990). Ver ilustración. Solicitante/s: HEVIA GARCIA, JOSE ANGEL.

INSTALACION PARA TRANSMISION/RECEPCION DE INFORMACION DE GENERACION MULTIPUNTO A TRAVES DE LA RED TELEFONICA. QUE COMPRENDE UN ETAPA EMISORA CON UNA PLURALIDAD DE EMISORES PARA TRANSMISION DE SEÑALES ELECTRICAS EN BANDAS DE FRECUENCIAS DIFERENTES PREVIAMENTE ASIGNADAS QUE SOPORTAN UNA DETERMINADA INFORMACION O DATOS, A TRAVES DE LA LINEA TELEFONICA, ASI COMO UNA ETAPA RECEPTORA, CON UNA PLURALIDAD DE RECEPTORES A LOS QUE MEDIANTE LOS CORRESPONDIENTE FILTROS PASABANDA SE ALIMENTAN LAS ANTEDICHAS SEÑALES TRAMISTIDAS, PARA EL PROCESAMIENTO Y EXPLOTACION DE DICHOS DATOS. EN UNA REALIZACION CADA EMIROS ES LA PUERTA DE ENTRADA/SALIDA DE DATOS DE UN ORDENADOR CON UN PASO MODULADOR, MIENTRAS QUE LA ETAPA DE RECEPCION COMPRENDE UN ORDENADOR DIGITAL A TRAVES DE CUYA PUERTA DE ENTRADA SE ALIMENTA LA SEÑAL RECIBIDA. LA INSTALACION PUEDE POR EJEMPLO SER APLICADA PARA EL CONTROL DE LOS DATOS PROPORCIONADO POR MULTITUD DE UNIDADES DE NEGOCIO DISPERSAS GEOGRAFICAMENTE Y SU EXPLOTACION CENTRALIZADA.

CONEXION DE UN MODULO LECTOR DE TARJETAS MAGNETICAS A UN MICROCONTROLADOR.

(16/01/1990). Ver ilustración. Solicitante/s: AMPER, S.A.. Inventor/es: MORENO DEL COLLADO, FRANCISCO, PRADOS TOMAS, JESUS MARIA.

CONEXION DE UN MODULO LECTOR DE TARJETAS MAGNETICAS A UN MICROCONTROLADOR. LA CONEXION DE UN MODULO LECTOR DE TARJETAS MAGNETICAS A UN MICROCONTROLADOR, PRETENDE MINIMIZAR LA CIRCUITERIA DE INTERFAZ ENTRE UN LECTOR DE TARJETAS MAGNETICAS Y UN MICROCONTROLADOR A LA VEZ QUE POSIBILITA ESCRIBIR PROGRAMAS DE CONTROL EN LENGUAJE DE ALTO NIVEL. DICHA CONEXION SE ESTABLECE DE TAL MANERA QUE LAS SEÑALES DE PRESENCIA DE TARJETAS SUMINISTRADAS POR EL LECTOR, ACCEDEN A UNA ENTRADA DE INTERRUPCION DEL MICROCONTROLADOR A TRAVES DE UNA PUERTA AND, MIENTRAS QUE LAS SEÑALES DE RELOJ PARA MUESTREO DE DATOS SE CONECTAN DIRECTAMENTE A SENDOS CONTADORES HARDWARE INTERNOS DEL MICROCONTROLADOR. POR ULTIMO LAS LINEAS CON LOS DATOS DE LECTURA SE INTRODUCEN A TRAVES DE DOS PUERTOS DEL MICROCONTROLADOR.

APARATO ELECTRONICO PERIFERICO DE ORDENADOR PARA CAPTURA DE SEÑALES DE UNA RED DE SENSORES.

(01/10/1989). Ver ilustración. Solicitante/s: FORNES CALLIS, JUAN.

APARATO ELECTRONICO PERIFERICO DE ORDENADOR PARA CAPTURA DE SEÑALES DE UNA RED DE SENSORES, CONSTITUIDO POR UNA UNIDAD DE INTERFASE CON UN ORDENADOR ELECTRONICO INTERNO O EXTERNO DE TRATAMIENTO, CARACTERIZADO PORQUE REALIZA CICLOS BAJO CONTROL DEL ORDENADOR ACTIVANDO EN CADA UNO DE ELLOS UNA SOLA DE LAS LINEAS SELECTORAS Y LECTURA DE LA SEÑAL DETECTADA EN EL CIRCUITO PROCEDENTE DE CADA LINEA RECEPTORA, Y PORQUE LOS MEDIOS DE CONEXION DE CADA LINEA SELECTORA A CADA LINEA RECEPTORA COMPRENDEN UN SISTEMA SENSOR -SUSCEPTIBLE DE SER MODULADO, ACTIVADO O DESACTIVADO POR LA PERIFERIA Y AISLADO GALVANICAMENTE DE ELLA- CONECTADO EN SERIE CON AL MENOS UN ELEMENTO SEMICONDUCTOR POLARIZADO EN EL SENTIDO UNICO DE PASO DE LA SEÑAL ELECTRICA ENTRE LA LINEA RECEPTORA Y LA SELECTORA, Y COMPRENDIENDO MEDIOS DE ALIMENTACION DE LAS SEÑALES POR LAS LINEAS EN DICHO SENTIDO UNICO DE PASO.

DISPOSITIVO INTEGRADO PARA LA COMUNICACION ENTRE ORDENADORES.

(01/12/1988). Ver ilustración. Solicitante/s: SERVICIOS INFORMATICOS Y TECNICOS, S.A. Inventor/es: CASTRO CASABELLA, JOSE.

DISPOSITIVO INTEGRADO PARA LA COMUNICACION ENTRE ORDENADORES, DEL TIPO CONSTITUIDO SOBRE UNA PLACA PROVISTA DE UN CONECTOR CON EL CORRESPONDIENTE INTERFACE DEL ORDENADOR ADAPTADO PARA LA TRANSMISION/RECEPCION SEGUN UNOS ESTANDARES O PROTOCOLOS DE COMUNICACION, EN CUYA PLACA SE SITUAN LOS COMPONENTES DE LA CIRCUITERIA LOGICA, LOS PROPIOS DE LA TRANSMISION/RECEPCION POR LINEA TELEFONICA Y EL CIRCUITO IMPRESO QUE CONECTA OPERATIVAMENTE DICHOS COMPONENTES. SEGUN LA INVENCION, LOS COMPONENTES DE LA CIRCUITERIA LOGICA SE SITUAN EN UNA POSICION INMEDIATAMENTE ADYACENTE AL REFERIDO CONECTOR, MIENTRAS QUE LOS PROPIOS DE LA TRANSMISION/RECEPCION POR LINEA TELEFONICA O DIRECTA OCUPAN LA POSICION MAS ALEJADA DE EL; LA CIRCUITERIA LOGICA COMPRENDE UN SOPORTE DE REGISTRO EN EL QUE PUEDEN MEMORIZARSE LOS PARAMETROS QUE IDENTIFICAN CADA PROTOCOLO DE COMUNICACION, Y LA CIRCUITERIA DE TRANSMISION/RECEPCION POR LINEA TELEFONICA O DIRECTA COMPRENDE UN GENERADOR DE FRECUENCIAS VOCALES.

MEJORAS INTRODUCIDAS EN LA UNIDAD DE PROCESO DE UN ORDENADOR PERSONAL O SIMILAR.

(16/03/1988). Ver ilustración. Solicitante/s: FUJITSU ESPAÑA, S.A. QUAM CORPORATION. Inventor/es: ANDERSON, LEROY H, ARTNER, FRANK.

EL OBJETO DE LA INVENCION SON UNAS MEJORAS INTRODUCIDAS EN LA UNIDAD DE PROCESO DE UN ORDENADOR PERSONAL O SIMILAR, SEGUN LAS CUALES, LA PLACA BASE NO ESTA PROVISTA DE COMPONENTES ELECTRONICOS ACTIVOS, INCORPORANDO SIEMPRE UNA PLACA O MODULO COMUN Y UNOS CONECTORES PARA EL SELECTIVO MONTAJE DE UNA O DOS PLACAS O MODULOS ADAPTADORES DE UN CONJUNTO DE TRES MODULOS, FORMADOS POR UN MODULO ADAPTADOR MONOCROMO ALFA-NUMERICO; UN MODULO ADAPTADOR MONOCROMO DE RESOLUCION DE GRAFICOS Y UN MODULO ADAPTADOR VIDEO COLOR, EN EL LOGRO ALTERNATIVO DE SOLUCIONES VALIDAS PARA UN MONITOR MONOCROMO ALFA-NUMERICO, O TAMBIEN MONOCROMO PERO ADEMAS DE ALFA-NUMERICO CAPAZ DE RESOLUCION DE GRAFICOS O BIEN UNA SOLUCION PARA MONITOR EN COLOR CON CAPACIDAD DE RESOLUCION DE GRAFICOS.

SISTEMA DE PROCESO DE CONTROL DE ACCESO EN UN SISTEMA DE ORDENADOR.

(01/01/1985). Solicitante/s: FUJITSU LIMITED.

SISTEMA DE PROCESO DE CONTROL DE ACCESO EN UN SISTEMA DE ORDENADOR.CONSISTE EN UN SISTEMA DE MEMORIA EN EL QUE SE HA PREVISTO UNA MEMORIA INTERMEDIA BS Y UNA MEMORIA PRINCIPAL MS; DONDE SE REALIZA EL ACCESO EN PRIMER LUGAR A LA MEMORIA BS BASANDOSE EN EL REQUERIMIENTO DE ACCESO Y CUANDO NO SE ENCUENTRA LA INFORMACION DESEADA EN LA MEMORIA BS, SE REALIZA EL ACCESO A LA MEMORIA MS. CUANDO NO EXISTE INFORMACION REQUERIDA, A LA CUAL SE ACCEDE A PARTIR DE LA UNIDAD DE REQUERIMIENTO DE ACCESO Y SE HA HECHO A CONTINUACION EL ACCESO A LA MS, EL ACCESO A LA BS SE EFECTUA BASANDOSE EN EL SIGUIENTE REQUERIMIENTO DE ACCESO PROCEDENTE DE LA MISMA UNIDAD DE REQUERIMIENTO DE ACCESO EN PARALELO CON EL ACCESO A LA MEMORIA MS.

PERFECCIONAMIENTOS EN UN SISTEMA PARA CONTROLAR UNA UNIDAD DE ALMACENAMIENTO DE CLAVES EN UN APARATO DE PROCESO DE DATOS.

(16/03/1984). Solicitante/s: FUJITSU LIMITED.

3 SISTEMA DE CONTROL DE UNIDAD DE ALMACENAMIENTO DE CLAVES EN EQUIPOS DE PROCESO DE DATOS.SE CARACTERIZA PORQUE UNA SOLICITUD DE ACCESO A LA UNIDAD DE ALMACENAMIENTO DE CLAVES, CON EL MISMO CONTENIDO QUE CUALQUIER OTRA YA REGISTRADA EN LA FILA DE ESPERA DE CLAVES, SE DETIENE PARA QUE NO SE REGISTRE EN LA FILA DE ESPERA DE CLAVES. SE REDUCE ASI LA FRECUENCIA DE ACCESO A LA UNIDAD DE ALMACENAMIENTO, Y EL ALMACENAMIENTO DE CLAVES PUEDE SER CONSTRUIDO EMPLEANDO UN DISPOSITIVO DE MEMORIA QUE TENGA EL MISMO TIEMPO DE ACCESO QUE LA UNIDAD DE ALMACENAMIENTOPRINCIPAL.

"UN APARATO DE TRATAMIENTO DE DATOS".

(16/08/1983). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

APARATO DE TRATAMIENTO DE DATOS QUE LLEVA INCORPORADO UN SISTEMA ACOGEDOR O _(HUESPED DOTADO DE UNA PLURALIDAD DE CONEXIONES DE ENTRADA-SALIDA Y UN SISTEMA PERIFERICO DOTADO DE UNA PLURALIDAD DE DISPOSITIVOS SELECCIONABLES. CONSTA DE VARIOS DISPOSITIVOS DE ALMACENAJE DE ACCESO DIRECTO QUE ESTAN CONECTADOS AL HUESPED A TRAVES DE UNA MEMORIA DE OCULTACION ; DE UNA PLURALIDAD DE DIRECCIONES DE ACCESO , DENOMINADAS TAMBIEN DISPOSITIVOS LOGICOS Y EXPOSICIONES ; Y DE UN CONTROLADOR PROGRAMADO QUE MANTIENE LA INTEGRIDAD DE LOS DATOS Y DA ACOMODO A LA INDEPENDENCIA DE LOS DISPOSITIVOS LOGICOS, USANDO PARA ELLO FILAS DE ESPERA Y UNOS BLOQUES DE CONTROL.

"UN SUBSISTEMA DE ALMACENAMIENTO PARA UNA INSTALACION DE TRATAMIENTO DE DATOS".

(01/07/1983). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

SUBSISTEMA DE MEMORIA PARA INSTALACION DE TRATAMIENTO DE DATOS. SE TRATA DE UNA JERARQUIA DE SUBSISTEMA DE MEMORIA QUE TIENE UN COMPENSADOR DE OCULTACION Y UNA MEMORIA AUXILIAR . UN REPERTORIO INDICA LOS DATOS ALMACENADOS EN EL COMPENSADOR DE OCULTACION. AL PRODUCIRSE UN ACCESO A LA MEMORIA DE DATOS, DENTRO DE UNA SERIE DE TALES ACCESOS, QUE DE POR RESULTADO UNA INDICACION DE FALTA EN OCULTACION, TODOS LOS ACCESOS SUCESIVOS DE LA SERIE SE EFECTUAN A LA MEMORIA AUXILIAR, EXCLUYENDOSE EL COMPENSADOR DE OCULTACION, AUN CUANDO ESTE DISPONGA DE UN ESPACIO DE ALMACENAMIENTO ASIGNADO PARA DICHA TRANSFERENCIA DE DATOS. EN LA SERIE SE PONEN A LA MEMORIA AUXILIAR UNOS LIMITES SELECCIONADOS, TALES COMO LOS DE RECIBIR UNA INDICACION DE FINAL DE CADENA DE ORDENES DESDE UNA UNIDAD USUARIA, CRUZAR UNOS LIMITES DE CILINDRO, RECIBIR UNA DIRECCION DE ACCESO FUERA DE LIMITES, O RECIBIR CIERTAS ORDENES DE DISPOSITIVO.

"EQUIPO DE INTERCAMBIO DE INFORMACION ENTRE UN PROCESADOR DE DATOS Y SOPORTES PORTABLES DE MEMORIA NO VOLATIL".

(16/03/1983). Solicitante/s: MOLINA,CARLOS M.

EQUIPO DE INTERCAMBIO DE INFORMACION ENTRE UN PROCESADOR DE DATOS Y SOPORTES PORTABLES DE MEMORIA NO VOLATIL. COMPRENDE SOPORTES PORTABLES ALMACENADORES DE INFORMACION NO VOLATIL CONSTITUIDOS POR UNA CAJA DE ESPESOR REDUCIDO QUE ALOJA UN CONJUNTO DE MICROCIRCUITOS SOBRE UN SUBSTRATO AISLANTE, CAPACES DE ALMACENAR Y RETENER INFORMACION DIGITAL ACCESIBLE DESDE EL EXTERIOR A TRAVES DE CONTACTOS PREVISTOS EN DICHOS SOPORTES. TALES CONTACTOS POSEEN COINCIDENCIAS ORDENADAS CON OTROS EXISTENTES EN EL ELEMENTO LECTOR-GRABADOR(MANIPULADOR) CONSTITUIDO POR UN CONJUNTO DE MICROCIRCUITOS DIGITALES QUE CONFORMAN UN ORDENADOR DE DATOS PROVISTOS DE CORRESPONDIENTES MEMORIAS CAPACES DE RECEPTAR E INSERTAR DATOS EN DICHOS SOPORTES.

PERFECCIONAMIENTOS EN UN DISPOSITIVO AUTOMATICO E INSTANTANEO DE TRANSFERENCIA DE DATOS EN CUALQUIER SENTIDO Y PARA CUALQUIER FUNCION, ENTRE DOS O MAS APARATOS RELACIONADOS POR SISTEMAS DE COMUNICACION.

(01/02/1983). Solicitante/s: CASALS CABANAS,VICENTE.

DISPOSITIVO DE TRANSFERENCIA DE INFORMACION. EL DISPOSITIVO COMPRENDE UNO O MAS ORDENADORES Y UNO O VARIOS APARATOS CON CIRCUITOS DE ENTRADA-SALIDA, TRANSFERENCIA Y RETENCION DE INFORMACION, TODOS ELLOS OPCIONALMENTE ACOPLADOS EN LINEA. LOS APARATOS DE ENTRADA-SALIDA ESTAN TODOS INTERCONECTADOS CON UNO DE ELLOS, QUE ACTUA DE RECTOR Y RECEPTOR DE ORDENES DE LOS RESTANTES. EN ESTE SE INCLUYEN VARIAS CONSTANTES SECRETAS RELACIONADAS CON LOS PROGRAMAS DEL ORDENADOR Y CON LA IDENTIFICACION DEL USUARIO, QUE DETERMINAN LA ACTIVACION DE ESTE APARATO RECTOR.

UNA DISPOSICION DE ADAPTADOR DE MEMORIA DE CANALES.

(16/01/1979). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

Una disposición de adaptador de memoria de canales para enlazar subsistemas, en asociación con un subsistema de tratamiento de entrada-salida de un sistema de tratamiento de datos y un subsistema de acceso a memoria de dicho sistema de tratamiento de datos, caracterizada porque comprende: un conjunto de memoria intermedia; primeros medios para transferir solicitudes de localización y almacenamiento para acceso a dicho subsistema de acceso de memoria desde dicho subsistema de tratamiento de entrada-salida a dicho conjunto de memoria intermedia; segundos medios para transferir dichas solicitudes desde dicho conjunto a dicho subsistema de acceso a memoria; terceros medios para transferir respuestas asociadas con dichas solicitudes desde dicho subsistema de acceso a memoria a dicho conjunto; cuartos medios para transferir dichas respuestas desde dicho conjunto a dicho subsistema de tratamiento de entrada-salida y medios de control de secuencia.

UN SISTEMA DE ELABORACION DE DATOS.

(01/02/1978). Solicitante/s: PANAFACOM LIMITED.

Resumen no disponible.

SISTEMA DE TRANSFERENCIA DE INFORMACION.

(16/01/1977). Solicitante/s: FUJITSU LIMITED.

Resumen no disponible.

PERFECCIONAMIENTOS EN DISPOSITIVOS DE GESTION DE CONEXIONES ENTRE UNA MEMORIA DE DATOS Y UNIDADES DE TRATAMIENTO QUE LA EXPLOTAN.

(16/05/1975). Solicitante/s: COMPAGNIE INTERNATIONALE POUR L'INFORMATIQUE.

Resumen no disponible.

‹‹ · 2 · 3 · 4 · · 6
Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .