CIP-2021 : G06F 13/378 : utilizando un método de interrogación paralela.

CIP-2021GG06G06FG06F 13/00G06F 13/378[4] › utilizando un método de interrogación paralela.

G FISICA.

G06 CALCULO; CONTEO.

G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N).

G06F 13/00 Interconexión o transferencia de información u otras señales entre memorias, dispositivos de entrada/salida o unidades de procesamiento (circuitos de interfaz para dispositivos de entrada/salida específicos G06F 3/00; sistemas multiprocesadores G06F 15/16).

G06F 13/378 · · · · utilizando un método de interrogación paralela.

CIP2021: Invenciones publicadas en esta sección.

DISPOSICION PARA LA TRANSMISION DE DATOS CON UN SISTEMA DE BUS PARALELO.

(16/03/1998). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: BOZENHARDT, JOHANNES, ABERT, MICHAEL, BLOCK, SIEGFRIED, LEIGSNERING, FRANZ, PFATTEICHER, WERNER, SCHEWE, FRANZ-CLEMENS.

LA INVENCION SE REFIERE A UNA DISPOSICION PARA TRANSMISION DE DATOS CON UN SISTEMA BUS EN PARALELO, CONSISTIENDO EN DIRECCIONES, DATOS Y BUSES DE CONTROL, Y CON VARIAS UNIDADES CONECTADAS CON EL. UNA PRIMERA LINEA DE CONTROL SE UTILIZA PARA ENVIAR UNA SEÑAL DE RECONOCIMIENTO (READY), CON LA QUE UNA O MAS UNIDADES SON DIRIGIDAS POR MEDIO DE UNA PRIMERA UNIDAD CON UN ACCESO DE RECONOCIMIENTO DE CICLOS DE ACCESO. UNA SEGUNDA LINEA DE CONTROL SE UTILIZA PARA DETECTAR LOS ERRORES DE DIRECCIONAMIENTO Y LOS ACCESOS A LAS UNIDADES NO EXISTENTES Y PARA REALIZAR EN LA PRIMERA UNIDAD UNA SEÑAL (SR) DE RESPUESTA A PARTIR DE LAS OTRAS INDICANDO SI UNA DE LAS UNIDADES ACEPTADAS HA SIDO DIRECCIONADA. PARA REALZAR ESTO LA SEÑAL (SR) DE RESPUESTA DISPONE DE UNA SITUACION DOMINANTE Y RECESIVA. DURANTE UN CICLO DE ACCESO SOLO UNIDADES DIRECCIONADAS GENERAN UN ESTADO DOMINANTE. LA SEÑAL (SR) DE RESPUESTA SE UTILIZA TAMBIEN PARA ACCESO DE PUNTOS MULTIPLES SINCRONOS. LA INVENCION SE UTILIZA EN SISTEMA BUS.

DISPOSICION CON VARIOS USUARIOS ACTIVOS Y PASIVOS DEL BUS.

(01/05/1997) LA INVENCION SE REFIERE A UNA DISPOSICION CON PARTICIPANTES (MP1, MP2, SP1, SP2) DE BUS PASIVOS Y ACTIVOS MULTIPLES, CADA UNO DE LOS CUALES ESTA LOCALIZADO EN UNA MEMORIA (S1, S2, SS1, SS2), CON SU PROPIA ZONA DE MEMORIA (SB1, SB2, SB3, SB4), DONDE CADA UNO DE LOS UTILIZADORES BUS (MP1, MP2, SP1, SP2) HA CONSEGUIDO ACCESO A SU PROPIA AREA DE MEMORIA (SB1, SB2, SB3, SB4) Y CADA PARTICIPANTE (MP1, MP2) DE BUS ACTIVO DISPONE DE ACCESO ESCRITO A CADA AREA (SB1, SB2, SB3, SB4) DE MEMORIA. UNA LINEA (ML) DE CONTROL ESTA PREVISTA PARA ENVIAR UNA SEÑAL (SR) INDICATIVA QUE INDICA AL PARTICIPANTE (MP1, MP2) DE BUS ACTIVO EL ACCESO A LAS AREAS (SB1, SB2, SB3, SB4) DE MEMORIA SIN LOS DATOS EN LAS AREAS (SB1, SB2,…

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .