Divisor de reloj programable de alta velocidad.

Un procedimiento para dividir una señal de reloj de entrada por una proporción de división programable,

el procedimiento que comprende:

contar (510), en los bordes de la señal de reloj de entrada, el módulo de la proporción de división programable para producir una señal de recuento;

producir (520), en función de la señal de recuento y la proporción de división programable, una señal de reloj de media tasa común, una señal de reloj de media tasa par y una señal de reloj de media tasa impar, cada una alternando a una mitad de la tasa de la señal de reloj de salida; y

combinar (530) la señal de reloj de media tasa común y la señal de reloj de media tasa par para producir una señal de reloj par;

combinar (530) la señal de reloj de media tasa común y la señal de reloj de media tasa impar para producir una señal de reloj impar; y

seleccionar como señal de reloj de salida, la señal de reloj par cuando la proporción de división programable es par y seleccionar, como señal de reloj de salida, la señal de reloj impar cuando la proporción de división programable es impar.

Tipo: Patente Internacional (Tratado de Cooperación de Patentes). Resumen de patente/invención. Número de Solicitud: PCT/US2016/046333.

Solicitante: QUALCOMM INCORPORATED.

Nacionalidad solicitante: Estados Unidos de América.

Dirección: 5775 MOREHOUSE DRIVE SAN DIEGO, CA 92121-1714 ESTADOS UNIDOS DE AMERICA.

Inventor/es: LEE,CHULKYU, AGRAWAL,NEHA, MOHAMAD,SAJIN.

Fecha de Publicación: .

Clasificación Internacional de Patentes:

  • G06F1/08 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 1/00 Detalles no cubiertos en los grupos G06F 3/00 - G06F 13/00 y G06F 21/00 (arquitecturas de computadores con programas almacenados de propósito general G06F 15/76). › Generadores de reloj con una frecuencia básica modificable o programable.
  • H03K19/21 ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03K TECNICA DE IMPULSO (medida de las características de los impulsos G01R; modulación de oscilaciones sinusoidales por impulsos H03C; transmisión de información digital, H04L; circuitos discriminadores de detección de diferencia de fase entre dos señales de conteo o integración de ciclos de oscilación H03D 3/04; control automático, arranque, sincronización o estabilización de generadores de oscilaciones o de impulsos electrónicos donde el tipo de generador es irrelevante o esta sin especificar H03L; codificación, decodificación o conversión de código, en general H03M). › H03K 19/00 Circuitos lógicos, es decir, teniendo al menos dos entradas que actúan sobre una salida (circuitos para sistemas de computadores que utilizan la lógica difusa G06N 7/02 ); Circuitos de inversión. › Circuitos O EXCLUSIVO, es decir, que dan una señal de salida si existe una sola señal de entrada; Circuitos de COINCIDENCIA, es decir, dan una señal de salida si todas las señales de entrada son idénticas.
  • H03K21/00 H03K […] › Detalles de contadores de impulsos o de divisores de frecuencia.
  • H03K21/02 H03K […] › H03K 21/00 Detalles de contadores de impulsos o de divisores de frecuencia. › Circuitos de entrada.
  • H03K21/10 H03K 21/00 […] › comprendiendo circuitos lógicos.
  • H03K23/00 H03K […] › Contadores de impulsos que comprenden cadenas de cómputo; Divisores de frecuencia que comprenden cadenas de cómputo (H03K 29/00 tiene prioridad).
  • H03K23/64 H03K […] › H03K 23/00 Contadores de impulsos que comprenden cadenas de cómputo; Divisores de frecuencia que comprenden cadenas de cómputo (H03K 29/00 tiene prioridad). › con una base o raíz diferente de una potencia de dos (H03K 23/40 - H03K 23/62 tienen prioridad).
  • H03K3/037 H03K […] › H03K 3/00 Circuitos para la generación de impulsos eléctricos; Circuitos monoestables, biestables o multiestables (H03K 4/00 tiene prioridad; para generadores de funciones digitales en ordenadores G06F 1/02). › Circuitos biestables.
  • H03K7/06 H03K […] › H03K 7/00 Modulación de impulsos por una señal moduladora de variación continua. › Modulación de frecuencia o de velocidad, es decir PFM o PRM.

PDF original: ES-2715029_T3.pdf

 

Patentes similares o relacionadas:

Mitigación de caída/exceso en Redes de distribución de energía (PDN), del 9 de Enero de 2019, de QUALCOMM INCORPORATED: Un sistema , que comprende: un circuito de reloj configurado para generar una primera señal de reloj; un circuito de rampa […]

SINCRONIZACION DE AL MENOS UN NUDO DE UN SISTEMA DE BUS., del 16 de Abril de 2005, de ROBERT BOSCH GMBH: Procedimiento para la sincronización de al menos un nodo de un sistema de bus que se opera con un periodo del reloj del sistema (NTU) prefijado, […]

SISTEMA DE PRODUCCION DE RELOJES SERVOMANDADOS Y PROCEDIMIENTO DESTINADO PARA REDES DE TELECOMUNICACIONES SINCRONAS., del 16 de Marzo de 2004, de SEMTECH CORPORATION: Un generador de reloj esclavo adecuado para generar una señal de reloj que se sincroniza con una fuente seleccionada de varias fuentes de reloj de referencia entrantes y es […]

CONMUTACION DE RELOJ SIN VARIACION BRUSCA., del 1 de Septiembre de 2003, de SIEMENS AKTIENGESELLSCHAFT: Disposición de circuito para la conmutación desde una primera señal de reloj (B0CLK) hasta una segunda señal de reloj (B1CLK) de acuerdo con una señal de selección […]

MICROPROCESADOR CON CPU Y EEPROM., del , de SIEMENS AKTIENGESELLSCHAFT: SE DESCRIBE UN MICROPROCESADOR CON UNA UNIDAD DE CONTROL CENTRAL (CPU) Y CON UNA MEMORIA DEL TIPO EE-PROM (EEPROM) PARA EMPLEO EN SISTEMAS DE SEGURIDAD APROPIADOS, […]

CIRCUITO DE MICROPROCESADOR QUE TIENE DOS SEÑALES DE TEMPORIZACION, del 1 de Mayo de 1998, de ADVANCED MICRO DEVICES INC.: SE PREVE UN CIRCUITO DE MICROPROCESADOR QUE PERMITE QUE LA VELOCIDAD DEL RELOJ DE MICROPROCESADOR INTERNO VARIE DEPENDIENDO DE UN REGISTRO QUE PUEDE SER […]

MICROORDENADOR CON UN OSCILADOR RC INTEGRADO CON FRECUENCIA PROGRAMABLE., del 1 de Diciembre de 1994, de SIEMENS AKTIENGESELLSCHAFT: SE TRATA DE UN MICROORDENADOR INTEGRADO MONOLITICAMENTE, INDEXADO CON UNA INDEXACION DEL PROCESADOR QUE POSEE UNA UNIDAD CENTRAL DE PROCESAMIENTO […]

Imagen de 'PROCEDIMIENTO Y APARATO PARA ENCRIPTAR TRANSMISIONES DE EN UN…'PROCEDIMIENTO Y APARATO PARA ENCRIPTAR TRANSMISIONES DE EN UN SISTEMA DE COMUNICACION, del 1 de Abril de 2008, de QUALCOMM INCORPORATED: Un procedimiento para transmitir variables de autenticación desde un extremo de transmisión hasta un extremo de recepción, que comprende generar […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .