CONMUTACION DE RELOJ SIN VARIACION BRUSCA.
Disposición de circuito para la conmutación desde una primera señal de reloj (B0CLK) hasta una segunda señal de reloj (B1CLK) de acuerdo con una señal de selección de reloj (CLKSEL),
en la que: se proporcionan derivaciones de circuito asignadas a una primera señal de reloj y a la segunda señal de reloj, se proporciona un miembro de combinación (VKG) que está conectado en el lado de entrada con las derivaciones del circuito y en cuya salida puede emitirse la señal de reloj de salida (BS- BCMCLK), caracterizado porque - la primera derivación de circuito para la primera señal de reloj se forma con un primer Flip-Flop (FF01), un segundo Flip-Flop (FF02), y una primera puerta-Y (AND01), un tercer Flip-Flop (FF03), y una segunda puerta-Y (AND02), - la segunda derivación de circuito para la segunda señal de reloj se forma con un undécimo Flip - Flop (FF11), un duodécimo Flip-Flop (FF12), una undécima puerta-Y (AND11), un decimotercero Flip-Flop (FF13), y una duodécima puerta-Y (AND12), - la señal de selección de reloj invertida (CLKSEL) es alimentada como una señal de selección (B0CLKSEL) para la primera señal de reloj a la entrada de datos (D) del primer Flip-Flop (FF01) y a la primera entrada de la primera puerta-Y (AND01), - la primera señal de reloj (B0CLK) es alimentada a la entrada de reloj (CLK) del primer Flip-Flop (FF01), a la entrada de reloj (CLK) del segundo Flip-Flop (FF02), a la entrada de reloj inversora del tercer FlipFlop (FF03) y a la primera entrada de la segunda puerta-Y (AND02), - la salida (Q) del primer Flip-Flop (FF01)está conectada con la entrada de datos (D)del segundo Flip-Flop (FF02), - la salida (Q) del segundo Flip-Flop (FF02) está conectada con la segunda entrada de la primera puerta-Y (AND01), - la salida de la primera puerta-Y (AND01) está conectada con la entrada de datos (D)del tercer Flip-Flop (FF03), - el tercer Flip-Flop (FF03) está impulsado en su entrada de reposición (RES) con una señal de alarma (B0-CLKALA) asociada con la primera señal de reloj, - la salida (Q) del tercer Flip-Flop (FF03) está conectada con la segunda entrada de la segunda puerta-Y (AND02), - la señal de selección de reloj (CLKSEL) es alimentada como una señal de selección (B1CLKSEL) para la segunda señal de reloj a la entrada de datos (D) del undécimo Flip-Flop (FF11) y a la primera entrada de la undécima puerta-Y (AND11), - la segunda señal de reloj (B1CLK) es alimentada a la entrada de reloj (CLK) del undécimo Flip-Flop(FF11), a la entrada de reloj (CLK) del duodécimo Flip-Flop (FF12), a la entrada de reloj inversora del decimotercero Flip-Flop (FF13) y a la primera entrada de la duodécima puerta-Y (AND12), - la salida (Q) del undécimo Flip-Flop (FF11) está conectada con la entrada de datos (D) del duodécimo Flip-Flop (FF12), - la salida (Q) del duodécimo Flip-Flop (FF12) está conectada con la segunda entrada de la undécima puerta-Y (AND11), - la salida de la undécima puerta-Y (AND11) está conectada con la entrada de datos (D) del decimotercero Flip-Flop (FF13), - el decimotercero Flip-Flop (FF13) está impulsado en su entrada de reposición (RES) con una señal de alarma (B1-CLKALA) asociada con la segunda señal de reloj (B1-CLK) - la salida (Q) del decimotercero Flip-Flop (FF13) está conectada con la segunda entrada de la duodécima puerta-Y (AND12), - a la primera entrada del miembro de combinación es alimentada la señal emitida en la salida de la segunda puerta-Y (AND02) y a la segunda entrada del miembro de combinación es alimentada la señal emitida en la salida de la duodécima puerta-Y (AND12).
Tipo: Resumen de patente/invención.
Solicitante: SIEMENS AKTIENGESELLSCHAFT.
Nacionalidad solicitante: Alemania.
Dirección: WITTELSBACHERPLATZ 2,80333 MUNCHEN.
Inventor/es: MINZ, MARTIN, ZILLER, GEORG.
Fecha de Publicación: .
Fecha Solicitud PCT: 23 de Septiembre de 1999.
Fecha Concesión Europea: 8 de Enero de 2003.
Clasificación Internacional de Patentes:
- G06F1/08 FISICA. › G06 CALCULO; CONTEO. › G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 1/00 Detalles no cubiertos en los grupos G06F 3/00 - G06F 13/00 y G06F 21/00 (arquitecturas de computadores con programas almacenados de propósito general G06F 15/76). › Generadores de reloj con una frecuencia básica modificable o programable.
- H04J3/06 ELECTRICIDAD. › H04 TECNICA DE LAS COMUNICACIONES ELECTRICAS. › H04J COMUNICACIONES MULTIPLEX (peculiar de la transmisión de información digital H04L 5/00; sistemas para transmitir las señales de televisión simultánea o secuencialmente H04N 7/08; en las centrales H04Q 11/00). › H04J 3/00 Time-division multiplex systems (H04J 14/08 takes precedence). › Disposiciones de sincronización.
Países PCT: Austria, Bélgica, Suiza, Alemania, Dinamarca, España, Francia, Reino Unido, Grecia, Italia, Liechtensein, Luxemburgo, Países Bajos, Suecia, Mónaco, Portugal, Irlanda, Finlandia, Chipre, Oficina Europea de Patentes.
Patentes similares o relacionadas:
Procedimiento, nodo y sistema para detectar una ruta de sincronización de reloj, del 8 de Julio de 2020, de HUAWEI TECHNOLOGIES CO., LTD.: Un procedimiento para la detección de una ruta de sincronización de reloj, en el que el procedimiento comprende: generar , por parte de un primer nodo, un primer mensaje […]
Procedimiento y dispositivo para regular un retardo de reproducción, del 20 de Mayo de 2020, de SAMSUNG ELECTRONICS CO., LTD.: Un procedimiento de ajuste de retardo de reproducción que comprende: ajustar un excedente de retardo de reproducción en base a un valor de diferencia entre […]
Mejora de interoperabilidad entre protocolos de radio de un dispositivo multimodo, del 29 de Abril de 2020, de Nokia Technologies OY: Un dispositivo multirradio caracterizado por que comprende: medios para buscar en una memoria al menos una función de conversión predeterminada, en el […]
Arquitectura de interfaz entre subconjuntos digitales y de radio, del 22 de Abril de 2020, de THALES: Arquitectura de interfaz entre un primer subconjunto de banda base digital, BB y al menos un segundo subconjunto de radiofrecuencia, RF, conectado por medio de un enlace L, la […]
Métodos para sincronizar un ordenador anfitrión con una variedad de dispositivos externos, del 18 de Marzo de 2020, de MEGGITT TRAINING SYSTEMS, INC: Un método para sincronizar un reloj de dispositivo a través de una red de comunicación que comprende: enviar una pluralidad de solicitudes de sincronización a través […]
Método y dispositivo para la red óptica de transporte para soportar un servicio de ethernet flexible, del 13 de Noviembre de 2019, de HUAWEI TECHNOLOGIES CO., LTD.: Un método para soportar un servicio de Ethernet flexible en una red óptica de transporte, que comprende: extraer un servicio de Ethernet flexible […]
Transmisión de una señal de acontecimiento, del 23 de Octubre de 2019, de Siemens Mobility GmbH: Procedimiento para la transmisión de una señal de acontecimiento (E(Ta, Taz)) de un emisor de señal a un receptor de señal , identificando la señal de acontecimiento […]
Red de comunicación ad-hoc y método de comunicación, del 25 de Septiembre de 2019, de Cardo Systems, Ltd: Un método para formar una red de voz ad-hoc móvil (MANET) para operar en un entorno rápidamente cambiante, en el que dicho método comprende: asignar a una pluralidad de […]