Arquitecturas de baja potencia.

Un dispositivo de baja potencia, que comprende:

una ruta de reloj (125) para propagar una señal de reloj,

en el que la ruta de reloj (125) incluye una pluralidad de transistores;

una fuente de reloj (120) configurada para generar la señal de reloj, teniendo la señal de reloj un estado alto correspondiente a un voltaje alto que está por encima de los voltajes umbral de los transistores en la ruta de reloj (125);

una ruta de datos (135) para propagar una señal de datos, en el que la ruta de datos (135) incluye una pluralidad de transistores;

una fuente de datos (130) configurada para generar la señal de datos, teniendo la señal de datos un estado alto correspondiente a un voltaje bajo que está por debajo de los voltajes umbral de los transistores en la ruta de datos (135); y

un flop (150) configurado para recibir la señal de reloj de la ruta de reloj (125), para recibir la señal de datos de la ruta de datos (135), y para bloquear la señal de datos utilizando la señal de reloj;

en el que la señal de reloj tiene una oscilación de voltaje entre el voltaje alto y el voltaje bajo, y en el que los voltajes alto y bajo son los valores de voltaje máximo y mínimo de la señal de reloj, respectivamente.

Tipo: Patente Internacional (Tratado de Cooperación de Patentes). Resumen de patente/invención. Número de Solicitud: PCT/US2014/029721.

Solicitante: QUALCOMM INCORPORATED.

Nacionalidad solicitante: Estados Unidos de América.

Dirección: 5775 MOREHOUSE DRIVE SAN DIEGO, CA 92121 ESTADOS UNIDOS DE AMERICA.

Inventor/es: BRUNOLLI,MICHAEL JOSEPH.

Fecha de Publicación: .

Clasificación Internacional de Patentes:

  • H03K3/012 SECCION H — ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03K TECNICA DE IMPULSO (medida de las características de los impulsos G01R; modulación de oscilaciones sinusoidales por impulsos H03C; transmisión de información digital, H04L; circuitos discriminadores de detección de diferencia de fase entre dos señales de conteo o integración de ciclos de oscilación H03D 3/04; control automático, arranque, sincronización o estabilización de generadores de oscilaciones o de impulsos electrónicos donde el tipo de generador es irrelevante o esta sin especificar H03L; arranque, sincronización o estabilización de generadores cuando el tipo de generadores es indiferente o no especificado H03L; codificación, decodificación o conversión de código, en general H03M). › H03K 3/00 Circuitos para la generación de impulsos eléctricos; Circuitos monoestables, biestables o multiestables (H03K 4/00 tiene prioridad; para generadores de funciones digitales en ordenadores G06F 1/02). › Modificaciones del generador para mejorar el tiempo de respuesta o para reducir el consumo de energía.
  • H03K3/037 H03K 3/00 […] › Circuitos biestables.
  • H03K3/356 H03K 3/00 […] › Circuitos biestables.

PDF original: ES-2706477_T3.pdf

 

Patentes similares o relacionadas:

Ajuste a escala adaptativo de voltaje, del 18 de Abril de 2018, de QUALCOMM INCORPORATED: Un procedimiento para establecer un nivel de voltaje asociado a cada una de una o más frecuencias operativas, comprendiendo el procedimiento: aprender adaptativamente […]

CONVERTIDOR CAPACIDAD-FRECUENCIA CON LA CAPACIDAD VARIABLE COMO FUENTE DE ALIMENTACION DEL OSCILADOR, del 1 de Junio de 2010, de FARSENS, S.L: Convertidor capacidad-frecuencia con la capacidad variable como fuente de alimentación del oscilador, comprendiendo un dispositivo de capacidad variable , el […]

DISPOSICION DE CIRCUITO Y PROCEDIMIENTO PARA EL CONTROL DE UNA CARGA., del 16 de Abril de 2006, de ALCOA FUJIKURA GESELLSCHAFT MIT BESCHRANKTER HAFTUNG: Circuito de control para el accionamiento controlado en potencia de una carga , que comprende un conmutador semiconductor activo en un […]

DISPOSITIVO DE TRANSISTORES PARA UN SISTEMA DE CIRCUITOS APTOS PARA EFECTUAR OPERACIONES LÓGICAS, del 16 de Mayo de 1961, de PHILIPS'GLOEILAMPENFABRIEKEN , N. V.: Dispositivo de transistores para un sistema de circuitos aptos para efectuar operaciones lógicas que tiene un transistor, medios para suministrar impulsos de control […]

Establecimiento de llamada de telecomunicación de medios mixtos, del 18 de Marzo de 2016, de 3G Licensing S.A: Estación móvil apta para videotelefonía en respuesta a una interrupción de una llamada en curso de telecomunicaciones de medios mixtos, comprendiendo […]

PROCEDIMIENTO PARA LA CONMUTACION DE TENSIONES ELEVADAS SOBRE UN CHIP SEMICONDUCTOR., del 1 de Julio de 2004, de SIEMENS AKTIENGESELLSCHAFT: PARA CONMUTAR ALTAS TENSIONES POSITIVAS O NEGATIVAS EN UNA CONEXION DE SALIDA (A) DE UN CIRCUITO, ES PRECISO DISPONER EN SERIE UN PRIMER TRANSISTOR […]

FAMILIA DE CIRCUITOS LOGICOS PARALELOS DE ENTRADA LOGICA COMPLEMENTARIA (CLIP)., del 16 de Noviembre de 1995, de THUNDERBIRD TECHNOLOGIES, INC.: UNA FAMILIA DE CIRCUITOS LOGICOS PARALELOS DE ENTRADA LOGICA COMPLEMENTARIA (CLIP), DE BAJA CAPACITANCIA Y ALTA VELOCIDAD QUE INCLUYE UNA […]

CIRCUITOS INVERSORES CMOS., del 16 de Abril de 1993, de ADVANCED MICRO DEVICES INC.: UN CIRCUITO INVERSOR CMOS QUE ELIMINA LA BAJADA DEL NIVEL DE ALTO VOLTAJE PROCEDENTE DE UN BUS DE DATOS DE PRECARGA/DESCARGA ORIGINADO POR UN EFECTO […]

Otras patentes de QUALCOMM INCORPORATED