Bus global de sensores.

Un procedimiento realizado en una interfaz de comunicación de datos,

que comprende:

transmitir (1500) un primer comando a una pluralidad de dispositivos acoplados a un bus en serie mientras el bus en serie se hace funcionar en un primer modo de funcionamiento, en el que el primer comando se transmite de acuerdo con un primer protocolo para hacer que el bus en serie se haga funcionar en un segundo modo de funcionamiento;

comunicarse (1504) con un primer dispositivo de la pluralidad de dispositivos de acuerdo con un segundo protocolo mientras el bus en serie se hace funcionar en el segundo modo de funcionamiento; y

transmitir (1506) un segundo comando a la pluralidad de dispositivos de acuerdo con el primer protocolo para terminar el segundo modo de funcionamiento,

en el que la comunicación con el primer dispositivo incluye:

codificar datos en una secuencia de símbolos donde la información del reloj se codifica en transiciones entre pares consecutivos de símbolos en la secuencia de símbolos;

insertar un símbolo adicional entre dos símbolos en la secuencia de símbolos cuando la transmisión de los dos símbolos sin el símbolo adicional ocasionaría una condición de señalización no deseada en el bus en serie, y la transmisión de los dos símbolos con el símbolo adicional evitaría la condición de señalización no deseada activada el bus en serie y

transmitir la secuencia de símbolos en el bus en serie; y

en el que un segundo dispositivo ignora las comunicaciones en el bus en serie mientras que el bus en serie se hace funcionar en el segundo modo de funcionamiento cuando se inserta el símbolo adicional entre los dos símbolos.

Tipo: Patente Internacional (Tratado de Cooperación de Patentes). Resumen de patente/invención. Número de Solicitud: PCT/US2015/027479.

Solicitante: QUALCOMM INCORPORATED.

Nacionalidad solicitante: Estados Unidos de América.

Dirección: 5775 MOREHOUSE DRIVE SAN DIEGO, CA 92121-1714 ESTADOS UNIDOS DE AMERICA.

Inventor/es: WIETFELDT,RICHARD DOMINIC, PITIGOI-ARON,RADU, HOFFMAN,DOUGLAS WAYNE.

Fecha de Publicación: .

Clasificación Internacional de Patentes:

  • G06F13/42 SECCION G — FISICA.G06 COMPUTO; CALCULO; CONTEO.G06F TRATAMIENTO DE DATOS DIGITALES ELECTRICOS (computadores en los que una parte del cálculo se efectúa hidráulica o neumáticamente G06D, ópticamente G06E; sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 13/00 Interconexión o transferencia de información u otras señales entre memorias, dispositivos de entrada/salida o unidades de tratamiento (circuitos de interfaz para dispositivos de entrada/salida específicos G06F 3/00; sistemas multiprocesadores G06F 15/16). › Protocolo de transferencia para bus, p. ej. interbloqueo; Sincronización.

PDF original: ES-2694554_T3.pdf

 

  • Fb
  • Twitter
  • G+
  • 📞

Patentes similares o relacionadas:

Módulo de control para gestión de múltiples recursos de señales mixtas, del 18 de Diciembre de 2018, de INESC TEC - Instituto de Engenharia de Sistemas e Computadores, Tecnologia e Ciencia: Un módulo, designado por la presente como Configuración, Captura, Proceso y Exploración, definido posteriormente como módulo de SCPS, que […]

GPIO virtual híbrida, del 12 de Diciembre de 2018, de QUALCOMM INCORPORATED: Un circuito integrado que comprende: un primer procesador ; una pluralidad de registros de señales de mensajería , en donde el primer procesador está […]

Sistema informático, método para acceder a un terminal de interconexión de componentes periféricos exprés y equipo, del 26 de Octubre de 2018, de HUAWEI TECHNOLOGIES CO., LTD.: Un proxy de acceso, en donde el proxy de acceso se aplica a un sistema informático, el sistema informático comprende un procesador y un bus de interconexión […]

Dispositivo periférico, dispositivo anfitrión y método de procesamiento, del 1 de Octubre de 2018, de SONY CORPORATION: Un dispositivo periférico que comprende: un enchufe macho que tiene múltiples terminales y configurado para insertarse, de forma extraíble, en […]

Método para intercambiar controles a través de un disco USB y dispositivos relativos que permiten la implementación del mismo, del 21 de Marzo de 2018, de HERMES-COMM S.R.L.S: Sistema en tiempo real para la memorización bidireccional y transmisión de los controles y datos para un procesador en el proceso de E/S, con periféricos serie […]

SISTEMA INHIBIDOR DE ATAQUES HARDWARE EN UN BUS I2C, MODULO ESCLAVO Y RED QUE LO COMPRENDE, del 30 de Noviembre de 2017, de UNIVERSIDAD DE HUELVA: Un sistema inhibidor de ataques hardware para un módulo esclavo en un buses I2C que incluye detector para detectar el inicio de comunicación […]

Vehículo ferroviario con al menos un dispositivo de seguridad según una norma nacional y con un dispositivo para vehículos de tipo etcs, y procedimiento para operar el vehículo ferroviario, del 15 de Noviembre de 2017, de SIEMENS AKTIENGESELLSCHAFT: Vehículo ferroviario con por lo menos un dispositivo de protección de trenes de acuerdo con una norma nacional y un dispositivo para vehículos de tipo ETCS con una […]

ESTRUCTURA DE BUS ESCALABLE, del 9 de Enero de 2012, de QUALCOMM INCORPORATED: Un procedimiento de comunicación entre un componente emisor y un componente receptor por medio de un bus , comprendiendo el bus canales primero (108, […]