INSTALACION PARA LA SUPERVISION DE LAS FUNCIONES DE UNIDADES DE SINCRONIZACION EXTERNAS EN UN SISTEMA DE ORDENADORES MULTIPLES.

TAN PRONTO COMO LOS ORDENADORES (MCA, MCB, MCC) EN UN SISTEMA DE 2 O 3 ORDENADORES ALCANZAN UN PUNTO DE SINCRONIZACION EN SU DESARROLLO DEL PROGRAMA,

INTERRUMPEN SU DESARROLLO DEL PROGRAMA Y TRANSMITEN A LOS ORDENADORES SOCIOS SEÑALES DE DISPONIBILIDAD PARA LA SINCRONIZACION (SYA, SYB, SYC). EL DESARROLLO DEL PROGRAMA SE CONTINUA EN TODOS LOS ORDENADORES AL MISMO TIEMPO SI HAY SEÑALES DE DISPONIBILIDAD PARA LA SINCRONIZACION PROCEDENTES DE TODOS LOS TRES ORDENADORES EN LAS UNIDADES DE SINCRONIZACION (BGA, BGB, BGC) ASIGNADAS A ESOS COMPUTADORES. SI UNA SEÑAL DE DISPONIBILIDAD PARA LA SINCRONIZACION (POR EJEMPLO, SYA) ES PERDIDA, ESTO ES RECONOCIDO POR UN MONITOR DE TIEMPO (ZUA3) DE LA UNIDAD DE SINCRONIZACION (MCA) ASIGNADA AL ORDENADOR FUERA DE SINCRONIZACION (MCA), EL CUAL, DESPUES DE UN TIEMPO PREFIJADO, INTERRUMPE EL ACCESO DEL ORDENADOR (MCA) A LA PERIFERIA PERTINENTE DE SEGURIDAD Y TRANSMITE SEÑALES DE DISPONIBILIDAD PARA LA SEUDO-SINCRONIZACION (SYA) A LOS OTROS ORDENADORES (MCB, MCC) QUE DE MODO PERMANENTE SIMULAN LA CAPACIDAD DE SINCRONIZACION DEL ORDENADOR FUERA DE ACCION (MCA). EL SISTEMA DE ORDENADORES CONTINUA ENTONCES TRABAJANDO EN EL MODO 2 DE 2. SI EL MONITOR DE TIEMPO (ZUA3) FALLA, ENTRAN EN ACCION EN TODAS LAS UNIDADES DE SINCRONIZACION OTROS MONITORES DE TIEMPO (ZUA1, ZUA2; ZUB1,ZUB2; ZUC1,ZUC2) AJUSTADOS A TIEMPOS DE RETARDO MAS LARGOS, QUE DESCONECTAN EL SISTEMA DE ORDENADORES.

Tipo: Resumen de patente/invención.

Solicitante: SIEMENS AKTIENGESELLSCHAFT.

Nacionalidad solicitante: Alemania.

Dirección: WITTELSBACHERPLATZ 2,D-80333 MUNCHEN.

Inventor/es: GRONEMEYER, MICHAEL.

Fecha de Publicación: .

Fecha Solicitud PCT: 3 de Junio de 1991.

Fecha Concesión Europea: 22 de Febrero de 1995.

Clasificación Internacional de Patentes:

  • G06F11/16 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 11/00 Detección de errores; Corrección de errores; Monitorización (detección, corrección o monitorización de errores en el almacenamiento de información basado en el movimiento relativo entre el soporte de registro y el transductor G11B 20/18; monitorización, es decir, supervisión del progreso del registro o reproducción G11B 27/36; en memorias estáticas G11C 29/00). › Detección o corrección de errores en un dato por redundancia en el hardware.

Países PCT: Austria, Bélgica, Suiza, Alemania, Dinamarca, España, Francia, Reino Unido, Italia, Liechtensein, Luxemburgo, Países Bajos, Suecia, Finlandia, Oficina Europea de Patentes, Estados Unidos de América.

Patentes similares o relacionadas:

Imagen de 'Transmisión de datos entre unidades computacionales mediante…'Transmisión de datos entre unidades computacionales mediante tecnología de señales seguras, del 27 de Mayo de 2020, de Siemens Mobility GmbH: Módulo de entrada y salida para enviar y recibir datos a través de una línea de datos , caracterizado por las siguientes características: - una máquina […]

Procedimiento de parada de emergencia y sistema de seguridad asociado, del 20 de Mayo de 2020, de CLEARSY: Procedimiento de parada de emergencia de un elemento de seguridad de un conjunto de seguridad , comprendiendo el conjunto de seguridad […]

Actualización de software de componentes no críticos en sistemas distribuidos críticos para la seguridad dual, del 13 de Mayo de 2020, de Siemens Mobility GmbH: Procedimiento para el funcionamiento de un sistema crítico para la seguridad con al menos un primer dispositivo de datos con un software aprobado y relevante […]

Sistemas críticos de seguridad ferroviaria con redundancia de tareas y capacidad de comunicaciones asimétricas, del 22 de Enero de 2020, de Siemens Mobility, Inc: Sistema de control para un sistema de aplicación crítico de seguridad ferroviaria, que comprende: al menos un controlador, que comprende un procesador […]

Circuito integrado digital protegido contra errores transitorios, del 9 de Octubre de 2019, de THALES: Circuito integrado digital que comprende un conjunto lógico que comprende un bloque lógico funcional, una unidad lógica de detección […]

Circuito de generación de reloj y procedimiento de generación de la señal de reloj, del 12 de Junio de 2019, de HUAWEI TECHNOLOGIES CO., LTD.: Un circuito de generación de reloj , que comprende una primera fuente de reloj , una segunda fuente de reloj y un circuito de puerta lógica , […]

Sistema informático de seguridad de tipo relevante, del 7 de Mayo de 2019, de Siemens Mobility GmbH: Sistema informático de seguridad de tipo relevante, particularmente un sistema de seguridad ferroviario, con al menos dos canales hardware (A; B), en donde los […]

Método, ordenador y aparato para migrar datos de memoria, del 6 de Marzo de 2019, de HUAWEI TECHNOLOGIES CO., LTD.: Un ordenador, que comprende: un procesador ; un sistema básico de entrada/salida ; una memoria principal , configurada para cargar […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .