CIP-2021 : G06F 13/32 : utilizando la combinación de interrupción y de transferencia por ráfaga.

CIP-2021GG06G06FG06F 13/00G06F 13/32[3] › utilizando la combinación de interrupción y de transferencia por ráfaga.

G FISICA.

G06 CALCULO; CONTEO.

G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N).

G06F 13/00 Interconexión o transferencia de información u otras señales entre memorias, dispositivos de entrada/salida o unidades de procesamiento (circuitos de interfaz para dispositivos de entrada/salida específicos G06F 3/00; sistemas multiprocesadores G06F 15/16).

G06F 13/32 · · · utilizando la combinación de interrupción y de transferencia por ráfaga.

CIP2021: Invenciones publicadas en esta sección.

Dispositivo informático y método para escribir/leer datos para el dispositivo informático.

(11/09/2019) Un dispositivo informático , que comprende una unidad de procesamiento central, CPU , y un controlador en la nube , en donde el controlador en la nube comprende un módulo de cola de transmisión , un módulo de cola de respuesta , una interfaz de doble tasa de datos, DDR, , y una interfaz de red , la interfaz de DDR se configura para conectar la CPU al controlador en la nube , y la interfaz de red se configura para conectar el controlador en la nube a un dispositivo informático; la CPU está configurada para: después de generar una solicitud para realizar una operación de lectura/escritura en el dispositivo de red , convertir la solicitud de operación de lectura/escritura en un comando de control, y escribir el comando de control en el módulo de cola de…

SISTEMA DE PROCESADORES MULTIPLES CON ELEMENTO DE OBSERVACION.

(16/11/2006). Ver ilustración. Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: TUPPA, WALTER.

Sistema de procesadores múltiples, que comprende elementos de memoria (M1, M2, ... Mn), unidades de entrada 7 salida (I/O) y un sistema de bus central (CB), y en el que las unidades de entrada y salida acceden a través del sistema de bus central a los elementos de memoria, y en el que está previsto un elemento de observación del bus (BS), y en el que el elemento de observación del bus (BS), durante un acceso de escritura / lectura de una unidad de entrada / salida a un elemento de la memoria a través del sistema de bus central supervisa y evalúa las direcciones de la memoria generadas por la unidad de entrada y salida, caracterizado porque con la ayuda de estas direcciones se generan interrupciones (IRQ1, IRQ2, ..., IRQn) en procesadores individuales, y porque las unidades de entrada y salida acceden por medio de Direct Memory Access a los elementos de memoria.

UN APARATO CONTROLADOR DE ENTRADA-SALIDA PARA TRANSFERIR DATOS ENTRE UN ORDENADOR CENTRAL Y UNA O MAS UNIDADES DE ENTRADA-SALIDA.

(16/01/1980). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

Un aparato controlador de entrada/salida para transferir datos entre un ordenador central y una o más unidades de entrada/salida, y que comprende un primer registro de datos para enviar datos al ordenador central y recibir datos del mismo, un segundo registro de datos para enviar datos a una unidad de entrada salida y recibir datos de la misma, una línea general de transferencia de datos de alta velocidad que proporciona una conexión directa de transferencia de datos entre el primer y segundo registro de datos, un primer circuito indicador bi estable para proporcionar una indicación del estado lleno-vacío, del primer registro de datos, un segundo circuito indicador bi estable para proporcionar una indicación del estado lleno-vacío del primer registro de datos, un segundo circuito indicador bi estable para proporcionar una indicación del estado lleno-vacío del segundo registro de datos.

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .