CIP-2021 : G06G 7/60 : para seres vivos, p. ej. su sistema nervioso.
CIP-2021 › G › G06 › G06G › G06G 7/00 › G06G 7/60[2] › para seres vivos, p. ej. su sistema nervioso.
G FISICA.
G06 CALCULO; CONTEO.
G06G COMPUTADORES ANALOGICOS (dispositivos de cálculo óptico analógico G06E 3/00; sistemas de computadores basados en modelos de cálculo específicos G06N).
G06G 7/00 Dispositivos en los que la operación de cálculo es efectuada haciendo variar valores eléctricos o magnéticos (redes neuronales para el tratamiento de datos de imagen G06T; análisis o síntesis de la voz G10L).
G06G 7/60 · · para seres vivos, p. ej. su sistema nervioso.
CIP2021: Invenciones publicadas en esta sección.
Punta de facoemulsificación equilibrada.
(13/04/2016) Punta de facoemulsificación, que comprende
- un vástago por lo menos parcialmente recto;
- una parte de borde de corte en el extremo distal del vástago, en la que la parte de borde de corte comprende por lo menos una primera y segunda curvatura y un punto de extremo distal ;
- estando la punta configurada para hacerse vibrar en torsión por ultrasonidos cuando se utiliza con una pieza de mano de facoemulsificación, que comprende un mecanismo de accionamiento ultrasónico, mediante lo cual la vibración torsional ultrasónica de la punta da como resultado por lo menos dos movimientos, que comprenden:
- un desplazamiento lateral de la punta perpendicular a un eje colineal con una parte de vástago recta y perpendicular a un eje de una curvatura de la punta;
- un ángulo de torsión a lo largo del eje colineal con una parte…
SUPERORDENADOR Y MAQUINA UNIVERSAL DE RED NEURAL CELULAR.
(16/11/2001) ESTA INVENCION SE DIVIDE EN 3 PARTES. EN LA PARTE 1 SE PRESENTA UNA ARQUITECTURA DE RED NEURAL CELULAR O DE PASTILLA UNIVERSAL DE CNN CON PROGRAMAS ANALOGICOS ALMACENADOS Y PLANTILLAS DE MULTIPLEXACION TEMPORAL. SE PUEDEN SUSTITUIR CIENTOS DE PASTILLAS DE CNN DEDICADAS POR UNA SOLA PASTILLA VLSI DE TIEMPO REAL, PROGRAMABLE . CADA PASTILLA INCLUYE UNA UNIDAD DE PROGRAMACION ANALOGICA GLOBAL O GAPU . CADA PASTILLA INCLUYE TAMBIEN UNA REJILLA DE CELDAS MEJORADAS , EN DONDE CADA UNA DE TALES CELDAS INCLUYE UNIDADES LOCALES PARA: LAS FUNCIONES DE MEMORIA , LOGICAS , COMUNICACIONES Y CONTROL Y SALIDA. EN LA PARTE 2 SE PRESENTA UN SOLO METODO NO OPTICO SIN…
TRANSISTOR INECUACIONAL O PSEUDONEURONAL.
(01/04/1999). Ver ilustración. Solicitante/s: MENDEZ-VIGO BARAZONA,JAVIER. Inventor/es: MENDEZ-VIGO BARAZONA, JAVIER.
TRANSISTOR INECUACIONAL O PSEUDONEURONAL, CONSTITUIDO POR UN CUERPO DE PLANTA Y ESTRUCTURA ALARGADA, SOBRE EL CUAL SE MONTA UN CHIP , DE FINOS HILOS CONECTADOS ENTRE SI FORMANDO UN PAQUETE , LOS CUALES FORMAN UNA BASE DE CONEXIONES PROLONGADAS HASTA LAS PATILLAS . LOS ELEMENTOS INTERNOS SON EL CHIP DE MEMORIA Y EL CHIP DE ENTRADA Y SALIDA DE DATOS . LOS ELEMENTOS EXTERNOS SON LA FUENTE DE ALIMENTACION , UNA PUERTA LOGICA Y UN DRENADOR REGULADOR , ENCARGADOS DE LAS ENTRADAS Y SALIDAS DEL PROCESO. EL PROCESO ES REALIZADO POR LA COMBINACION DE LOS FLUJOS O ENTRADAS DE DATOS , Y , DE LOS CUALES FLUYEN PORTADORES DE CORRIENTE HACIA EL EMISOR , DESDE DONDE SON PROYECTADOS LOS DATOS HASTA EL COLECTOR , AUNQUE SIEMPRE ENTRE AMBOS COMO EJE SEMICONDUCTOR LA BASE EMISOR REGULADORA DEL PROCESO. SIMULANDO UNA O MAS PUERTAS LOGICAS CON UN UNICO TRANSISTOR, POR LAS ENTRADAS DE DOS O MAS DATOS EN UN UNICO TRANSISTOR.
APARATO DE INFERENCIA POR APROXIMACION.
(16/03/1996). Solicitante/s: OMRON TATEISI ELECTRONICS CO.. Inventor/es: TSUTSUMI, YASUHIRO OMRON TATEISI ELECTRONICS CO., NISHIMURA, JUNICHI OMRON TATEISI ELECTRONICS CO.
SISTEMA DE INFERENCIA POR APROXIMACION QUE DISPONE DE DIVERSAS SECCIONES DE INFERENCIA Y UNA SECCION DE DECISION PARA PROCESAR INTEGRALMENTE LAS SALIDAS DE LAS SECCIONES DE INFERENCIA. PARA QUE LAS SECCIONES DE INFERENCIA PUEDAN COMPARTIR LOS CIRCUITOS DE LA FUNCION DE PERTENENCIA Y LOS CIRCUITOS DEL GENERADOR DE LA FUNCION DE PERTENENCIA, ESTOS CIRCUITOS ESTAN DISPUESTOS EN FORMA DE MATRIZ EN UNA POSICION EXTERNA RESPECTO A LAS SECCIONES DE INFERENCIA, QUE UTILIZAN SELECTIVAMENTE LAS SALIDAS DE LAS MATRICES DE CIRCUITOS DE LA FUNCION DE PERTENENCIA Y LA MATRIZ DE CIRCUITOS DEL GENERADOR DE LA FUNCION DE PERTENENCIA.
RED DE OPTIMIZACION PARA LA DESCOMPOSICION DE SEÑALES.
(16/12/1993). Solicitante/s: AMERICAN TELEPHONE AND TELEGRAPH COMPANY. Inventor/es: HOPFIELD, JOHN JOSEPH, TANK, DAVID WILLIAM.
RED ELECTRICA QUE CONSTA DE AMPLIFICADORES ANALOGICOS CON UNA MATRIZ DE INTERCONEXION DE RESISTENCIA QUE CONECTA LA SALIDA DE CADA AMPLIFICADOR CON LA ENTRADA DE TODOS LOS DEMAS AMPLIFICADORES. LAS CONEXIONES INCORPORADAS EN LA MATRIZ SE CONSIGUEN CON CONDUCTANCIAS CUYOS VALORES SE COMPUTAN DE ACUERDO CON EL CONJUNTO DE FUNCIONES DE DESCOMPOSICION PARA EL CUAL SE BUSCA LA SOLUCION. ADEMAS DE LA ESPECIFICADA CONECTIVIDAD, UNA SEGUNDA MATRIZ CONECTA VOLTAJES APLICADOS EXTERIORMENTE A LAS ENTRADAS DE LOS AMPLIFICADORES POR MEDIO DE RESISTORES CUYOS VALORES TAMBIEN SE COMPUTAN DE ACUERDO CON EL CONJUNTO DE FUNCIONES DE DESCOMPOSICION PARA EL CUAL SE BUSCA LA SOLUCION. MAS AUN, Y DE ACUERDO CON OTRO ASPECTO DEL INVENTO, SE INCLUYEN MEDIOS PARA VARIAR LOS AUMENTOS DEL AMPLIFICADOR DESDE UN VALOR BAJO INICIAL A UN VALOR ALTO FINAL EN EL PROCESO DE BUSQUEDA DE UNA SOLUCION A UN PROBLEMA APLICADO.
RED DE COMPUTACION PARALELA PARA REDUCIR EL GRADO ALGEBRAICO DE UNA FUNCION OBJETIVA.
(16/12/1993). Solicitante/s: AMERICAN TELEPHONE AND TELEGRAPH COMPANY. Inventor/es: DENKER, JOHN STEWART, HOWARD, RICHARD EDWIN, JACKEL, LAWRENCE DAVID.
UNA RED ANALOGA ALTAMENTE INTERCONECTADA SE CONSTRUYE CON INTERNEURONAS QUE CONSIDERAN LOS TERMINOS DE UNA FUNCION DE ORDEN MAYOR QUE 2. LA RED COMPRENDE AMPLIFICADORES ANALOGICOS QUE ESTAN CONECTADOS CON UNA MATRIZ DE INTERCONEXION RESISTIVA , LA CUAL CONECTA CADA SALIDA DE AMPLIFICADOR A LA ENTRADA DE TODOS LOS DEMAS AMPLIFICADORES. LAS CONEXIONES INCORPORADAS EN LA MATRIZ SE LLEVAN A CABO MEDIANTE CONDUCTANCIAS CUYOS VALORES SE COMPUTAN DE ACUERDO CON EL CONJUNTO DE LAS RESTRICCIONES DEL PROBLEMA, MIENTRAS LAS VARIABLES DE COSTE DEL PROBLEMA QUE TIENEN QUE SER MINIMIZADAS SE INCORPORAN A LAS SEÑALES DE ENTRADA.
RED DE COMPUTACION ALTAMENTE PARALELA CON VELOCIDAD DE RESPUESTA NORMALIZADA.
(16/12/1993). Solicitante/s: AMERICAN TELEPHONE AND TELEGRAPH COMPANY. Inventor/es: DENKER, JOHN STEWART.
EN REDES COMPUTACIONALES ALTAMENTE PARALELAS SE OBTIENEN SUPERIORES RENDIMIENTOS ECUALIZANDO LAS CONSTANTES DE TIEMPO DE LOS AMPLIFICADORES. DE ACUERDO CON UN ASPECTO DEL INVENTO, UN DISPOSITIVO DE RETROALIMENTACION SE EMPLEA DONDE ANTES ESTABA LA RESISTENCIA (FIG. 2, 22) ENTRE LA ENTRADA DE CADA AMPLIFICADOR I Y TIERRA; Y EL CONDENSADOR ENTRE LA ENTRADA DE CADA AMPLIFICADOR Y TIERRA ESTAN EN CAMBIO CONECTADOS EN PARALELO ENTRE LA ENTRADA DE CADA AMPLIFICADOR Y SU SALIDA CORRESPONDIENTE. DE ACUERDO CON OTRO ASPECTO DEL INVENTO UN DISPOSITIVO DE IMPEDANCIA AJUSTADA (FIG. 3) SE EMPLEA DONDE, POR EJEMPLO, UNA CORRIENTE CERO CON UNA CONDUCTANCIA DISTINTA DE CERO TIENE LUGAR MEDIANTE EL EMPLEO DE CONDUCTANCIAS DE IGUAL VALOR T+IJ Y T-IJ.