CIP-2021 : H03K 19/23 : Circuitos de mayoría o de minoría, es decir, que dan una señal de salida cuando el estado es el de la mayoría o minoría de las señales de entrada.
CIP-2021 › H › H03 › H03K › H03K 19/00 › H03K 19/23[2] › Circuitos de mayoría o de minoría, es decir, que dan una señal de salida cuando el estado es el de la mayoría o minoría de las señales de entrada.
H ELECTRICIDAD.
H03 CIRCUITOS ELECTRONICOS BASICOS.
H03K TECNICA DE IMPULSO (medida de las características de los impulsos G01R; modulación de oscilaciones sinusoidales por impulsos H03C; transmisión de información digital, H04L; circuitos discriminadores de detección de diferencia de fase entre dos señales de conteo o integración de ciclos de oscilación H03D 3/04; control automático, arranque, sincronización o estabilización de generadores de oscilaciones o de impulsos electrónicos donde el tipo de generador es irrelevante o esta sin especificar H03L; codificación, decodificación o conversión de código, en general H03M).
H03K 19/00 Circuitos lógicos, es decir, teniendo al menos dos entradas que actúan sobre una salida (circuitos para sistemas de computadores que utilizan la lógica difusa G06N 7/02 ); Circuitos de inversión.
H03K 19/23 · · Circuitos de mayoría o de minoría, es decir, que dan una señal de salida cuando el estado es el de la mayoría o minoría de las señales de entrada.
CIP2021: Invenciones publicadas en esta sección.
METODO PARA EVITAR ERRORES LATENTES EN UNA RED LOGICA PARA SELECCION MAYORITARIA DE SEÑALES BINARIAS.
(16/08/1994). Solicitante/s: TELEFONAKTIEBOLAGET L M ERICSSON. Inventor/es: HAULIN, TORD, LENNART.
UN METODO PARA EVITAR ERRORES LATENTES EN UNA RED LOGICA PARA SELECCION MAYORITARIA DE SEÑALES BINARIAS EN UN SISTEMA TRIPLICADO. LOS ERRORES QUE SE PRODUCEN, PROCEDENTES DE ERRORES O FALLOS EN UNO DE DOS O MAS TRANSISTORES CONECTADOS EN PARALELO, DE UNO O MAS DISPOSITIVOS LOGICOS SEPARADOS INCLUIDOS EN LA RED LOGICA, SE EVITAN MEDIANTE LA CONMUTACION REPETIDAMENTE DE CADA UNO DE LOS DISPOSITIVOS LOGICOS SEPARADOS, EN UNA FORMA TAL QUE LOS TRANSISTORES QUE ESTABAN CONECTADOS EN PARAELELO, QUEDAN CONVERTIDOS EN SERIE, Y VICEVERSA. DE RESULTAS DE ELLO, ESTOS DISPOSITIVOS EJECUTARAN OPERACIONES LOGICA ALTERNATIVAMENTE QUE SON DE CORRESPONDENCIA DOBLE ENTRE SI, POR EJEMPLO OPERACIONES NAND 66) EN AMBOS CASOS. ASI, EN LA PRACTICA, LA SELECCION MAYORITARIA SE EJECUTARA ALTERNATIVAMENTE CON DOS REDES LOGICAS MUTUAMENTE DIFERENTES, QUE SON DE CORRESPONDENCIA DOBLE ENTRE SI.