Dominios de potencia controlados por hardware con potencia automática a petición.
Un sistema (20) de hardware que comprende:
una pluralidad de bloques (22) de hardware que comprenden,
cada uno, uno o más componentes de hardware;
un controlador (28) de potencia de hardware configurado para controlar una pluralidad de dominios (24) de potencia del sistema (20) de hardware, comprendiendo la pluralidad de dominios (24) de potencia dominios (24) de potencia de la pluralidad de bloques (22) de hardware; y
una interfaz (26) de hardware, en la que la interfaz de hardware es un bus de anillo, acoplada comunicativamente con cada bloque de la pluralidad de bloques (22) de hardware a través de una correspondiente toma (30) de entrada y salida y configurada para:
- recibir al menos un mensaje para un primer bloque de hardware de la pluralidad de bloques (22) de hardware;
- almacenar el al menos un mensaje;
- en respuesta a la recepción del al menos un mensaje para el primer bloque (22) de hardware, activar una solicitud de potencia desde la interfaz (26) de hardware al controlador (28) de potencia de hardware mediante la afirmación de una señal lógica correspondiente, para solicitar por ello que se encienda el dominio de potencia del primer bloque (22) de hardware;
- recibir una indicación desde el primer bloque (22) de hardware de que el bloque (22) de hardware está listo para aceptar mensajes desde la interfaz (26) de hardware; y
- proporcionar el al menos un mensaje al primer bloque (22) de hardware en respuesta a recibir la indicación del primer bloque (22) de hardware de que el primer bloque (22) de hardware está listo para aceptar mensajes desde la interfaz (26) de hardware;
en el que cada uno de la pluralidad de bloques (22) de hardware está configurado para activar un indicador de aceptación de mensajes a la interfaz de hardware con anterioridad a recibir mensajes desde la interfaz (26) de hardware.
Tipo: Patente Internacional (Tratado de Cooperación de Patentes). Resumen de patente/invención. Número de Solicitud: PCT/EP2015/070964.
Solicitante: TELEFONAKTIEBOLAGET LM ERICSSON (PUBL).
Nacionalidad solicitante: Suecia.
Dirección: 164 83 STOCKHOLM SUECIA.
Inventor/es: MALMBERG,MAGNUS, ARVIDSSON,ALBERTH.
Fecha de Publicación: .
Clasificación Internacional de Patentes:
- G06F1/32 FISICA. › G06 CALCULO; CONTEO. › G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 1/00 Detalles no cubiertos en los grupos G06F 3/00 - G06F 13/00 y G06F 21/00 (arquitecturas de computadores con programas almacenados de propósito general G06F 15/76). › Medios destinados a economizar energía.
- G06F15/78 G06F […] › G06F 15/00 Computadores digitales en general (detalles G06F 1/00 - G06F 13/00 ); Equipo de procesamiento de datos en general. › que comprenden una sola unidad central.
PDF original: ES-2755399_T3.pdf
Patentes similares o relacionadas:
Red y método para sistemas informáticos escalables accionados por eventos, del 8 de Julio de 2020, de UNIVERSITAT ZURICH: Una red que comprende una pluralidad de circuitos de núcleo interconectados , en la que cada circuito de núcleo comprende: - una matriz […]
Procedimiento de diseño de una arquitectura reconfigurable de tratamiento de un conjunto de operaciones multinivel de seguridad, del 8 de Enero de 2020, de THALES: Procedimiento de diseño de una arquitectura de tratamiento de un conjunto de operaciones efectuadas sobre datos, en el que algunos datos requieren un nivel […]
Canalización de recursos de cálculo en unidad de procesamiento de gráficos de propósito general, del 24 de Julio de 2019, de QUALCOMM INCORPORATED: Una unidad de procesamiento de gráficos de propósito general, GPGPU, que comprende: una pluralidad de unidades de procesamiento en paralelo […]
Configuración de modo arquitectónico en un sistema informático, del 27 de Febrero de 2019, de INTERNATIONAL BUSINESS MACHINES CORPORATION: Un método para reconfigurar un entorno informático, dicho método que comprende: determinar, mediante un procesador, que un indicador de instalación de facilidad […]
Sistema y procedimiento para proporcionar una canalización de gráficos mejorada, del 3 de Enero de 2018, de Microsoft Technology Licensing, LLC: Un procedimiento de procesamiento de datos, que comprende: programar un elemento (184'-1a1, 184'-1a2, 184'-1a3, 184'-1a4) de núcleo común de una unidad (184') de […]
Procedimiento para proporcionar un microcontrolador que tiene una anchura de bus de datos en n-bit y un número de clavijas igual o inferior a N, del 21 de Agosto de 2013, de MICROCHIP TECHNOLOGY INCORPORATED: Un procedimiento para dotar a un paquete de Circuito Integrado (IC) con una funcionalidad de microcontrolador,que comprende: dotar a un chip […]
SISTEMA DE CONTROL DE AUTOMOVIL Y METODO CAPAZ DE REVISAR LA FUNCION DE TRANSMISION DE DATOS DE CONTROL., del 1 de Abril de 2007, de DENSO CORPORATION: Un sistema de control de automóvil dotado de una unidad de procesamiento de la información adaptada para realizar un proceso aritmético para […]
MICROCONTROLADOR CON CONVERSOR DIGITAL ANALOGICO SINCRONIZADO, del 16 de Septiembre de 2008, de ATMEL NANTES SA: Un microcontrolador que comprende una unidad central , al menos un conversor digital analógico , periférico a dicha unidad central, […]