Procedimiento y sistema de alineación de trazas entre subprocesos para un procesador de subprocesos múltiples.

Un procedimiento para la alineación de temporización de trazas entre subprocesos entre los subprocesos de un procesador de subprocesos múltiples (40) durante un proceso de rastreo de ejecución,

que comprende:

registrar los datos de temporización relacionados con un evento predeterminado común, referenciándose dichos eventos predeterminados comunes por todos los subprocesos de funcionamiento de dicho procesador de subprocesos múltiples (40) durante el rastreo de ejecución del procesador de núcleo (70); referenciar un momento en el que un subproceso inicia el rastreo de ejecución a dicho evento predeterminado común para mantener el tiempo del rastreo de ejecución para dicho subproceso con relación a dicho evento predeterminado común; y

actualizar dichos datos de temporización relacionados con dicho evento predeterminado común para asociarlos con dicho tiempo en el que dicho subproceso inició el rastreo de ejecución, alineando de este modo dicho tiempo en el que dicho subproceso inició el rastreo de ejecución a datos de temporización asociados con todos los otros subprocesos de dicho procesador de subprocesos múltiples (40) para el cual se puede estar produciendo el rastreo de ejecución.

Tipo: Patente Europea. Resumen de patente/invención. Número de Solicitud: E08005116.

Solicitante: QUALCOMM INCORPORATED.

Nacionalidad solicitante: Estados Unidos de América.

Dirección: 5775 Morehouse Drive San Diego, CA 92121-1714 ESTADOS UNIDOS DE AMERICA.

Inventor/es: CHEN, XUFENG, GIANNINI,LOUIS ACHILLE, ANDERSON,WILLIAM C.

Fecha de Publicación: .

Clasificación Internacional de Patentes:

  • G06F11/36 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 11/00 Detección de errores; Corrección de errores; Monitorización (detección, corrección o monitorización de errores en el almacenamiento de información basado en el movimiento relativo entre el soporte de registro y el transductor G11B 20/18; monitorización, es decir, supervisión del progreso del registro o reproducción G11B 27/36; en memorias estáticas G11C 29/00). › Prevención de errores probando o depurando el software.

PDF original: ES-2678413_T3.pdf

 

Patentes similares o relacionadas:

Método para depurar un programa PLC, del 25 de Diciembre de 2019, de LSIS Co., Ltd: Un método para usar un microprocesador de propósito general para depurar un controlador lógico programable, PLC, el método comprende: recibir en una unidad de procesamiento […]

Método para cargar un código nativo en un elemento de seguridad, del 4 de Diciembre de 2019, de Thales Dis France SA: Método para corregir al menos un error localizado en un código nativo de al menos un elemento de seguridad objetivo cargando al menos una […]

Procedimiento de visualización, dispositivo y producto programa de ordenador correspondiente, del 27 de Noviembre de 2019, de Ingenico Group: Procedimiento de visualización de propiedades de un elemento de un código fuente de un programa informático en curso de edición, estando el citado programa escrito en un lenguaje […]

Sistema y método para implementar directivas de aplicación entre entornos de desarrollo, del 30 de Octubre de 2019, de Veracode, Inc: Método para facilitar un análisis distribuido de la seguridad y de la vulnerabilidad de una aplicación de software, comprendiendo el método: establecer parámetros de […]

Entorno de ensayo susceptible de ser utilizado por varios usuarios para una pluralidad de objetos de ensayo, del 5 de Junio de 2019, de Airbus Defence and Space GmbH: Entorno de ensayo para someter a ensayo objetos de ensayo , presentando el entorno de ensayo : una primera unidad de realización del caso de ensayo (110A) y una […]

Procedimiento y sistema de ayuda a la verificación y a la validación de una cadena de algoritmos, del 17 de Abril de 2019, de MBDA FRANCE: Procedimiento de ayuda a la verificación y a la validación funcional de una cadena de algoritmos, comprendiendo el citado procedimiento una sucesión de […]

Simulación y ensayo de aviónica, del 12 de Abril de 2019, de SAAB AB: Sistema anfitrión de aplicación en aviónica para simular y / o ensayar una serie de aplicaciones (A1 - A4) particionadas dispuestas para ser periódicamente […]

Método y sistema de administración de contenido web para pruebas A/B o pruebas multivariable de sitios web en ordenadores conectados a un sistema de administración de contenido web, del 3 de Abril de 2019, de COREMEDIA AG: Método para la prueba A / B o prueba multivariable de un sitio web en un ordenador que está conectado a un sistema de gestión de contenido web ; […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .