BUCLE DE ENGANCHE DE FASE DE TIEMPO DISCRETO.

CIRCUITO DE FASE SINCRONIZADA DE TIEMPO DISCRETO QUE CONSTA DE UN OSCILADOR DE TIEMPO DISCRETO (DTO) QUE GENERA UNA SEÑAL PERIODICA DE OSCILADOR (OS) QUE REPRESENTA LOS VALORES DE OSCILADOR (OV) EN LOS CORRESPONDIENTES INSTANTES TEMPORALES (TC) DE UNA SEÑAL DE SINCRONIA (CLK).

UN CIRCUITO DETERMINADOR DE LA POSICION (P) GENERA UN INSTANTE DE SINCRONIZACION DE TIEMPO DISCRETO (S) QUE REPRESENTA UNA POSICION DE UN PULSO DE SINCRONIZACION ANALOGICO (SP) DE UNA SEÑAL DE VIDEO CON UNA PRECISION DE PERIODO SUBTEMPORAL. UN DETECTOR DE FASE (PD) DETERMINA UN ERROR DE FASE (PE) ENTRE LA SEÑAL DE OSCILADOR DE TIEMPO DISCRETO (OS) Y EL INSTANTE DE SINCRONIZACION (SI) UTILIZANDO ESTE, UN VALOR (OV1) DE LA SEÑAL DE OSCILADOR DE TIEMPO DISCRETO (OS) Y UN INSTANTE TEMPORAL (TC1) RELACIONADO CON EL INSTANTE DE SINCRONIZACION (SI) Y LA PENDIENTE DE LA SEÑAL DE OSCILADOR (OS). UN PERIODO DE LA SEÑAL DE OSCILADOR (OS) DEPENDE DEL ERROR DE FASE (PE). AL UTILIZAR LA PENDIENTE DE LA SEÑAL DE OSCILADOR (OS), EL ERROR DE FASE (PE) SE INDEPENDIZA CON RESPECTO A ESTA PENDIENTE.

Tipo: Resumen de patente/invención.

Solicitante: KONINKLIJKE PHILIPS ELECTRONICS N.V..

Nacionalidad solicitante: Países Bajos.

Dirección: GROENEWOUDSEWEG 1,5621 BA.

Inventor/es: STESSEN, JEROEN, H., C., J., VAN DALFSEN, AGE, J.

Fecha de Publicación: .

Fecha Solicitud PCT: 14 de Diciembre de 1998.

Fecha Concesión Europea: 21 de Mayo de 2003.

Clasificación Internacional de Patentes:

  • H03L7/091 SECCION H — ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03L CONTROL AUTOMATICO, ARRANQUE, SINCRONIZACION O ESTABILIZACION DE GENERADORES DE OSCILACIONES O DE IMPULSOS ELECTRONICOS (de generadores dinamoeléctricos H02P). › H03L 7/00 Control automático de frecuencia o fase; Sincronización (sintonización de circuitos resonantes en general H03J; sincronización en los sistemas de comunicación digital, ver los grupos apropiados en la clase H04). › utilizando el detector de fase o de frecuencia un dispositivo de muestreo (H03L 7/087 tiene prioridad).

Países PCT: Alemania, España, Francia, Reino Unido, Italia, Oficina Europea de Patentes.

BUCLE DE ENGANCHE DE FASE DE TIEMPO DISCRETO.

Patentes similares o relacionadas:

Procesador para determinar una fase de una señal de recepción basada en una secuencia de recepción de valores muestreados, del 7 de Agosto de 2019, de SoNovum AG: Procesador para determinar una fase de una señal de recepción, con un registro de entrada , que está configurado para almacenar un valor de […]

Procedimiento de detección de fases que se basa en una pluralidad de valores consecutivos de una señal de recepción, del 24 de Enero de 2019, de SoNovum AG: Un procedimiento de detección de fases , con las siguientes etapas: recepción de una pluralidad de valores consecutivos de una […]

Procedimiento de detección de fase basado en una secuencia de recepción de valores muestreados, del 23 de Agosto de 2017, de SoNovum AG: Procedimiento de detección de fase con las siguientes etapas: recepción de una secuencia de recepción (Yj) de valores (Y0, Y1, ... YN-1) muestreados con una […]

Imagen de 'Establecimiento de llamada de telecomunicación de medios mixtos'Establecimiento de llamada de telecomunicación de medios mixtos, del 18 de Marzo de 2016, de 3G Licensing S.A: Estación móvil apta para videotelefonía en respuesta a una interrupción de una llamada en curso de telecomunicaciones de medios mixtos, comprendiendo […]

Circuito de transmisión, circuito de recepción, método y sistema de transmisión de datos, del 27 de Mayo de 2015, de Thine Electronics, Inc: Un método de transferencia de datos digitales para transferir de forma alterna y periódica una primera información y una segunda información respectivamente en un primer periodo […]

Imagen de 'BUCLES DE BLOQUEO DE RETARDO PARA SISTEMAS DE COMUNICACION INALAMBRICA'BUCLES DE BLOQUEO DE RETARDO PARA SISTEMAS DE COMUNICACION INALAMBRICA, del 6 de Noviembre de 2009, de QUALCOMM INCORPORATED: Un procedimiento para derivar la temporización de muestreo para una pluralidad de instancias de señal recibidas por una pluralidad de antenas en una unidad […]

METODO Y APARATO PARA AJUSTE DE FASE AUTOMATICO EN UN BUCLE CERRADO EN FASE., del 16 de Julio de 1994, de TELEFONAKTIEBOLAGET L M ERICSSON: EL INVENTO SE REFIERE AL AJUSTE DE FASE AUTOMATICO EN UN BUCLE CERRADO EN FASE QUE INCLUYE UN OSCILADOR (OS) CON UNA FRECUENCIA CONTROLABLE. […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .