CAPTACION DE UNA FASE PORTADORA Y SINCRONIZACION DE SIMBOLO MEDIANTE ESTIMULACION CONJUNTA DE AJUSTES DE FASE Y DE TEMPORIZACION.

UN SISTEMA DE ADQUISICION DE SEÑALES QUE ADQUIERE RAPIDAMENTE UNA FASE DE PORTADORA Y UNA SINCRONIZACION DE SIMBOLOS DE UNA SEÑAL DE TELECOMUNICACIONES MODULADA POR PSK RECIBIDA (24) QUE TIENE UN PATRON DE 110 SIMBOLOS MEDIANTE LA ESTIMACION CONJUNTA DE UN AJUSTE DE LA FASE DE PORTADORA Y UN AJUSTE DE LA SINCRONIZACION DE SIMBOLOS MEDIANTE EL PROCESAMIENTO DE UN GRUPO COMUN DE DATOS MUESTREADOS.

UNA SEÑAL DE FRECUENCIA (22) A UNA FRECUENCIA DE OSCILACION LOCAL SE MEZCLA CON UNA SEÑAL DE TELECOMUNICACIONES RECIBIDA (24) PARA OBTENER LA SEÑAL DE TELECOMUNICACIONES (26) A UNA FRECUENCIA INTERMEDIA. LA SEÑAL DE TELECOMUNICACIONES DE FRECUENCIA INTERMEDIA (26) SE CONVIERTE EN UNA SEÑAL DE TELECOMUNICACIONES DIGITAL (28) QUE SE FORMATEA EN COMPONENTES EN FASE (I) Y EN CUADRATURA DE FASE (Q). UN CIRCUITO DE MUESTREO (18) MUESTREA LOS COMPONENTES I A UNA VELOCIDAD EL DOBLE QUE UNA VELOCIDAD DE SIMBOLOS PREDETERMINADA PARA FORMAR UNA PRIMERA SERIE DE MUESTRAS DE COMPONENTES I A LA VELOCIDAD DE SIMBOLOS PREDETERMINADA Y UNA SEGUNDA SERIE DE MUESTRAS DE COMPONENTES I QUE SON INTERMEDIAS A LA PRIMERA SERIE DE MUESTRAS DE COMPONENTES I Y A LA VELOCIDAD DE SIMBOLOS PREDETERMINADA, Y PARA MUESTREAR LOS COMPONENTES Q A UNA VELOCIDAD EL DOBLE QUE LA VELOCIDAD DE SIMBOLOS PREDETERMINADA PARA FORMAR UNA PRIMERA SERIE DE MUESTRAS DE COMPONENTES Q A LA VELOCIDAD DE SIMBOLOS PREDETERMINADA Y UNA SEGUNDA SERIE DE MUESTRAS COMPONENTES Q QUE SON INTERMEDIAS A LA PRIMERA SERIE DE MUESTRAS DE COMPONENTES Q Y A LA VELOCIDAD DE SIMBOLOS PREDETERMINADA. UN PROCESADOR (20) PROCESA LAS MUESTRAS PARA ESTIMAR UN VALOR DE AJUSTE DE FASE {PH}{SUB,A} Y UN VALOR DE AJUSTE DE SINCRONIZACION DE SIMBOLOS ST{SUB,A}. LA FASE DE LA SEÑAL DE REFERENCIA (22) SE AJUSTA SEGUN EL VALOR DE AJUSTE DE FASE {PH}{SUB,A} Y LA SINCRONIZACION DEL MUESTRO SE AJUSTA SEGUN EL VALOR DE AJUSTE DE SINCRONIZACION DE SIMBOLOS ST{SUB,A}.

Tipo: Resumen de patente/invención.

Solicitante: LINKABIT WIRELESS, INC.

Nacionalidad solicitante: Estados Unidos de América.

Dirección: 3033 SCIENCE PARK ROAD, SAN DIEGO, CALIFORNIA 92121.

Inventor/es: AN, SONG HOWARD.

Fecha de Publicación: .

Fecha Concesión Europea: 18 de Septiembre de 2002.

Clasificación Internacional de Patentes:

  • H04L27/227 ELECTRICIDAD.H04 TECNICA DE LAS COMUNICACIONES ELECTRICAS.H04L TRANSMISION DE INFORMACION DIGITAL, p. ej. COMUNICACION TELEGRAFICA (disposiciones comunes a las comunicaciones telegráficas y telefónicas H04M). › H04L 27/00 Sistemas de portadora modulada. › que utilizan una demodulación coherente.
  • H04L7/033 H04L […] › H04L 7/00 Disposiciones para sincronizar el receptor con el emisor. › utilizando las transiciones de la señal recibida para controlar la fase de medios generadores de la señal de sincronización, p. ej. utilizando un bucle con enclavamiento de fase.
  • H04L7/04 H04L 7/00 […] › Control de velocidad o de fase por medio de señales de sincronización.

Patentes similares o relacionadas:

Calibración de circuito de recuperación de datos de reloj multifásico, del 18 de Marzo de 2020, de QUALCOMM INCORPORATED: Un procedimiento de comunicaciones de datos, que comprende: configurar un primer circuito de recuperación de reloj para proporcionar una señal de reloj […]

Recuperación de datos y reloj de doble velocidad de transferencia de datos N-factorial, del 18 de Marzo de 2020, de QUALCOMM INCORPORATED: Un procedimiento de comunicaciones de datos, que comprende: recibir una secuencia de símbolos de una pluralidad de hilos de señal […]

Recuperación de datos de reloj multifásico para una interfaz trifásica, del 20 de Noviembre de 2019, de QUALCOMM INCORPORATED: Un procedimiento de comunicaciones de datos, que comprende: configurar un circuito de recuperación de reloj para proporcionar una primera señal […]

Circuito de recuperación de reloj para señales de datos de hilos múltiples, del 21 de Marzo de 2019, de QUALCOMM INCORPORATED: Un circuito de recuperación de reloj, que comprende: un circuito receptor adaptado para decodificar una entrada de señal codificada diferencialmente […]

Circuito de transmisión, circuito de recepción, método y sistema de transmisión de datos, del 27 de Mayo de 2015, de Thine Electronics, Inc: Un método de transferencia de datos digitales para transferir de forma alterna y periódica una primera información y una segunda información respectivamente en un primer periodo […]

Sistema de bus de campo con espectro disperso, del 14 de Enero de 2015, de PHOENIX CONTACT GMBH & CO. KG: Aparato de bus de campo para operar en un sistema de bus de campo que presenta varios abonados en serie, entre ellos el aparato de bus de campo como un abonado […]

Dispositivo de restauración de datos de reloj, del 5 de Noviembre de 2014, de Thine Electronics, Inc: Un dispositivo de restauración de datos de reloj, que restaura la señal y los datos de reloj sobre la base de una señal digital introducida, […]

Dispositivo de restauración de datos de reloj, del 16 de Abril de 2014, de Thine Electronics, Inc: Un dispositivo de restauración de datos de reloj que restaura una señal y datos de reloj en base a una señal digital de entrada, y que comprende: una […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .