MEMORIA.

LAS OPERACIONES DE UN SISTEMA DE MEMORIA DE ORDENADOR QUE SE HACE MAS VELOCES AL PROPORCIONAR UN CICLO DE BUSQUEDA DE MEMORIA MAS CORTO QUE EL CICLO ALMACENADO DE MEMORIA.

PARA HACER ESTO, LA INVENCION CAMBIA EL TEMPORIZADOR DE LA PARTE DE RECUPERACION DE LA OPERACION DE BUSQUEDA EN LOS CHIPS DE MEMORIA SEMICONDUCTORES DE LA MEMORIA. CADA CHIP TIENE AL MENOS UNA RED DE MEMORIA DE ACCESO ALEATORIO DINAMICO (DRAM) Y UNA PEQUEÑA MEMORIA CACHE DE ALTA VELOCIDAD (SRAM) EN EL CHIP. EL CONTROLADOR DE MEMORIA DEL SISTEMA RECONOCE LA BUSQUEDA O ESTADO DE ALMACENAMIENTO DE UNA PETICION DE MEMORIA GENERANDO UNA DRAM SEÑAL TEMPORIZADA DE DIRECCION-DE SUBFILA (RAS) Y UNA SEÑAL TEMPORIZADA DE DIRECCION CACHE (CAS) PARA PERMITIR EL ACCESO Y DIRECCION DE BITS EN EL SRAM Y LA RECUPERACION DE DRAM. LA INVENCION CONTROLA EL RAS PARA EMPEZAR LA RECUPERACION DEL DRAM PARA UN CICLO DE BUSQUEDA CERCA DEL COMIENZO DE LA BUSQUEDA DE DATOS DESDE EL SRAM EN LOS CHIPS, PERO CONTROLA AL RAS PARA NO EMPEZAR LA RECUPERACION DEL DRAM PARA UN CICLO ALMACENADO HASTA QUE SE HA HECHO EL ALMACENAMIENTO DEL DATO SRAM. LOS RELOJES EN LOS CHIPS CONTIENEN CIRCUITOS QUE PERMITEN LA BUSQUEDA DE DATOS DESDE SARM DURANTE LA RECUPERACION DE DRAM, PERO IMPIDEN LA RECUPERACION DEL DRAM DESDE EL COMIENZO HASTA QUE SE COMPLETA LOS DATOS ALMACENADOS EN LOS SRAM.

Tipo: Resumen de patente/invención.

Solicitante: INTERNATIONAL BUSINESS MACHINES CORPORATION.

Nacionalidad solicitante: Estados Unidos de América.

Dirección: OLD ORCHARD ROAD, ARMONK, N.Y. 10504.

Inventor/es: CHAN, SHIU KWONG, DATRES, JOSEPH HENRY, JR., LO, TIN-CHEE.

Fecha de Publicación: .

Fecha Concesión Europea: 29 de Marzo de 2000.

Clasificación Internacional de Patentes:

  • G06F12/08 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 12/00 Acceso, direccionamiento o asignación en sistemas o arquitecturas de memoria (entrada digital a partir de, o salida digital hacia soportes de registro, p. ej. hacia unidades de almacenamiento de disco G06F 3/06). › en sistemas de memorias jerárquicas, p. ej. sistemas de memoria virtual.
  • G11C7/00 G […] › G11 REGISTRO DE LA INFORMACION.G11C MEMORIAS ESTATICAS (dispositivos semiconductores para memorias H01L, p. ej. H01L 27/108 - H01L 27/11597). › Disposiciones para escribir una información o para leer una información en una memoria digital (G11C 5/00 tiene prioridad; circuitos auxiliares para memorias que utilizan dispositivos semiconductores G11C 11/4063, G11C 11/413, G11C 11/4193).

Patentes similares o relacionadas:

Amplificador de detección de corriente con cierre de doble detección, del 18 de Enero de 2017, de QUALCOMM INCORPORATED: Amplificador de detección de corriente con cierre , que comprende: un primer y un segundo inversores en acoplamiento cruzado (P1, P2, N3, N4) un primer […]

Imagen de 'SOPORTE DE DATOS CON CIRCUITO INTEGRADO'SOPORTE DE DATOS CON CIRCUITO INTEGRADO, del 12 de Noviembre de 2009, de GIESECKE & DEVRIENT GMBH: Soporte de datos , con un cuerpo en forma de tarjeta que consta de una o varias capas, un circuito integrado y, como mínimo, una bobina que sirve […]

NANOCAPSULAS QUE CONTIENEN PARTICULAS CARGADAS, SUS USOS Y PROCEDIMIENTOS DE PREPARACION DE LAS MISMAS., del 1 de Febrero de 2007, de BOARD OF TRUSTEES OPERATING MICHIGAN STATE UNIVERSITY: Un nanomecanismo para su uso en un elemento de memoria a nanoescala que comprende: a) un primer elemento en forma nanoconjunto que tiene una cavidad […]

PROCEDIMIENTO DE LECTURA NO DESTRUCTIVA Y APARATO PARA UTILIZAR CON EL PROCEDIMIENTO., del 16 de Septiembre de 2005, de THIN FILM ELECTRONICS ASA: Un procedimiento para determinar un estado lógico de un elemento de memoria en un dispositivo de almacenamiento de datos, en el cual dicho elemento almacena […]

DIRECCIONAMIENTO DE UNA MATRIZ DE MEMORIA., del 1 de Junio de 2005, de THIN FILM ELECTRONICS ASA: Método para el control de una pantalla o dispositivo de memoria direccionable por matriz pasiva, de células que comprenden un material polarizable eléctricamente que […]

CIRCUITO INTEGRADO PROTEGIDO CON PANTALLA CONDUCTORA., del 16 de Septiembre de 2004, de GENERAL INSTRUMENT CORPORATION: SE EXPONE UN CIRCUITO INTEGRADO QUE INCLUYE UNA SECCION SEGURA 11 QUE TIENE UN ELEMENTO FUSIBLE 56 Y UN DISPOSITIVO DE ALTERACION DEL FUSIBLE 58. SE FORMA UN […]

CIRCUITO INTEGRADO INVIOLABLE., del 16 de Junio de 2004, de GENERAL INSTRUMENT CORPORATION: UN APARATO DE CIRCUITO INTEGRADO (IC) RESISTENTE A MANIPULACIONES SE ADAPTA PARA UTILIZARLO CON UN IC QUE INCLUYE UN COMPONENTE ACTIVO, TAL COMO UN PROCESADOR DE SEGURIDAD, […]

CONJUNTO DE CIRCUITOS CON VARIOS COMPONENTES DE CIRCUITO ELECTRONICOS, del 16 de Mayo de 2003, de SIEMENS AKTIENGESELLSCHAFT: LA INVENCION SE REFIERE A UN CONJUNTO DE CIRCUITOS CON VARIOS COMPONENTES DE CIRCUITO ELECTRONICOS , CUYO ESTADO OPERATIVO PUEDE CONMUTARSE, MEDIANTE […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .