DISPOSICION DE SINCRONIZACION DE MEMORIA DUPLICADA.

MODULO (1) CONMUTADOR ATM BASADO EN MEMORIA TAMPON COMPARTIDA QUE SE DUPLICA (2) Y FUNCIONA EN MODO ACTIVO DE ESPERA PARA TOLERANCIA DE FALLOS.

TRAS EL FALLO Y REPARACION DE UN MODULO, LOS CONTENIDOS DE LA MEMORIA TAMPON (12) DE LOS DOS MODULOS SE RESINCRONIZAN DEL SIGUIENTE MODO. EN EL INSTANTE DE COMENZAR LA SINCRONIZACION LOS CONTENIDOS DE LA MEMORIA DEL MODULO DE RESERVA REPARADO SE LIMPIAN, TODAS LAS ESCRITURAS A LA MEMORIA DEL MODULO ACTIVO TAMBIEN SE EMPIEZAN A REALIZAR SOBRE LA MEMORIA DEL MODULO DE ESPERA, Y EMPIEZA A CONTARSE PARA VER CUANDO SE SOBREESCRIBEN ZONAS DE MEMORIA DEL MODULO ACTIVO QUE YA EXISTIAN CUANDO EMPEZO LA SINCRONIZACION. ESTO SE HACE MEDIANTE UNA FUNCION QUE ACTIVA UN BANDERA (64) EN UN MONITOR CONTADOR DE LONGITUD DE COLA (60) PARA CADA CONTADOR DE LONGITUD DE COLA DE MODULO ACTIVO (200) QUE LLEGA A UNA CUENTA DE 0 PARA INDICAR QUE SU CORRESPONDIENTE COLA DE MEMORIA TAMPON (100) SE HA VACIADO. CUANDO TODAS LAS BANDERAS DE MONITOR SE HAN ACTIVADO EN RESPUESTA A QUE HAN LLEGADO LOS CONTADORES DE LONGITUD DE COLA A CONTAR CERO, INDICA QUE EL CONTENIDO ORIGINAL DE LA MEMORIA DEL MODULO ACTIVO SE HAN SOBREESCRITO Y LAS MEMORIAS VUELVEN A TENER EL CONTENIDO IDENTICO, Y CONSECUENTEMENTE QUE LA RESINCRONIZACION DE LAS DOS MEMORIAS SE HA LOGRADO Y SE HA RESTABLECIDO LA TOLERANCIA A FALLOS.

Tipo: Resumen de patente/invención.

Solicitante: AT&T CORP..

Nacionalidad solicitante: Estados Unidos de América.

Dirección: 32 AVENUE OF THE AMERICAS,NEW YORK, NY 10013-2412.

Inventor/es: PASHAN, MARK ALLEN, SPANKE, RONALD ANTHONY.

Fecha de Publicación: .

Fecha Concesión Europea: 15 de Octubre de 1997.

Clasificación Internacional de Patentes:

  • G06F11/16 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 11/00 Detección de errores; Corrección de errores; Monitorización (detección, corrección o monitorización de errores en el almacenamiento de información basado en el movimiento relativo entre el soporte de registro y el transductor G11B 20/18; monitorización, es decir, supervisión del progreso del registro o reproducción G11B 27/36; en memorias estáticas G11C 29/00). › Detección o corrección de errores en un dato por redundancia en el hardware.

Patentes similares o relacionadas:

Imagen de 'Transmisión de datos entre unidades computacionales mediante…'Transmisión de datos entre unidades computacionales mediante tecnología de señales seguras, del 27 de Mayo de 2020, de Siemens Mobility GmbH: Módulo de entrada y salida para enviar y recibir datos a través de una línea de datos , caracterizado por las siguientes características: - una máquina […]

Procedimiento de parada de emergencia y sistema de seguridad asociado, del 20 de Mayo de 2020, de CLEARSY: Procedimiento de parada de emergencia de un elemento de seguridad de un conjunto de seguridad , comprendiendo el conjunto de seguridad […]

Actualización de software de componentes no críticos en sistemas distribuidos críticos para la seguridad dual, del 13 de Mayo de 2020, de Siemens Mobility GmbH: Procedimiento para el funcionamiento de un sistema crítico para la seguridad con al menos un primer dispositivo de datos con un software aprobado y relevante […]

Sistemas críticos de seguridad ferroviaria con redundancia de tareas y capacidad de comunicaciones asimétricas, del 22 de Enero de 2020, de Siemens Mobility, Inc: Sistema de control para un sistema de aplicación crítico de seguridad ferroviaria, que comprende: al menos un controlador, que comprende un procesador […]

Circuito integrado digital protegido contra errores transitorios, del 9 de Octubre de 2019, de THALES: Circuito integrado digital que comprende un conjunto lógico que comprende un bloque lógico funcional, una unidad lógica de detección […]

Circuito de generación de reloj y procedimiento de generación de la señal de reloj, del 12 de Junio de 2019, de HUAWEI TECHNOLOGIES CO., LTD.: Un circuito de generación de reloj , que comprende una primera fuente de reloj , una segunda fuente de reloj y un circuito de puerta lógica , […]

Sistema informático de seguridad de tipo relevante, del 7 de Mayo de 2019, de Siemens Mobility GmbH: Sistema informático de seguridad de tipo relevante, particularmente un sistema de seguridad ferroviario, con al menos dos canales hardware (A; B), en donde los […]

Método, ordenador y aparato para migrar datos de memoria, del 6 de Marzo de 2019, de HUAWEI TECHNOLOGIES CO., LTD.: Un ordenador, que comprende: un procesador ; un sistema básico de entrada/salida ; una memoria principal , configurada para cargar […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .