METODO PARA EVITAR ERRORES LATENTES EN UNA RED LOGICA PARA SELECCION MAYORITARIA DE SEÑALES BINARIAS.

UN METODO PARA EVITAR ERRORES LATENTES EN UNA RED LOGICA PARA SELECCION MAYORITARIA DE SEÑALES BINARIAS EN UN SISTEMA TRIPLICADO.

LOS ERRORES QUE SE PRODUCEN, PROCEDENTES DE ERRORES O FALLOS EN UNO DE DOS O MAS TRANSISTORES CONECTADOS EN PARALELO, DE UNO O MAS DISPOSITIVOS LOGICOS SEPARADOS INCLUIDOS EN LA RED LOGICA, SE EVITAN MEDIANTE LA CONMUTACION REPETIDAMENTE DE CADA UNO DE LOS DISPOSITIVOS LOGICOS SEPARADOS, EN UNA FORMA TAL QUE LOS TRANSISTORES QUE ESTABAN CONECTADOS EN PARAELELO, QUEDAN CONVERTIDOS EN SERIE, Y VICEVERSA. DE RESULTAS DE ELLO, ESTOS DISPOSITIVOS EJECUTARAN OPERACIONES LOGICA ALTERNATIVAMENTE QUE SON DE CORRESPONDENCIA DOBLE ENTRE SI, POR EJEMPLO OPERACIONES NAND 66) EN AMBOS CASOS. ASI, EN LA PRACTICA, LA SELECCION MAYORITARIA SE EJECUTARA ALTERNATIVAMENTE CON DOS REDES LOGICAS MUTUAMENTE DIFERENTES, QUE SON DE CORRESPONDENCIA DOBLE ENTRE SI.

Tipo: Resumen de patente/invención.

Solicitante: TELEFONAKTIEBOLAGET L M ERICSSON.

Nacionalidad solicitante: Suecia.

Dirección: PATENT AND TRADEMARK DEPARTMENT, S-126 25 STOCKHOLM.

Inventor/es: HAULIN, TORD, LENNART.

Fecha de Publicación: .

Fecha Concesión Europea: 29 de Junio de 1994.

Clasificación Internacional de Patentes:

  • G06F11/18 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 11/00 Detección de errores; Corrección de errores; Monitorización (detección, corrección o monitorización de errores en el almacenamiento de información basado en el movimiento relativo entre el soporte de registro y el transductor G11B 20/18; monitorización, es decir, supervisión del progreso del registro o reproducción G11B 27/36; en memorias estáticas G11C 29/00). › utilizando un enmascaramiento pasivo del defecto de los circuitos redundantes, p. ej. por lógica combinatoria de los circuitos redundantes, por circuitos de decisión mayoritaria.
  • H03K19/173 ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03K TECNICA DE IMPULSO (medida de las características de los impulsos G01R; modulación de oscilaciones sinusoidales por impulsos H03C; transmisión de información digital, H04L; circuitos discriminadores de detección de diferencia de fase entre dos señales de conteo o integración de ciclos de oscilación H03D 3/04; control automático, arranque, sincronización o estabilización de generadores de oscilaciones o de impulsos electrónicos donde el tipo de generador es irrelevante o esta sin especificar H03L; codificación, decodificación o conversión de código, en general H03M). › H03K 19/00 Circuitos lógicos, es decir, teniendo al menos dos entradas que actúan sobre una salida (circuitos para sistemas de computadores que utilizan la lógica difusa G06N 7/02 ); Circuitos de inversión. › utilizando circuitos lógicos elementales como componentes.
  • H03K19/23 H03K 19/00 […] › Circuitos de mayoría o de minoría, es decir, que dan una señal de salida cuando el estado es el de la mayoría o minoría de las señales de entrada.

Patentes similares o relacionadas:

Aparato de radio de aeronave y procedimiento con redundancia reconfigurable de manera dinámica, del 21 de Junio de 2017, de ROHDE & SCHWARZ GMBH & CO. KG: Aparato de radio de aeronave con un elemento de circuito reconfigurable de manera dinámica con una capacidad predeterminada, presentando el aparato […]

TELA PARA ROPAS DE PROTECCION., del 16 de Abril de 2007, de BNC IP SWITZERLAND GMBH: Tela calorífuga, ignífuga y resistente al arco eléctrico que esté destinada a ser usada como capa única o capa exterior de ropa de protección y está caracterizada […]

CIRCUITO INTEGRADO SEMICONDUCTOR., del 1 de Febrero de 1995, de PILKINGTON MICRO-ELECTRONICS LIMITED: ESTE INVENTO TRATA DE CIRCUITOS INTEGRADOS SEMICONDUCTORES DEL TIPO QUE COMPRENDE CONJUNTOS DE CIRCUITOS LOGICOS CONFIGURABLES DEL TIPO DESCUBIERTO EN LA ESPECIFICACION […]

UN CIRCUITO INTEGRADO SEMICONDUCTOR CONFIGURABLE, del 1 de Agosto de 1988, de PILKINGTON MICRO-ELECTRONICS LIMITED: UN CIRCUITO INTEGRADO SEMICONDUCTOR CONFIGURABLE. CIRCUITOS INTEGRADOS SEMICONDUCTORES CONFIGURABLES EN ESTADO DE FABRICACION TIENEN UNA PLURALIDAD DE CIRCUITOS LOGICOS […]

Imagen de 'ELEMENTO DE CIRCUITO'ELEMENTO DE CIRCUITO, del 16 de Abril de 2008, de LEIV EIRIKSSON NYSKAPING AS: Elemento de circuito que comprende: - N pares de unidades de transistor, comprendiendo cada par una primera (MP) y una segunda (MN) unidad de transistor complementaria con […]

Arquitectura de marco tolerante a fallos con triple redundancia de software, del 17 de Enero de 2019, de THALES: Un procedimiento implementado por ordenador para detectar un fallo en un sistema que comprende las etapas de: ejecutar al menos tres máquinas […]

Sistema, método y aparato para la corrección de errores en sistemas multiprocesador, del 27 de Diciembre de 2018, de Data Device Corporation: Un método para sincronizar el estado de una pluralidad de módulos informáticos en un sistema electrónico, teniendo cada módulo informático un procesador, que […]

Sistemas y métodos para asegurar datos en movimiento, del 9 de Mayo de 2018, de Security First Corp: Un método para leer y escribir un conjunto de datos, que comprende: dividir el conjunto de datos en una o más comparticiones de datos 5 usando un algoritmo […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .