CIP-2021 : H03K 19/173 : utilizando circuitos lógicos elementales como componentes.

CIP-2021HH03H03KH03K 19/00H03K 19/173[2] › utilizando circuitos lógicos elementales como componentes.

H ELECTRICIDAD.

H03 CIRCUITOS ELECTRONICOS BASICOS.

H03K TECNICA DE IMPULSO (medida de las características de los impulsos G01R; modulación de oscilaciones sinusoidales por impulsos H03C; transmisión de información digital, H04L; circuitos discriminadores de detección de diferencia de fase entre dos señales de conteo o integración de ciclos de oscilación H03D 3/04; control automático, arranque, sincronización o estabilización de generadores de oscilaciones o de impulsos electrónicos donde el tipo de generador es irrelevante o esta sin especificar H03L; codificación, decodificación o conversión de código, en general H03M).

H03K 19/00 Circuitos lógicos, es decir, teniendo al menos dos entradas que actúan sobre una salida (circuitos para sistemas de computadores que utilizan la lógica difusa G06N 7/02 ); Circuitos de inversión.

H03K 19/173 · · utilizando circuitos lógicos elementales como componentes.

CIP2021: Invenciones publicadas en esta sección.

Aparato de radio de aeronave y procedimiento con redundancia reconfigurable de manera dinámica.

(21/06/2017) Aparato de radio de aeronave con un elemento de circuito reconfigurable de manera dinámica con una capacidad predeterminada, presentando el aparato de radio de aeronave varios estados funcionales con en cada caso varios bloques funcionales (15 - 19, 301, 302, 311, 312, 32, 33, 34, 35, 36, 40, 40a), implementando el elemento de circuito reconfigurable de manera dinámica al menos un bloque funcional (15 - 19, 301, 302, 311, 312, 32, 33, 34, 35, 36, 40, 40a), utilizando cada uno de los bloques funcionales (15 - 19, 301, 302, 311, 312, 32, 33, 34, 35, 36, 40, 40a) implementados por el elemento de circuito reconfigurable de manera dinámica una capacidad determinada del elemento de circuito reconfigurable de manera dinámica , formando la diferencia de la capacidad predeterminada del elemento de circuito reconfigurable…

TELA PARA ROPAS DE PROTECCION.

(16/04/2007) Tela calorífuga, ignífuga y resistente al arco eléctrico que esté destinada a ser usada como capa única o capa exterior de ropa de protección y está caracterizada por el hecho de que comprende al menos dos capas individuales independientes que comprenden cada una un sistema de urdimbre y un sistema de trama, estando las capas individuales independientes que son al menos dos unidas mútuamente en puntos predefinidos para así formar huecos cerrados adyacentes que tienen un lado (S1) y un lado adicional (S2), estando los sistemas de urdimbre y de trama de las capas individuales independientes que son al menos dos basados en materiales que son elegidos independientemente de entre los miembros del grupo que consta de fibras y filamentos de aramida, fibras y filamentos de polibenzimidazol, fibras y filamentos…

CIRCUITO INTEGRADO SEMICONDUCTOR.

(01/02/1995). Solicitante/s: PILKINGTON MICRO-ELECTRONICS LIMITED. Inventor/es: AUSTIN, KENNETH, CLIFF, RICHARD GUY MAUD COTTAGE.

ESTE INVENTO TRATA DE CIRCUITOS INTEGRADOS SEMICONDUCTORES DEL TIPO QUE COMPRENDE CONJUNTOS DE CIRCUITOS LOGICOS CONFIGURABLES DEL TIPO DESCUBIERTO EN LA ESPECIFICACION N GB B-2180382. ESTA DISPOSICION PUEDE PROGRAMARSE PARA CONFIGURAR VARIAS PUERTAS NAND (G1) EN EL CONJUNTO PARA REALIZAR VARIAS FUNCIONES LOGICAS DIFERENTES. ESTE INVENTO TRATA PARTICULARMENTE DE LA PROVISION DE UN CIRCUITO LOGICO ADICIONAL (C) EN CADA SITIO DISCRETO O ELEMENTO CUYO CIRCUITO LOGICO ADICIONAL (C) SE PUEDE CONTROLAR MEDIANTE UN MEDIO DE CONTROL (GCS) PARA HACER QUE EL CIRCUITO LOGICO ADICIONAL (C) Y EL CIRCUITO LOGICO FUNCIONES BIEN COMO UNA FUNCION LOGICA NAND SIMPLE O COMO UNA FUNCION LOGICA LATCH SIMPLE.

METODO PARA EVITAR ERRORES LATENTES EN UNA RED LOGICA PARA SELECCION MAYORITARIA DE SEÑALES BINARIAS.

(16/08/1994). Solicitante/s: TELEFONAKTIEBOLAGET L M ERICSSON. Inventor/es: HAULIN, TORD, LENNART.

UN METODO PARA EVITAR ERRORES LATENTES EN UNA RED LOGICA PARA SELECCION MAYORITARIA DE SEÑALES BINARIAS EN UN SISTEMA TRIPLICADO. LOS ERRORES QUE SE PRODUCEN, PROCEDENTES DE ERRORES O FALLOS EN UNO DE DOS O MAS TRANSISTORES CONECTADOS EN PARALELO, DE UNO O MAS DISPOSITIVOS LOGICOS SEPARADOS INCLUIDOS EN LA RED LOGICA, SE EVITAN MEDIANTE LA CONMUTACION REPETIDAMENTE DE CADA UNO DE LOS DISPOSITIVOS LOGICOS SEPARADOS, EN UNA FORMA TAL QUE LOS TRANSISTORES QUE ESTABAN CONECTADOS EN PARAELELO, QUEDAN CONVERTIDOS EN SERIE, Y VICEVERSA. DE RESULTAS DE ELLO, ESTOS DISPOSITIVOS EJECUTARAN OPERACIONES LOGICA ALTERNATIVAMENTE QUE SON DE CORRESPONDENCIA DOBLE ENTRE SI, POR EJEMPLO OPERACIONES NAND 66) EN AMBOS CASOS. ASI, EN LA PRACTICA, LA SELECCION MAYORITARIA SE EJECUTARA ALTERNATIVAMENTE CON DOS REDES LOGICAS MUTUAMENTE DIFERENTES, QUE SON DE CORRESPONDENCIA DOBLE ENTRE SI.

UN CIRCUITO INTEGRADO SEMICONDUCTOR CONFIGURABLE.

(01/08/1988) UN CIRCUITO INTEGRADO SEMICONDUCTOR CONFIGURABLE. CIRCUITOS INTEGRADOS SEMICONDUCTORES CONFIGURABLES EN ESTADO DE FABRICACION TIENEN UNA PLURALIDAD DE CIRCUITOS LOGICOS FORMADOS EN EMPLAZAMIENTOS DISCRETOS (10S). POR CADA CIRCUITO LOGICO, SE EXTIENDEN RECORRIDOS DE CONEXION DIRECTA SELECTIVAMENTE CONDUCTORES/NO CONDUCTORES (14A,B,C,F) DESDE SU SALIDA A LA ENTRADA DE UN PRIMER GRUPO DE OTROS CIRCUITOS LOGICOS. SON DIFERENTES TODOS LOS GRUPOS DE TODOS LOS CIRCUITOS LOGICOS. PUEDEN CONECTARSE SELECTIVAMENTE OTROS RECORRIDOS DE CONEXION DIRECTA (50R, 50C) A ENTRADAS (14D, E) Y SALIDAS (52G,H) DE LOS CIRCUITOS LOGICOS. LA SELECCION PUEDE SER IRREVERSIBLE (FIGURA 8) O REVERSIBLE (FIGURAS 9, 10, 11, 18) E IMPLICA DIRECCIONAMIENTO DE SEÑALES COINCIDENTES (22R,C) DE LOS EMPLAZAMIENTOS (10S) Y CONFIGURACION CODIFICADA DE LOS RECORRIDOS…

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .