6 inventos, patentes y modelos de HASPESLAGH, DIDIER RENE

  1. 1.-

    INTEGRADOR GM-C SINTONIZABLE LINEAL.

    (01/2002)
    Solicitante/s: ALCATEL BELL NAAMLOZE VENNOOTSCHAP. Clasificación: H03J3/16, H03H11/04.

    SE PRESENTA UN INTEGRADOR GM-C SINTONIZABLE, LINEAL QUE INCLUYE UNA ETAPA DE ENTRADA DIFERENCIAL "SUPER GM" (O1, ML1/O2, ML2) Y QUE UTILIZA RESISTORES DE DEGENERACION LINEAL Y CONSTANTE (R1/R2) PARA OBTENER LA TENSION DE ENTRADA LINEAL OPTIMA PARA LA CONVERSION DE CORRIENTE DE SALIDA. EL INTEGRADOR ESTA PROVISTO DE TRES TRANSISTORES CMOS DE SINTONIZACION (MU1, MU2, MU3) QUE CONTROLAN LAS CORRIENTES DE INTEGRACION QUE FLUYEN ENTRE LAS ETAPAS DE ENTRADA Y DESDE LAS ETAPAS DE ENTRADA HACIA LAS SALIDAS (OP/ON). MEDIANTE UN CONTROL ADECUADO DE LOS TRANSISTORES DE SINTONIZACION Y RECONOCIENDO EL HECHO DE QUE LA OSCILACION DE LA TENSION A TRAVES DE LOS ULTIMOS ES PEQUEÑA, ES POSIBLE OBTENER UNA CARACTERISTICA DE TRANSCONDUCTANCIA PERFECTAMENTE LINEAL (GM) SOBRE LA BANDA DE OPERACION COMPLETA DEL INTEGRADOR.

  2. 2.-

    DISPOSITIVO DE CONVERSION ANALOGICO/DIGITAL PARA SEÑALES DIFERENCIALES DE BAJA AMPLITUD Y BAJA FRECUENCIA.

    (08/2000)

    UN DISPOSITIVO DE CONVERSION DE ANALOGICO A DIGITAL (ADD) ADAPTADO PARA CONVERTIR UNA SEÑAL DE ENTRADA DIFERENCIAL QUE TIENE UNA AMPLITUD MUY BAJA Y UNA FRECUENCIA BAJA EN UNA PALABRA DIGITAL. EL DISPOSITIVO INCLUYE LA CONEXION EN CASCADA DE UN MODULADOR (CHP), UN AMPLIFICADOR DIFERENCIAL (AMP), UN DEMODULADOR (DCH) Y UN CONVERTIDOR DE ANALOGICO A DIGITAL (ADC). EL AMPLIFICADOR DIFERENCIAL INCLUYE AL MENOS UNA ETAPA (AS) DISPUESTA COMO UN FILTRO/AMPLIFICADOR DE PASO ALTO POR LO QUE EL DISPOSITIVO NO REQUIERE NINGUN FILTRO ANTI-PSEUDONIMO U OTRO FILTRO PARA SEÑALES NO DESEADAS ELIMINADAS COMO SEÑALES DE DESVIACION DE CC. ADEMAS, EL MODULADOR Y EL DEMODULADOR FUNCIONAN EN UNA FRECUENCIA DE RELOJ QUE ES IGUAL O...

  3. 3.-

    MODULADOR SIGMA-DELTA DIGITAL.

    (05/1997)
    Solicitante/s: ALCATEL BELL NAAMLOZE VENNOOTSCHAP. Clasificación: H03M7/32, G06F7/50.

    UN MODULADOR SIGMA-DELTA DIGITAL DE SEGUNDO ORDEN EN EL QUE SE UTILIZA UN SOLO SUMADOR (AD) PARALELO MULTIBIT EN MULTIPLEX DE DIVISION DE TIEMPO CON UN CIRCUITO DE RETARDO DE INTEGRACION (DL3) ENTRE LA SALIDA DEL SUMADOR Y EL CUANTIFICADOR DE SALIDA (TD), ACOPLANDOSE TAMBIEN EL CIRCUITO DE RETARDO DE INTEGRACION A UNA ENTRADA DEL SUMADOR A TRAVES DE UN CONMUTADOR DEL MULTIPLEXOR BIDIRECCIONAL (SW1) Y A LA OTRA ENTRADA DEL SUMADOR VIA UN CIRCUITO DE RETARDO ADICIONAL (DL4). EN UNA POSICION DEL CONMUTADOR, SE AÑADE UN PATRON DE ENTRADA A LA SALIDA DEL CIRCUITO DE RETARDO ADICIONAL Y EN LA OTRA, SE INCORPORAN SALIDAS DESDE AMBOS CIRCUITOS DE RETARDO. PARA JUSTIFICAR LA AUSENCIA DE LOS SUSTRACTORES ALIMENTADOS DESDE EL CUANTIFICADOR, SE PASAN ALGUNOS BITS EMITIDOS POR EL CIRCUITO DE RETARDO DE INTEGRACION DE FORMA INVERTIDA, TANTO AL CIRCUITO DE RETARDO ADICIONAL (INV3) COMO, DESDE LA SALIDA INVERTIDA (INV1) DEL CUANTIFICADOR FINALMENTE A TRAVES DE UN TERCER CIRCUITO DE RETARDO (DL5), AL CONMUTADOR.

  4. 4.-

    CIRCUITO GENERADOR DE VOLTAJE DE REFERENCIA

    (04/1997)

    UN CIRCUITO GENERADOR DE VOLTAJE DE REFERENCIA SE ALIMENTA DE UNA FUENTE DE ALIMENTACION DE TENSION (VSS) QUE PROPORCIONA A TRAVES DE UN PRIMER Y SEGUNDO POLOS (VS1, TIERRA) UNA TENSION DE ALIMENTACION (VS1) QUE AUMENTA EN UN VALOR SUSTANCIALMENTE CONSTANTE (VS1S). INCLUYE ENTRE LOS POLOS (VS1, TIERRA): LA CONEXION EN SERIE DE UNA PRIMERA RESISTENCIA (R1) Y DE UNA SEGUNDA RESISTENCIA (R2) DERIVADAS POR UNA CAPACITANCIA (C) A TRAVES DE LA QUE SE GENERA EL VOLTAJE DE REFERENCIA (VR1); Y LA CONEXION EN SERIE DE UNA TERCERA RESISTENCIA...

  5. 5.-

    DISPOSITIVO MULTIACCESO.

    (08/1994)
    Solicitante/s: ALCATEL N.V. BELL TELEPHONE MANUFACTURING COMPANY NAAMLOZE VENNOOTSCHAP. Clasificación: G06F13/18.

    UN DISPOSITIVO (MAM) QUE INCLUYE UNA RE-FUENTE DE DATOS (RAM) A UNA PRIMERA (PR) ESTACION Y UNA SEGUNDA ESTACION (LC) QUE SE ACOPLAN. ESTE DISPOSITIVO UN PRIMER CIRCUITO DE TRANSMISION (DB,MD,LD2,LD1,DBU) QUE SE ACOPLAN A LA REFUENTE COMUN Y A LA PRIMERA Y SEGUNDA ESTACION, UN SEGUNDO CUIRCUITO DE TRANSMISION (DB,MD) QUE SE ACOPLAN A LA REFUENTE COMUN Y A UN CIRCUITO BUFFER (LR;LW) Y UN TERCER CIRCUITO DE TRANSMISION (PISO,SO;SI,SIPO) QUE SE ACOPLAN AL CIRCUITO BUFFER Y A LA SEGUNDA ESTACION CORRESPONDIENTE QUE SE USA EN MOMENTOS PREFIJADOS (T1,T2,T3;T4). EL CIRCUITO TAMBIEN INCLUYE UN CIRCUITO DE PRIORIDAD (CLG,SG) QUE CONCEDE LAS MAS ALTA PRIORIDAD A LAS PETICIONES DE USO DEL PRIMER CIRCUITO DE TRANSMISION Y LA SIGUIENTE PRIORIDAD A LAS PETCIONES DE USO DEL SEGUNDO CIRCUITO DE TRANSMISION EN DECRECIENTE ORDEN DE FRECUENCIA (SOS;SIS) EN MOMENTOS DETERMINADOS.

  6. 6.-

    CONVERSOR.

    (08/1994)
    Solicitante/s: ALCATEL N.V. BELL TELEPHONE MANUFACTURING COMPANY NAAMLOZE VENNOOTSCHAP. Clasificación: H03K9/06.

    CONVERSOR DE SEÑAL DE MODULACION DE DURACION DE IMPULSO A SEÑAL ANALOGICA (OPUT11/12). ESTE DISPOSITIVO INCLUYE UN CIRCUITO PRINCIPAL QUE CONSTA DE UN CIRCUITO DE CONVERSION (CC1) QUE RECIBE DE UNA SEÑAL DE MODULACION DE DURACION DE IMPULSO Y SEÑALES DE CONTROL (CL1,CL2) DEPENDIENTES DE LOS VOLTAJES DE ALIMENTACION (VDD Y VSS), ASI COMO UN CIRCUITO INTEGRADOR (LPF1). UNA SEÑAL DE REFERENCIA (PDMR) SE CONVIERTE EN UN CIRCUITO REGULADOR (CC2,LPF2,COMP2,PWM2) Y SE INTEGRA DEL MISMO MODO QUE LA SEÑAL DE MODULACION DE DURACION DE IMPULSO, GENERANDOSE UNAS SEÑALES DE MEDICION (V21,V22) QUE SON FUNCION DE LAS DESVIACIONES DE LOS VOLTAJES (VDD Y VSS) RESPECTO A SU VALOR NORMAL. CON ESTAS SEÑALES, LAS RESPECTIVAS SEÑALES DE CONTROL SE COMPENSAN DE FORMA QUE LA SEÑAL CONVERTIDA (C11/12) PROPORCIONADA POR EL CIRCUITO CONVERSOR (CC1) ES INDEPENDIENTE DE DICHAS DESVIACIONES.