CIP-2021 : H03K 5/13 : Disposiciones que tienen una salida única y transforman la señal de entrada en impulsos transmitidos en intervalos de tiempo deseados.
CIP-2021 › H › H03 › H03K › H03K 5/00 › H03K 5/13[1] › Disposiciones que tienen una salida única y transforman la señal de entrada en impulsos transmitidos en intervalos de tiempo deseados.
H ELECTRICIDAD.
H03 CIRCUITOS ELECTRONICOS BASICOS.
H03K TECNICA DE IMPULSO (medida de las características de los impulsos G01R; modulación de oscilaciones sinusoidales por impulsos H03C; transmisión de información digital, H04L; circuitos discriminadores de detección de diferencia de fase entre dos señales de conteo o integración de ciclos de oscilación H03D 3/04; control automático, arranque, sincronización o estabilización de generadores de oscilaciones o de impulsos electrónicos donde el tipo de generador es irrelevante o esta sin especificar H03L; codificación, decodificación o conversión de código, en general H03M).
H03K 5/00 Manipulación de impulsos no cubiertos por ninguno de los otros grupos principales de la presente subclase (circuitos de realimentación H03K 3/00, H03K 4/00; utilizando dispositivos magnéticos o eléctricos no lineales H03K 3/45).
H03K 5/13 · Disposiciones que tienen una salida única y transforman la señal de entrada en impulsos transmitidos en intervalos de tiempo deseados.
CIP2021: Invenciones publicadas en esta sección.
Circuito integrado foto-repetido con compensación de retardos de propagación de señal, especialmente de señales de reloj.
(22/07/2020) Circuito integrado que comprende N patrones adyacentes, todos idénticos, que corresponden a N circuitos parciales adyacentes idénticos (C1, C2, C3) de rango i = 1 a i = N en el orden de sucesión geográfica de los circuitos parciales, comprendiendo cada circuito parcial una entrada de señal de reloj ascendente (EHAmi), una salida de señal de reloj descendente (SHAv) y una línea conductora principal (LP) que se extiende entre la entrada de señal de reloj ascendente (EHAmi) y la salida de señal de reloj descendente (SHAv) e introduce un retardo de propagación de duración T, estando la salida de la señal de reloj descendente (SHAv) de cada circuito parcial, excepto el de rango N, conectada directamente a la entrada de la señal…
Calibración de circuito de recuperación de datos de reloj multifásico.
(18/03/2020) Un procedimiento de comunicaciones de datos, que comprende:
configurar un primer circuito de recuperación de reloj para proporcionar una señal de reloj que tiene una primera frecuencia y que incluye un único pulso para cada símbolo transmitido en una interfaz trifásica de 3 hilos; y
calibrar el primer circuito de recuperación de reloj mediante las siguientes etapas:
aumentar gradualmente un período de retardo proporcionado por un elemento de retardo del primer circuito de recuperación de reloj hasta que la señal de reloj proporcionada por el primer circuito de recuperación de reloj tenga una frecuencia menor que la primera frecuencia; y
cuando el primer circuito de recuperación de reloj tiene una frecuencia menor que la primera frecuencia, disminuir gradualmente el período de retardo…
Interpolador de borde digitalmente controlado (DCEI) para convertidores digital-tiempo (DTC).
(22/11/2018) Un convertidor digital-tiempo, DTC, , que comprende:
un segmento de retardo/fase gruesa que genera una señal de retardo/fase gruesa, la señal de retardo/fase gruesa comprendiendo una señal de retardo/fase par y una señal de retardo/fase impar; y
un segmento de retardo/fase fina que comprende una entrada de retardo/fase gruesa par y una entrada de retardo/fase gruesa impar, la entrada de retardo/fase gruesa par recibiendo la señal de fase gruesa par, la entrada de retardo/fase gruesa impar recibiendo la señal de fase gruesa impar, el segmento de retardo/fase fina teniendo capacidad de respuesta a una señal de control de retardo/fase fina para generar una señal de salida de retardo/fase fina que es…
Circuito de retardo programable con resolución de tiempo de enteros y fraccional.
(04/10/2017) Un aparato , que comprende:
medios para retardar una señal de entrada por un primer retardo de un número entero de unidades de tiempo; y
medios para retardar más la señal de entrada por un segundo retardo de una fracción de una unidad de tiempo en base a una carga adicional proporcionada por al menos una puerta lógica simulada , en la que los medios para retardar más la señal de entrada por el segundo retardo comprenden:
medios para pasar la señal de entrada a través de una primera trayectoria sin la carga adicional si no se selecciona el segundo retardo,
medios para pasar la señal de entrada a través de una segunda trayectoria con la carga adicional acoplada a la…
Establecimiento de llamada de telecomunicación de medios mixtos.
(18/03/2016). Ver ilustración. Solicitante/s: 3G Licensing S.A. Inventor/es: CROOK,MICHAEL DAVID STANMORE.
Estación móvil apta para videotelefonía en respuesta a una interrupción de una llamada en curso de telecomunicaciones de medios mixtos, comprendiendo la estación móvil:
- una interfaz de radiofrecuencia configurada para comunicar por medio de una red de telecomunicaciones de radio;
- un transmisor configurado para transmitir datos que llevan por lo menos un primer y un segundo medios a una estación móvil remota durante una primera llamada de telecomunicaciones de medios mixtos;
- un procesador en comunicación con la interfaz de radiofrecuencia configurado para recibir una indicación de que la transmisión de datos a la estación móvil remota en la primera llamada de telecomunicaciones de medios mixtos está siendo interrumpida;
- estando el procesador además configurado, en respuesta a la indicación, para iniciar una segunda llamada a la estación móvil remota, no soportando la segunda llamada los segundos medios.
PDF original: ES-2564177_T3.pdf
Dispositivo de generación de señales de sincronización con fluctuación de fase muy reducida.
(18/05/2012) Dispositivo de generación de señales de sincronización con fluctuación de fase muy reducida, particularmente para la sincronización de la activación de pulsos láser en un sistema de fusión termonuclear de confinamiento inercial, que comprende:
- un generador de señal eléctrica maestra,
- una pluralidad de primeros retardos (DL) realizados en forma de elementos eléctricos pasivos, estando dichos primeros retardos organizados según una estructura de árbol, comprendiendo los nodos de dicho árbol divisores de señal, estando dicho árbol alimentado en su raíz por la señal eléctrica maestra y suministrando en sus extremos dichas señales de sincronización,
caracterizado…
DISPOSITIVO DE FOTO-ESTIMULACION PARA DIAGNOSTICO Y TRATAMIENTO EN TERAPIAS ENERGETICAS.
(08/01/2010) La presente invención se refiere, como el título lo indica, a un dispositivo emisor de luz, continua o pulsada, de longitudes de onda comprendidas en el espectro visible e infrarrojo, de uso en las llamadas terapias energéticas. El dispositivo está diseñado específicamente para su uso en Auriculomedicina, pero sus características lo hacen de utilidad en otras modalidades tales como Cromopuntura y Cromoterapia y en las llamadas aplicaciones estéticas. El dispositivo consta, fundamentalmente, de una Unidad Principal conteniendo los generadores de pulsos y los dispositivos de control y de una Pieza de Mano que…
CIRCUITO DE SELECCION DE FASE.
(01/06/2005). Ver ilustración. Solicitante/s: VITESSE SEMICONDUCTOR CORPORATION. Inventor/es: WARWAR, GREG.
Un circuito de selección de fase para seleccionar una fase a partir de una fuente de fases que genera las señales de fase, teniendo las señales de fase distintas fases, que comprende: una única etapa de circuitos multiplexores que reciben las señales de fase desde la mencionada fuente de señales, en la que los mencionados circuitos multiplexores están conectados conjuntamente en sus salidas, recibiendo cada uno de los mencionados circuitos multiplexores al menos dos señales de fase, y estando adaptados cada uno de los mencionados circuitos multiplexores para estar activos durante la operación del mencionado circuito de selección de fase.
PROCEDIMIENTO PARA LA GENERACION DE UN PULSO DE RELOJERIA DE SALIDA Y CIRCUITO PARA LA GENERACION DEL PULSO DE RELOJ CORRESPONDIENTE.
(16/04/2005). Ver ilustración. Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: GRIESSBACH, GUNTER.
Procedimiento para la generación de un pulso de reloj de salida con un nivel alto y un nivel bajo a partir de un pulso de reloj de base en forma de una onda rectangular periódica simétrica, en el que el pulso de reloj de salida presenta una relación de muestreo y en el que la relación de muestreo corresponde a la relación de tiempo entre el nivel alto y el nivel bajo de un periodo del pulso de reloj de salida, en el que la relación de muestreo se varía constantemente para la distribución más uniforme del espectro de interferencias sobre las sobreoscilaciones pares e impares de la frecuencia, de tal manera que la relación de muestreo está sujeta a inestabilidad.
APARATOY METODO PARA PROPORCIONAR UN RETRASO PROGRAMABLE.
(01/12/2002) UN COMPROBADOR DE PLACA DE CIRCUITO IMPRESO QUE COMPENSA LAS DIFERENTES LONGITUDES DE PROPAGACION DE CADA CANAL, INCLUIDA UNA CELULA DE RETARDO DE ENTRADA UNICA, AL MENOS UNA CELULA DE RETARDO DE ENTRADAS MULTIPLES Y UN MULTIPLEXOR. LAS CELULAS DE RETARDO SE CONECTAN ENTRE SI EN CADENA. ADEMAS, LA CELULA DE RETARDO DE ENTRADA UNICA ES LA PRIMERA CELULA DE RETARDO DE LA CADENA, Y CADA CELULA DE RETARDO DE ENTRADAS MULTIPLES TIENE LA CAPACIDAD PARA SELECCIONAR UNA DE SUS ENTRADAS. A CADA CELULA DE RETARDO SE APLICA UNA SEÑAL DE TEMPORIZACION, AL IGUAL QUE AL MULTIPLEXOR. LAS ENTRADAS DE LAS CELULAS DE RETARDO DE ENTRADAS MULTIPLES VAN CONECTADAS A LA SALIDA DE LA CELULA DE RETARDO DE UNICA ENTRADA,…
(16/02/2002). Solicitante/s: KONINKLIJKE PTT NEDERLAND N.V.. Inventor/es: DE BLOK, CORNELIS MARIA.
SE PRESENTA UN SISTEMA PARA UN RECEPTOR OPTICO, EN EL QUE LOS IMPULSOS UNIPOLARES DE ENTRADA SE CONVIERTEN EN IMPULSOS BIPOLARES QUE TIENEN UNA AMPLITUD SUPERIOR CONSTANTE (ELEMENTOS 2, 3 Y 4) QUE, POR UN LADO, SE UTILIZAN PARA GENERAR REPLICAS DE LOS IMPULSOS ORIGINALES, PERO QUE TENGAN UNA AMPLITUD SUPERIOR CONSTANTE (ELEMENTO 5) Y, POR OTRO LADO, SE USAN PARA ELIMINAR LAS DIFERENCIAS MUTUAS DE FASE POR MEDIO DE UNA COMPARACION DE FASE CON LOS IMPULSOS DE UN SINCRONIZADOR LOCAL (ELEMENTOS 7... 14). ESTO ULTIMO SE EFECTUA PREFERIBLEMENTE MEDIANTE IMPULSOS BIPOLARES QUE SE MULTIPLICAN (ELEMENTOS 7) MEDIANTE IMPULSOS DE SINCRONIZACION, Y MEDIANTE LA UTILIZACION DE LA SEÑAL DE DC RESULTANTE PARA CONTROLAR UN ELEMENTO DE RETARDO CONTROLABLE.
METODO DE COMPENSACION AUTOMATICA DE LAS INCERTIDUMBRES DE TIEMPO DE UN SISTEMA ELECTRONICO PROBADO POR PROBADOR AUTOMATICO.
(16/09/1998) LA PRESENTE INVENCION SE REFIERE A UN PROCESO DE COMPENSACION AUTOMATICO DE LAS INCERTIDUMBRES DE TIEMPO DE UN SISTEMA ELECTRONICO PARA UN PROBADOR AUTOMATICO QUE PROPORCIONA AL MENOS UNA SEÑAL DE ENTRADA PARA EL SISTEMA Y QUE RECOGE LAS SEÑALES DE SALIDA SALIDAS DE ESTE SISTEMA EN INSTANTES DE MEDICION DETERMINADOS POR VENTANAS DE MEDICION, QUE COMPRENDE LAS SIGUIENTES ETAPAS SUCESIVAS: (A) DECALAJE DE UN PASO DETERMINADO HACIA DELANTE O HACIA ATRAS DE TODO O DE PARTE DE LAS SEÑALES DE ENTRADA, O RESPECTIVAMENTE DE LAS VENTANAS DE MEDICION, HASTA UN INSTANTE T1 DE COINCIDENCIA DE ESTAS VENTANAS DE MEDICION CON LAS SEÑALES DE SALIDA DEL SISTEMA, (B) DECALAJE DEL PASO DETERMINADO DE LAS SEÑALES DE ENTRADA, O RESPECTIVAMENTE DE LAS VENTANAS DE MEDICION,…
(16/10/1997). Solicitante/s: ADVANCED MICRO DEVICES INC.. Inventor/es: GUO, BIN.
UN METODO Y APARATO DE LINEA DE RETARDO DE AUTOCALIBRACION CONTROLADA TOTALMENTE DE MANERA DIGITAL QUE SIMULA UNA LINEA DE RETARDO IDENTIFICANDO CONTINUAMENTE EL TERMINAL EN UNA POSICION FISICA EN DICHA LINEA DE RETARDO (ESP) QUE ES LA LOCALIZACION EXACTA EN LA QUE UNA SEÑAL QUE ATRAVIESA DICHA LINEA DE RETARDO ES DESFASADA 360 GRADOS RESPECTO DE DICHA ENTRADA DE DETECTOR DE FASE Y MEDIOS PARA CONECTOR DICHO TERMINAL ECP A LA PRIMERA ETAPA DE DICHA LINEA DE RETARDO.
LINEA DE RETARDO VARIABLE DE GAMA ANCHA Y OSCILADOR DE ANILLO.
(16/08/1997). Solicitante/s: AT&T CORP.. Inventor/es: LEONOWICH, ROBERT HENRY.
UNA LINEA DE RETARDO VARIABLE QUE TIENE UNA SERIE DE INVERSORES LOGICOS "LENTOS" Y UN NUMERO IGUAL DE INVERSORES "RAPIDOS" CON ENTRADAS CONECTADAS PARA CORRESPONDER LAS ENTRADAS DE INVERSORES "LENTOS". LAS PUERTAS DE TRANSMISION QUE ACOPLA LAS SALIDAS DE INVERSORES "RAPIDOS" PARA CORRESPONDER LA SALIDAS DE INVERSORES "LENTOS", VARIAN LAS CANTIDAD DE ACOPLAMIENTO ENTRE LOS INVERSORES. EL RETARDO MAXIMO SE DA SUSTANCIALMENTE CON UN NO ACOPLAMIENTO ENTRE LOS INVERSORES "RAPIDOS" Y "LENTOS" Y EL RETARDO MINIMO SE DA CUANDO EL ACOPLAMIENTO MAXIMO OCURRE ENTRE LOS INVERSORES "RAPIDOS" Y "LENTOS". LA LINEA DE RETARDO VARIABLE PUEDE CONFIGURARSE DENTRO DE UN OSCILADOR DE ANILLO DE FRECUENCIA VARIABLE, UTIL EN BUCLES SINCRONIZADOS O SIMILARES.
DISPOSICION DE CIRCUITO DE RETARDO ANALOGICO.
(16/02/1997). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: MASSONER, JOHANN, DIPL.-ING.
UNA DISPOSICION DE CIRCUITO DE RETARDO ANALOGICO CONTIENE UNA FUENTE DE CORRIENTE (T1, T4), QUE SE IMPULSA CON UNA RELACION DE IMPULSOS REDUCIDA A TRAVES DE UNA DISPOSICION SIMETRICA DE CORRIENTE (T3, T5; T2, T8) EN UNA FASE DE INVERSION (T6, T7), QUE POR EL LADO DE SALIDA ESTA CONECTADA A UN CONDENSADOR (C). MEDIANTE LA ELECCION DE LA RELACION DE IMPULSOS/PAUSAS Y DE LA GEOMETRIA DE SIMETRIA DE CORRIENTE, SE PUEDE ELEGIR LA CORRIENTE DEL CONDENSADOR DE MANERA QUE CON GRANDES TIEMPOS DE RETARDO EL CONDENSADOR PUEDE SER PEQUEÑO Y LA SUPERFICIES DE TRANSISTORES MINIMAS. UN DISPARADOR SCHMITT SUBSIGUIENTE ACELERA EL FLANCO DE CONEXION LENTO.
DISPOSITIVO Y METODO DE SELECCION DE LOS TIEMPOS DE RETARDO DE IMPULSOS DE TRANSFERENCIA.
(01/10/1996). Solicitante/s: ALCATEL N.V.. Inventor/es: TYRRELL, RAYMOND EUGENE, BRISCOE, MILTON RODNEY.
UN SELECTOR DE FASES DE RETARDO DE CIRCUITO FILTRO DE TRANSFERENCIA ASEGURA LA TRANSFERENCIA EXACTA DE DATOS DESDE CIRCUITERIA DE GRAN VELOCIDAD A CIRCUITERIA DE BAJA VELOCIDAD, A TRAVES DEL USO DE UN MODULO DE FASES DE RETARDO, COMPRENDIENDO UNA PLURALIDAD DE FASES , Y UN MULTIPLEXOR ASOCIADO, PARA SELECCIONAR UNO DE LAS FASES DE RETARDO, PARA PROPORCIONAR LA RECEPCION EXACTA DE DATOS PARALELOS MEDIANTE LA CIRCUITERIA DE BAJA VELOCIDAD, DESDE LA CIRCUITERIA DE ALTA VELOCIDAD. EL SELECTOR DE FASES DE RETARDO DE CIRCUITO FILTRO DE TRANSFERENCIA INCORPORA UN MODULO DE IDENTIFICACION DE CANAL DE SINCRONIZACION, PARA DETECTAR LA INFORMACION DEL CANAL DE INFORMACION EN LOS CUADROS DE DATOS TRANSFERIDOS DESDE LA CIRCUITERIA DE ALTA VELOCIDAD A LA CIRCUITERIA DE BAJA VELOCIDAD, Y TAMBIEN INCLUYE LA CIRCUITERIA DE CONTROL PARA AJUSTAR LA FASE DE RETARDO SELECCIONADA, HASTA QUE SE DETECTA LA IDENTIFICACION DEL CANAL DE SINCRONIZACION.
CIRCUITO CON CONSTANTE DE TIEMPO AJUSTABLE Y APLICACION EN UN CIRCUITO DE RETARDO AJUSTABLE.
(16/02/1994). Solicitante/s: BULL S.A.. Inventor/es: BOUDRY, JEAN-MARIE.
EL CIRCUITO CON CONSTANTE DE TIEMPO SEGUN LA INVENCION LLEVA VARIAS PUERTAS DE TRANSFERENCIA (G0, G1,...,GN) COMPUESTAS DE TRANSISTORES DE TIPO MOS, CUYOS CAMINOS DRENAJE-FUENTE CONSTITUYEN ELEMENTOS RESISTENTES. LA CONSTANTE DE TIEMPO ES REGULABLE ACTIVANDO SELECTIVAMENTE (RE0, RE1,..., REN) LAS PUERTAS DE TRANSFERENCIA, SIENDO LA CAPACIDAD DEL CIRCUITO LA CAPACIDAD DE ESTRUCTURA DE LOS TRANSISTORES MOS. PARA CONSERVAR EN LA CAPACIDAD UN VALOR CONSTANTE, CADA PUERTA DE TRANSFERENCIA (G0, G1,...,GN) ESTA ASOCIADA A UN CIRCUITO (GC0, GC1,... GCN), DE COMPENSACION QUE, CUANDO ESTA ACTIVADO INTRODUCE UNA CAPACIDAD (C0, C1,...CN) DE IGUAL VALOR QUE LA CAPACIDAD DE LA PUERTA EN ESTADO CONDUCTOR. LA INVENCION SE REFIERE TAMBIEN A UN CIRCUITO DE RETARDO QUE UTILIZA EL CIRCUITO CON CONSTANTE DE TIEMPO. APLICACION EN PARTICULAR EN EL AJUSTE DE FASE DE SEÑALES DE RELOJ DE UN SISTEMA SINCRONO.
PROCEDIMIENTO Y DISPOSICION DE CONEXION PARA EL DESPLAZAMIENTO DE FASE.
(01/04/1993). Solicitante/s: ANT NACHRICHTENTECHNIK GMBH. Inventor/es: SPERLICH, JOSEF, DIPL.-ING., THIER, HEINZ, DIPL.-ING.
UN PROCEDIMIENTO REALIZABLE CON PEQUEÑOS COSTES PARA EL DESPLAZAMIENTO DE FASE DE UNAS SEÑALES (S) SEGUN LA SEÑAL (P) DE CONTROL INDICANDO EL DESPLAZAMIENTO DE FASE CONSISTE EN: COORDINAR LOS DOS COMPONENTES (X, Y) DE LAS SEÑALES CARTESIANAS ORTOGONALES MEDIANTE LA FASE REPRESENTADA POR LA SEÑAL DE CONTROL; DISTRIBUIR LA SEÑAL A DESPLAZAR CORRESPONDIENTE A LA FASE EN DOS FRACCIONES DE SEÑALES (S1, S2) ALTERNADAS EN FASE ENTRE SI, ALREDEDOR DE 90 ; RELACIONAR PROPORCIONALMENTE UNA DE LAS DOS FRACCIONES (S1, S2) DE LAS SEÑAS CON UNO DE LOS COMPONENTES (X, Y) DE SEÑALES ORTOGONALES Y LA OTRA FRACCION DE SEÑAL CON EL OTRO COMPONENTE DE SEÑALES Y JUNTAR DE NUEVO LA FRACCION DE SEÑAL RELACIONADA PROPORCIONALMENTE A LA SEÑAL DE SALIDA (A).
SISTEMA DE CONTROL PARA MAQUINAS RECREATIVAS Y DE AZAR.
(16/10/1988). Ver ilustración. Solicitante/s: SANCHEZ VALERO,FRANCISCO.
CONSISTE EN UN CIRCUITO ADAPTADOR ENTRE EL CIRCUITO DE LA MAQUINA Y UN CHIP©TARJETA PROGRAMABLE QUE COMPRENDE UN CABEZAL LECTOR DEL CHIP©TARJETA POR ALTA FRECUENCIA DEL QUE RECIBE LA INFORMACION PROGRAMADA, Y UNA UNIDAD DE CONTROL CONECTADA ELECTRICAMENTE A LA PLACA LOGICA DEL CIRCUITO DE LA MAQUINA Y QUE TRANSFORMA LAS SEÑALES DE ALTA FRECUENCIA RECIBIDAS DEL CABEZAL LECTOR PROCEDENTES DEL CHIP©TARJETA EN SEÑALES ELECTRONICAS QUE ENVIA A LA PLACA LOGICA, Y VICEVERSA.