CONVERTIDOR SERIE-PARALELO Y PARALELO-SERIE FOTONICO.
EL PRESENTE DISPOSITIVO FOTONICO COMPRENDE UN CIRCUITO OPTICO INTEGRADO PLACIARIO (1) CON UNA DISPOSICION PERIODICA DE ELEMENTOS AMPLIFICADORES SEMICONDUCTORES (20.
N) Y DE GUIAS DE INTERCONEXION PASIVOS (10.N). ESTAN DISPUESTAS UNAS ENTRADAS Y UNAS SALIDAS OPTICAS (30.N) DE MANERA QUE LOS TIEMPOS DE PROPAGACION DE LAS SEÑALES ENTRE ENTRADAS Y/O SALIDAS SUCESIVAS SEAN IDENTICOS ENTRE SI. LA INVENCION SE APLICA A DISPOSITIVOS DE TRATAMIENTO DE SEÑALES OPTICAS BINARIAS DE FRECUENCIA DETERMINADA, PARTICULARMENTE PARA LA CONVERSION DE UN FLUJO DE INFORMACIONES DE TIPO SERIE EN UN FLUJO DE INFORMACION DE TIPO PARALELO Y VICEVERSA.
Tipo: Resumen de patente/invención.
Solicitante: ALCATEL CIT.
Nacionalidad solicitante: Francia.
Dirección: 12 RUE DE LA BAUME,75008 PARIS.
Inventor/es: GABRIAGUES, JEAN-MICHEL, LE ROY, GUY.
Fecha de Publicación: .
Fecha Concesión Europea: 26 de Marzo de 1997.
Clasificación Internacional de Patentes:
- H03M9/00 ELECTRICIDAD. › H03 CIRCUITOS ELECTRONICOS BASICOS. › H03M CODIFICACION, DECODIFICACION O CONVERSION DE CODIGO, EN GENERAL (por medio de fluidos F15C 4/00; convertidores ópticos analógico/digitales G02F 7/00; codificación, decodificación o conversión de código especialmente adaptada a aplicaciones particulares, ver las subclases apropiadas, p. ej. G01D, G01R, G06F, G06T, G09G, G10L, G11B, G11C, H04B, H04L, H04M, H04N; cifrado o descifrado para la criptografía o para otros fines que implican la necesidad de secreto G09C). › Conversión paralelo/serie o viceversa (memorias digitales en las cuales la información es desplazada por escalones G11C 19/00).
Patentes similares o relacionadas:
Procedimiento de distribución de datos y procedimiento de agregación de datos, y aparatos relacionados a los mismos, del 8 de Enero de 2020, de HUAWEI TECHNOLOGIES CO., LTD.: Un procedimiento de distribución de datos, que comprende: recibir un primer flujo de paquetes; dividir el primer flujo de paquetes […]
Arquitectura central en serie de memoria no volátil, del 3 de Septiembre de 2014, de Conversant Intellectual Property Management Inc: Sistema de memoria que comprende: banco de memoria para suministrar datos de lectura de flujo de bits en serie en respuesta a una operación […]
Codificador en serie de doble velocidad de trasmisión de datos y baja desalineación de salida, del 26 de Marzo de 2014, de QUALCOMM INCORPORATED: Un codificador en serie, que comprende: un medio para almacenar una pluralidad de bits de entrada de datos; un medio para almacenar […]
Sistema de memoria y método con modos en serie y en paralelo, del 19 de Febrero de 2014, de MOSAID TECHNOLOGIES INCORPORATED: Un sistema de memoria, que comprende: por lo menos un banco de memoria ; y circuitos de interfaz configurados para comunicar con dicho […]
Codificador serie con doble tasa de trasmisión de datos con leve desalineación de salida, del 20 de Noviembre de 2013, de QUALCOMM INCORPORATED: Un codificador serie que comprende: un medio para almacenar una pluralidad de bits de entrada de datos; un medio para almacenar […]
PUERTOS DE DATOS DE ENTRADA/SALIDA., del , de ADVANCED MICRO DEVICES INC.: LA PRESENTE INVENCION DESCRIBE UN CIRCUITO DE PUERTOS DE DATOS DE ENTRADA/SALIDA, QUE CONECTA UN BUS DE DATOS PARALELO CON UN BUS DE DATOS EN SERIE DE ENTRADA Y UN BUS […]
REGISTRO DE DESPLAZAMIENTO DE ENTRADA PARALELO DE N BITIOS A SALIDA PARALELO DE BITIOS VARIABLES., del 16 de Agosto de 1999, de ALCATEL: LOS N-BITS PARALELOS DE DATOS SE INTRODUCEN EN UN REGISTRO DE DESPLAZAMIENTO DE SALIDA PARALELO EN PARALELO HECHO DE N + M N:1 MULTIPLEXORES PARALELOS […]
SISTEMA Y METODO PARA FORMAR UN ENLACE MULTIMEDIA BIDIRECCIONAL, del 16 de Marzo de 2008, de INOVA SEMICONDUCTORS GMBH: Un sistema para formar un enlace digital multimedia, que comprende: un medio transmisor que comprende medios formadores de trama aguas […]