CIP-2021 : G06F 12/02 : Direccionamiento o asignación; Traslado (secuenciación de direcciones de programa G06F 9/00;

disposiciones para seleccionar una dirección en una memoria digital G11C 8/00).

CIP-2021GG06G06FG06F 12/00G06F 12/02[1] › Direccionamiento o asignación; Traslado (secuenciación de direcciones de programa G06F 9/00; disposiciones para seleccionar una dirección en una memoria digital G11C 8/00).

G FISICA.

G06 CALCULO; CONTEO.

G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N).

G06F 12/00 Acceso, direccionamiento o asignación en sistemas o arquitecturas de memoria (entrada digital a partir de, o salida digital hacia soportes de registro, p. ej. hacia unidades de almacenamiento de disco G06F 3/06).

G06F 12/02 · Direccionamiento o asignación; Traslado (secuenciación de direcciones de programa G06F 9/00; disposiciones para seleccionar una dirección en una memoria digital G11C 8/00).

CIP2021: Invenciones publicadas en esta sección.

DISPOSICION DE CIRCUITO PARA LA REPRODUCCION DEL ESPACIO DE DIRECCIONAMIENTO LOGICO DE UNA UNIDAD DE PROCESADOR SOBRE EL ESPACIO DE DIRECCIONAMIENTO FISICO DE UNA MEMORIA.

(16/08/1999). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: MOLLER, UDO, DIPL.-ING.

SE REFIERE A UN ESQUEMA DE CONEXIONES PARA LA REPRODUCCION DEL ESPACIO LOGICO DE DIRECCIONAMIENTO DE UN PROCESADOR (PU) SOBRE EL ESPACIO FISICO DE DIRECCIONAMIENTO DE UNA MEMORIA (MM) CON UNA UNIDAD DE INTERPRETACION (IU), QUE ESTA UNIDA CON EL PROCESADOR (PU) A TRAVES DE LINEAS DE DATOS Y DE MANDO (D, C) Y QUE CONTIENE UN REGISTRO (BCR) DIVIDIDO EN UN PRIMER CAMPO DE REGISTRO Y EN UN SEGUNDO CAMPO DE REGISTRO A DESCRIBIR POR EL PROCESADOR. LA UNIDAD DE INTERPRETACION (IU) ANALIZA CONTINUAMENTE EL ESTADO LOGICO DEL PROCESADOR (PU), REGISTRANDO, EN DETERMINADOS ESTADOS LOGICOS, EL CONTENIDO DEL SEGUNDO CAMPO DE REGISTRO EN EL PRIMERO Y EMITIENDO EL CONTENIDO DE ESTE PRIMERO COMO DIRECCION. UNA UNIDAD DE ENLACE, UNIDA A TRAVES DE LINEAS DE DIRECCIONAMIENTO (A1, A2, A3) CON EL PROCESADOR (PU), LA UNIDAD DE INTERPRETACION (IU) Y LA MEMORIA (MM), FORMA UNA DIRECCION COMPLETA PARA LA MEMORIA (MM) A PARTIR DE LAS DIRECCIONES TRANSMITIDAS POR LA UNIDAD DE INTERPRETACION (IU) Y EL PROCESADOR (PU).

METODO DE ALMACENAMIENTO EN MEMORIA Y DISPOSITIVO DE CONTROL.

(16/03/1999) SE PRESENTA UN METODO DE ALMACENAMIENTO EN MEMORIA EMPLEADO EN UN DISPOSITIVO DE CONTROL DE ALMACENAMIENTO EN MEMORIA PARA ALMACENAR CELDAS DE DATOS (DC) EN POSICIONES DE MEMORIA (ML) DE UNA MEMORIA (MEM). LAS POSICIONES DE MEMORIA (ML) ESTAN AGRUPADAS EN GRUPOS DISTINTOS DE UNA MANERA PREDETERMINADA (S1/SN), CON LAS DIRECCIONES DE GRUPOS ORDENADAS RESPECTIVAMENTE DE UNA MANERA CICLICA (SA1/SAN). LAS CELDAS DE DATOS (DC) TIENEN RESPECTIVOS IDENTIFICADORES DE CELDA (ID) QUE CORRESPONDEN A RESPECTIVAS DIRECCIONES DE GRUPOS. EL METODO INCLUYE, PARA CADA CELDA DE DATOS (DC) A ALMACENAR, LOS PASOS DE: ASIGNAR LA CORRESPONDIENTE DIRECCION DE GRUPO (SAM) A SU IDENTIFICADOR DE CELDA (ID); COMENZAR CON EL GRUPO (SM) CON LA CORRESPONDIENTE DIRECCION DE GRUPO (SAM) Y EN DICHO ORDEN CICLICO, ASIGNANDO RESPECTIVOS NIVELES DE RELLENO DE GRUPOS…

SINCRONIZACION DEL ACCESO A MEMORIA EN MULTIPROCESADORES VECTORIALES.

(16/03/1999). Solicitante/s: UNIVERSITAT POLITECNICA DE CATALÑUNYA. Inventor/es: VALERO CORTES,MATEO, PEIRON GUARDIA, MONTSE, AYGUADE PARRA, EDUARD.

SINCRONIZACION DEL ACCESO A MEMORIA EN MULTIPROCESADORES VECTORIALES. EN SISTEMAS MULTIPROCESADORES VECTORIALES, LAS COLISIONES EN LA RED DE INTERCONEXION Y EN LOS MODULOS DE MEMORIA PROVOCAN QUE LA LATENCIA DE LOS ACCESOS AUMENTE ARBITRARIAMENTE, DANDO LUGAR A UNA IMPORTANTE PERDIDA DE EFICIENCIA DEL SISTEMA. NUESTRA PROPUESTA CONSISTE EN UNA SINCRONIZACION DEL ACCESO AL SISTEMA DE MEMORIA POR PARTE DE LOS DISTINTOS PROCESADORES DE MANERA QUE SE CONSIGUE ACCEDER A VECTORES CON LA MENOR LATENCIA POSIBLE SI EL ACCESO SE REALIZA FUERA DE ORDEN. EL METODO SE PUEDE APLICAR A LOS VECTORES QUE APARECEN MAS FRECUENTEMENTE EN PROGRAMAS REALES. LA CIRCUITERIA NECESARIA PARA LA IMPLEMENTACION DEL METODO ES DE COMPLEJIDAD SIMILAR A LA REQUERIDA PARA UN ACCESO CONVENCIONAL.

SISTEMA DE MEMORIA TELEFONICA DIGITAL PARA UN SISTEMA DE TELECOMUNICACION.

(16/01/1999) LA GRAN NECESIDAD DE MEMORIA EN PROCESOS DE MEMORIA TELEFONICA REQUIERE UNA UTILIZACION OPTIMA DE LOS LUGARES DE MEMORIA EXISTENTES. PARA ELLO LA MEMORIA DE SEMICONDUCTOR ESTA DIVIDIDA EN ELEMENTOS DE MEMORIA INDIVIDUALES DIRECCIONABLES. POR UN CONTROL DE LA MEMORIA SE DISTRIBUYEN LOS MENSAJES EN BLOQUES DE DATOS, SE ALMACENA EN SEGMENTOS DE MEMORIA, ESTANDO CONTENIDOS EN UN SEGMENTO DE MEMORIA DISPONIBLE CON UNA RELACION O INDICE. LOS SEGMENTOS DE MEMORIA AFECTADOS DE FALLO RECONOCIDOS SON EXCLUIDOS DE UNA UTILIZACION. PARA UN BLOQUE DE DATOS PERTENECIENTE A UN MENSAJE SE CARACTERIZAN POR MEDIO DE UNA DIRECCION DE PARTIDA PARA…

PROCESO PARA ESTRUCTURA OBJETOS DE TELETRANSACCIONES EN UN EQUIPO EMBARCADO.

(01/08/1998). Solicitante/s: ALCATEL ALSTHOM COMPAGNIE GENERALE D'ELECTRICITE. Inventor/es: BUENO, SERGE.

PROCESO PARA ESTRUCTURA OBJETO DE TELETRANSACCION EN UN ESPACIO DE MEMORIA FISICA DE UN EQUIPO EMBARCADO QUE COMPRENDE UNA CAJA ELECTRONICA QUE COMPRENDE UNA CAJA ELECTRONICA (119 QUE CONSTA DE UNA UNIDAD DE CONTROL Y DE TRATAMIENTO DE DATOS A LA QUE ESTA CONECTADA UNA PRIMERA MEMORIA RESERVADA PARA A GRABACION DE TALES OBJETOS; UN LECTOR DE TARJETA DE MICROCHIP CON MICROCALCULADOR DESTINADO A GRABAR TALES OBJETOS EN UNA SEGUNDA MEMORIA (129 PREVISTA SOBRE LA TARJETA DE MICROCHIP Y MEDIOS DE EMISION Y RECEPCION HACIA UNA ESTACION FIJA CARACTERIZADO EN QUE SE PREVE DIVIDIR EL ESPACIO DE MEMORIA FISICA DEFINIDO POR LA PRIMERA Y LA SEGUNDA MEMORIA EN VARIOS ESPACIOS DE MEMORIA LOGICA , SIENDO CADA OBJETO DE TELETRANSACCION A GRABAR EN EL ESPACIO DE MEMORIA FISICA IDENTIFICADO POR UNA DIRECCION LOGICA QUE COMPRENDE UN PRIMER CAMPO (IDE) INDICATIVO DEL ESPACIO DE MEMORIA LOGICA DE LOCALIZACION DE TAL OBJETO Y UN SEGUNDO CAMPO (IDO) INDICATIVO DE UN NUMERO LOGICO DE OBJETO.

CIRCUITO DE GESTION DE NUMEROS DE ACCESO A RECURSOS LOGICOS.

(01/07/1998) CIRCUITO DE GESTION DE NUMEROS DE ACCESO A RECURSOS LOGICOS. EL CIRCUITO PONE AL DIA NUMEROS DE ACCESO A RECURSOS LOGICOS TALES COMO CELULAS DE DATOS DE MEMORIA TAMPON EN UN SISTEMA DE CONMUTACION TEMPORAL. SE ORGANIZA ALREDEDOR DE UNA MATRIZ DE CELULAS DE RECUENTO (MC). CADA CELULA DE RECUENTO (1I,J) INCLUYE UN CONTADOR SINCRONO QUE MEMORIZA UN NUMERO INSTANTANEO DE ACCESO (NBI,J) RELATIVO A UNA CELULA DE DATOS CORRESPONDIENTE DE LA MEMORIA TAMPON. ESTE NUMERO DE ACCESO CODIFICADO ES REPRESENTATIVO DEL NUMERO DE VIAS MULTIPLEX SALIENTES DEL SISTEMA HACIA LAS QUE DEBE SER TODAVIA DIFUNDIDO EL BLOQUE DE DATOS RECIBIDO SOBRE UNA VIA MULTIPLEX…

PROCEDIMIENTO PARA LA ADMINISTRACION DE UNA MEMORIA FLASH.

(01/07/1997). Solicitante/s: ALCATEL SEL AKTIENGESELLSCHAFT. Inventor/es: KOPP, DIETER, SIENEL, JURGEN.

LAS MEMORIAS TIPO FLASH PUEDEN DESCRIBIRSE EN FORMA "BYTE" O "WORD", PERO NO SE EXTINGUEN EN BLOQUE. CADA BLOQUE DE UNA MEMORIA FLASH DISPONE DE UNA DURACION DE TIEMPO LIMITADA CON RESPECTO A LOS CICLOS DE ESCRITURA/EXTINCION EJECUTABLES. UTILIZACION DE UN ALGORITMO DE OPTIMIZACION. UN GRADO DE RELLENO DE LOS BLOQUES INDIVIDUALES DE LA MEMORIA FLASH SE DETERMINA Y CONSIGUE DE FORMA CORRESPONDIENTE EL GRADO DE RELLENO DE UN DESPLAZAMIENTO DE DATOS EN EL EXTREMO DE MEMORIA O SE DETERMINA DE TAL MODO, QUE SE EXTINGUE UN BLOQUE, O DE FORMA QUE PUEDA SER COPIADO DENTRO DE LA MEMORIA EN LA ZONA LIBRE DE LOS BLOQUE, O QUE LOS DATOS PUEDAN SER ALMACENADOS DE FORMA INTERMEDIA PARA LA EXTINCION DE LAS ZONAS MARCADAS Y DESPUES DE LA EXTINCION DE LOS BLOQUES PUEDEN SER RECONSTRUIDOS DE NUEVO O BIEN QUE LOS DATOS SEAN TRANSMITIDOS SOBRE ZONAS MARCADAS DE EXTINCION POR MEDIO DE UNA DISPOSICION DE UNION.

PROCESADOR DE DIRECCIONES PARA UN PROCESADOR DE SEÑALES.

(16/03/1997) ESTA INVENCION SE REFIERE A UNA DIRECCION ELABORADORA PARA UNA SEÑAL ELABORADORA. ESTA DIRECCION ELABORADORA CONTIENE FORMA PARA EL CALCULO DE DIRECCION EN UNA MEMORIA DE LECTURA/ESCRITURA CONTENIENDO AL MENOS UNA MEMORIA TAMPON CIRCULAR (CIRCULAR BUFFER) PARA ALMACENAR ESTADOS VARIABLES DE FILTROS DIGITALES. ESTA FORMA CONSTA DE UNA SERIE (S) DE REGISTROS PARA ALMACENAR LA DIRECCION PLEGADA COMUN (MOD-POINTER) PARA CADA MEMORIA TAMPON CIRCULAR RELATIVA A LA DIRECCION DE INICIO ABSOLUTA DE LA MEMORIA TAMPON. ADEMAS UNA UNIDAD DE CALCULO (+) ES INCLUIDA PARA AÑADIR LA DIRECCION PLEGADA COMUN AL DESPLAZAMIENTO (DATA-ADDR, WRITE-ADDR) DE UNA VARIABLE ESTADO SELECCIONADA EN RELACION CON LA CORRESPONDIENTE DIRECCION DE INICIO DE LA MEMORIA TAMPON, REDUCIENDO LA SUMA OBTENIDA EN EL PASO CON LA CORRESPONDIENTE LONGITUD…

PROCESO DE EXPLOTACION DE LA MEMORIA EN UN SISTEMA INFORMATICO DE TIPO DE DIRECCION VIRTUAL Y DISPOSITIVO PARA LLEVAR A CABO DICHO PROCESO.

(01/01/1997). Solicitante/s: BULL S.A.. Inventor/es: DOROTTE, MICHEL.

EL PROCESO DE EXPLOTACION DE LA MEMORIA EN UN SISTEMA INFORMATICO DEL TIPO DE DIRECCION VIRTUAL ESTA CARACTERIZADO EN QUE: SE ORGANIZA UN PRIMER DOMINIO DE MEMORIA DX ALREDEDOR DE UNA DIRECCION DE DIMENSION NX BITS. SE DEFINE EN EL DOMINIO DE MEMORIA DX UNA PLURALIDAD DE ESPACIOS DE DIRECCION EAX DE ESTRUCTURA IDENTICA Y ADMITIENDO UNA DIRECCION RELATIVA DE DIMENSION NL INFERIOR A NX. SE AFECTA DE MODO TEMPORAL E INTERCAMBIABLE UNO DE LOS ESPACIOS DE DIRECCION EAX (A CONTINUACION LLAMADO ESPACIO DE DIRECCION CORRIENTE EAC) A UN SEGUNDO DOMINIO DE MEMORIA DL ORGANIZADO ALREDEDOR DE UNA DIRECCION DE DIMENSION NL BITS. EL INVENTO CONCIERNE IGUALMENTE UN DISPOSITIVO PARA PONER EN OBRA EL PROCESO DEFINIDO MAS ABAJO.

TRANSFERENCIAS DE DATOS ENTRE MEMORIAS.

(01/02/1996) LAS UNIDADES DE DATOS DE VISUALIZACION SE TRANSFIEREN EN UN SISTEMA DE PC/INTERFAZ DE VISUALIZACION DE GRAFICOS QUE COMPRENDE TRES UNIDADES DE MEMORIA; UNA MEMORIA FUENTE QUE SE DIRECCIONA EN INCREMENTOS DE BYTE PLANARIOS Y ALMACENA UNIDADES DE DATOS DE VISUALIZACION EN BASE A UN BIT POR PLANO; UNA MEMORIA OBJETIVO PARA ALMACENAR UNIDADES DE DATOS DE VISUALIZACION DE UN MODO ADECUADO PARA EL FUNCIONAMIENTO DE UNA UNIDAD DE VISUALIZACION; Y UN BUFFER DE VENTANA PARA TRANSFERIR UNIDADES DE DATOS DE VISUALIZACION DESDE LA MEMORIA FUENTE A LA MEMORIA OBJETIVO. UNA CANTIDAD DE BYTES DE UNIDADES DE DATOS DE VISUALIZACION SE TRANSFIEREN DE LA MEMORIA FUENTE A LA MEMORIA OBJETIVO…

MEMORIA DE ALTA CAPACIDAD PARA SISTEMAS MULTIPROCESADORES.

(01/10/1995). Solicitante/s: FINMECCANICA S.P.A.. Inventor/es: BARBAGELATA, GIUSEPPE, CONTERNO, BRUNO, PESCE, FERNANDO.

UNA MEMORIA DE ALTA CAPACIDAD ACCESIBLE POR AL MENOS DOS AGENTES EXTERNOS Y COMPRENDE ELEMENTOS (168, 168', 171, 171', 182, 161) PARA DIRIGIR LA MEMORIA INDEPENDIENTEMENTE DE LA DIRECCION DE CADA UNO DE LOS AGENES.

SISTEMA DE ORDENADOR QUE EMPLEA UNA UNIDAD CENTRAL DE PROCESO QUE TIENE DOS MODOS DE DIRECCIONAMIENTO MUTUAMENTE INCOMPATIBLES.

(16/12/1993). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION. Inventor/es: BEALKOWSKI, RICHARD, DAYAN, RICHARD ALAN, DORIA, DAVID JOSEPH, KINNEAR, SCOTT GERARD, KRANTZ, JEFFREY ISSAC, LIVERMAN, ROBERT BRITTON, SOTOMAYOR, GUY GILWILLIAMS, DONALD DORSEY, VAISKAUCKAS, GARY ANTHONY.

UN SISTEMA DE ORDENADOR Y EL METODO PARA OPERAR UN SISTEMA DE ORDENADOR CAPAZ DE MARCHAR EN MODOS DE DIRECCION PROTEGIDA Y REAL INCOMPATIBLE MUTUAMENTE, EN QUE LOS PROGRAMAS ESCRITOS POR UN MODO PUEDEN SER USADOS EN EL OTRO MODO SIN MODIFICACION. EL BIOS MONTA DOS AREAS DE DATOS COMUNES DIFERENTES PARA LOS DOS MODOS, CAD UNO INCLUYE INDICADORES DE BLOQUEO DEL DISPOSITIVO, INDICADORES DE MESA DE TRANSFERENCIA DE FUNCIONES INDICADORES DE DATOS E INDICADORES DE FUNCIONES. EL AREA DE DATOS COMUNES PARA EL MODO REAL ESTA MONTADO PRIMERO. PARA MANTENER LOS INDICADORES PARA EL AREA DE DATOS COMUNES DEL MODO PROTEGIDO, EL VALOR COMPENSADO DEL AREA DEL MODO REAL ES COPIADA DIRECTAMENTE, Y ENTONCES EL VALOR SELECTOR ES INSERTADO A CUYAS DIRECCIONES FISICAS CORRESPONDE A LOS SEGMENTOS DE LOS INDICADORES CORRESPONDIENTES EN EL AREA DE MODO REAL. EL VALOR SELECTOR SE DERIVA DE UNA MESA DESCRIPTIVA DE SEGMENTOS.

UN SISTEMA PARA CONTROLAR UNA INSTRUCCION DE TRANSFERENCIA DE DATOS EN UN APARATO COMPUTADOR.

(01/06/1988). Solicitante/s: FUJITSU LIMITED. Inventor/es: YOSHIDA, AKIRA, OKAMOTO, TETSURO.

UN SISTEMA PARA CONTROLAR UNA INSTRUCCION DE TRANSFERENCIA DE DATOS EN UN APARATO ORDENADOR O COMPUTADOR TIENE UNA UNIDAD DE TRATAMIENTO, UNA UNIDAD DE ALMACENAMIENTO O MEMORIA PRINCIPAL PARA ALMACENAR DATOS QUE HAN DE SER TRATADOS POR LA UNIDAD DE TRATAMIENTO, Y UNA UNIDAD DE ALMACENAMIENTO DE EXTENSION PARA SUMINISTRAR DATOS A LA UNIDAD DE ALMACENAMIENTO PRINCIPAL. EN ESTE SISTEMA, SE EJECUTA UNA TRANSFERENCIA DE DATOS ENTRE UNA ZONA DE ALMACENAMIENTO DE LA UNIDAD DE ALMACENAMIENTO DE EXTENSION DESIGNADA POR LA DIRECCION REAL DE DESIGNACION DE COMIENZO PARA LA UNIDAD DE ALMACENAMIENTO DE EXTENSION Y UNA ZONA DE ALMACENAMIENTO PRINCIPAL DESIGNADA POR LA DIRECCION REAL DE DESIGNACION DE COMIENZO PARA LA UNIDAD DE ALMACENAMIENTO PRINCIPAL.

UN APARATO DE CONTROL DE ACCESO A MEMORIA,DE APLICACIONES ELECTRONICAS.

(01/04/1986). Solicitante/s: FUJITSU LIMITED.

UN APARATO DE CONTROL DE ACCERO A MEMORIA. COMPRENDE UN CIRCUITO DETECTOR DE DIRECCIONES PARA DETECTAR UNA DIRECCION REAL EN LA CUAL HAN SIDO ALMACENADOS DATOS DE LECTURA, UN CIRCUITO DE ALMACENAMIENTO DE CORRESPONDENCIA PARA ALMACENAR INFORMACION DE CORRESPONDENCIA ENTRE UNA DIRECCION REAL Y UNA DIRECCION LOGICA, Y UN CIRCUITO DE CONTROL PARA CONTROLAR UNA OPERACION DE INSCRIPCION DE TAL MODO QUE, EN UNA DIRECCION REAL DE LECTURA DETECTADA POR DICHO CIRCUITO DETECTOR DE DIRECCIONES, SE INSCRIBE UNA UNIDAD DE TRANSFERENCIA DE DATOS ALMACENADA ANTERIORMENTE EN LA DIRECCION REAL DE LECTURA, ESPECIFICANDO LA DIRECCION LOGICA CORRESPONDIENTE, CON LO CUAL PUEDE EFECTUARSE UNA LECTURA CONTINUA SIN NINGUNA INTERRUPCION DEBIDA A UNA OPERACION DE INSCRIPCION.

"PERFECCIONAMIENTOS INTRODUCIDOS EN UNA DISPOSICION DE TRATAMIENTO DE SEÑALES DIGITALES".

(01/02/1983). Solicitante/s: RCA CORPORATION.

DISPOSITIVO DE TRATAMIENTO DE SEÑALES DIGITALES. INCLUYE UNA FUENTE DE SEÑALES DIGITALES DE ENTRADA DE PALABRAS DE N BITIOS, CADA UNA DE LAS CUALES TIENE UN BITIO MAS SIGNIFICATIVO DE ORDEN N, Y N-1 BITIOS MENOS SIGNIFICATIVOS. COMPRENDE TAMBIEN UN CIRCUITO DE CONVERSION DE SEÑALES DIGITALES, FORMADO POR UNA MEMORIA DIGITAL CON UNA ENTRADA DE DIRECCION Y UNA SALIDA DE DATOS, POR ELEMENTOS DE CODIFICACION ACOPLADOS ENTRE LA FUENTE Y LA ENTRADA DE DIRECCION, Y POR ELEMENTOS DE CODIFICACION ACOPLADOS A LA SALIDA DE DATOS. EL NUMERO DE PUERTAS O-EXCLUSIVAS DE LOS ELEMENTOS DE CODIFICACION Y DECODIFICACION ES IGUAL A N-1, Y LA CAPACIDAD DE LA MEMORIA ES DE (N-1)2>N>- POSICIONES. DE APLICACION EN RECEPTORES DE TELEVISION.

"UNA DISPOSICION PARA OBTENER ACCESO A UNA MEMORIA ELECTRONICA".

(01/02/1983). Solicitante/s: RCA CORPORATION.

DISPOSICION PARA OBTENER ACCESO SIMULTANEAMENTE A UNA PLURALIDAD DE LUGARES DE UNA MEMORIA ELECTRONICA, EN CUYOS LUGARES ESTAN ALMACENADAS, CON ARREGLO A UNAS DIRECCIONES DE ACCESO, UNAS MUESTRAS DE UNA FUNCION. COMPRENDE MEDIOS PARA APLICAR UNAS DIRECCIONES DE ACCESO A LA MEMORIA PARA OBTENER ACCESO A UNOS LUGARES DETERMINADOS DE LA MISMA. LA MEMORIA ESTA DIVIDIDA EN TANTAS SUBMEMORIAS COMO LUGARES HAY EN CADA VENTANILLA. CADA DIRECCION DE ACCESO ESTA DIVIDIDA EN UNA PRIMERA PARTE QUE ES SUFICIENTE PARA DEFINIR CADA LUGAR EN CADA SUBMEMORIA Y EN UNA SEGUNDA PARTE. LOS MEDIOS PARA APLICAR DIRECCIONES DE ACCESO A LA MEMORIA INCLUYEN MEDIOS DE SELECCION CAPACES DE RESPONDER A LA SEGUNDA PARTE DE CADA DIRECCION DE ACCESO.

UN SISTEMA PARA ACCEDER A MODULOS DE MEMORIA.

(16/03/1981). Solicitante/s: PANAFACOM LIMITED.

SISTEMA DE ACCESO A MODULOS DE MEMORIA. LA FUENTE DE ACESO A LA MEMORIA ESTA FORMADA POR UNA UNIDAD CENTRAL DE TRATAMIENTO Y UNA UNIDAD DE CONTROL DE CANAL . UNA UNIDAD DE CONTROL DE ACCESO A LA MEMORIA SIRVE DE PUENTE. DESDE UNOS REGISTROS DE DIRECCIONES SE MANDAN SEÑALES A UNA UNIDAD FORMADORA DE DIAGRAMAS O MAPAS Y A UNA MEMORIA INTERMEDIA DE DIRECCIONES DE LA UNIDAD DE CONTROL . LAS SALIDAS (MA12...MA18) DE LA MEMORIA INTERMEDIA SON LLEVADAS A UN REGISTRO DE DIRECCIONES DE MEMORIA; LAS SALIDAS (MA00..MA11), QUE FORMAN EL CODIGO DE DIRECCIONES, SON LLEVADAS A UN REGISTRO . DE ESTA FORMA SE ESTABLECE EL ACCESO, AL TIEMPO QUE UN CIRCUITO DE CONTROL (33') GENERA LAS SEÑALES DE INICIACION DE MEMORIA.

MICRO-ORDENADOR DEL TIPO DE ORGANOS DE TRATAMIENTO MULTIPLE.

(01/07/1978). Solicitante/s: GENERAL ELECTRIC COMPANY.

Resumen no disponible.

UN SISTEMA DE TRADUCCION DE ACCESO CONTROLADO POR CLAVES PARA LA MEMORIA PRINCIPAL DE UN SISTEMA DE TRATAMIENTO DE DATOS.

(01/03/1978). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

Resumen no disponible.

UNOS CONTROLES DE ANTICIPACION DE TRADUCTOR PARA USO CON UNA MEMORIA PRINCIPAL DOTADA DE UNA PLURALIDAD DE DISTINTAS UNIDADES DE ALMACENAJE O MEMORIA.

(16/02/1978). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

Resumen no disponible.

PERFECCIONAMIENTOS EN SISTEMAS DE PROCESO DE DATOS.

(16/02/1978). Solicitante/s: FUJITSU LIMITED.

Resumen no disponible.

‹‹ · 2
Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .