CIP-2021 : H03M 1/06 : Compensación o prevención continua de la influencia indeseable de parámetros físicos (periódicamente H03M 1/10).
CIP-2021 › H › H03 › H03M › H03M 1/00 › H03M 1/06[1] › Compensación o prevención continua de la influencia indeseable de parámetros físicos (periódicamente H03M 1/10).
H ELECTRICIDAD.
H03 CIRCUITOS ELECTRONICOS BASICOS.
H03M CODIFICACION, DECODIFICACION O CONVERSION DE CODIGO, EN GENERAL (por medio de fluidos F15C 4/00; convertidores ópticos analógico/digitales G02F 7/00; codificación, decodificación o conversión de código especialmente adaptada a aplicaciones particulares, ver las subclases apropiadas, p. ej. G01D, G01R, G06F, G06T, G09G, G10L, G11B, G11C, H04B, H04L, H04M, H04N; cifrado o descifrado para la criptografía o para otros fines que implican la necesidad de secreto G09C).
H03M 1/00 Conversión analógica/digital; Conversión digital/analógica (conversión de valores analógicos en, o a partir de una modulación diferencial H03M 3/00).
H03M 1/06 · Compensación o prevención continua de la influencia indeseable de parámetros físicos (periódicamente H03M 1/10).
CIP2021: Invenciones publicadas en esta sección.
Dispositivo de captura de imagen de semiconductores, instrumento electrónico y dispositivo de conversión analógico a digital.
(29/04/2020) Un dispositivo de captura de imagen de semiconductores que comprende:
una sección de píxel que tiene una pluralidad de píxels ;
un comparador que compara una señal de píxel (VSL) emitida desde los píxels con una señal de referencia (Vslop, RAMP); y
un contador que cuenta un tiempo de comparación realizado por el comparador , en donde el comparador incluye:
un primer amplificador que compara la señal de píxel (VSL) con la señal de referencia (Vslop, RAMP),
un segundo amplificador que tiene un primer transistor (PT121, NT221) y amplifica una señal de salida (1stcomp) del primer amplificador , y
un segundo transistor (PT150, NT230) que tiene la misma polaridad que el primer transistor (PT121, NT221),
…
Dispositivo de resincronización de señales analógicas obtenidas por conversión, con unos convertidores digital-analógico DDR, de señales digitales sincronizadas.
(28/02/2018) Dispositivo de resincronización de una pluralidad de señales analógicas (DAC_OUTPUTA, DAC_OUTPUTB) obtenidas por conversión, con unos convertidores digital-analógico de doble tasa de datos, de una pluralidad de señales digitales (DAC_INPUTA, DAC_INPUTB) de frecuencia 2F, sincronizadas a la salida de un módulo de serialización (SER):
- incluyendo el dispositivo al menos dos convertidores digital-analógico A y B de doble tasa de datos, estando conectado cada convertidor respectivamente a una vía de salida de dicho módulo de serialización:
- recibiendo los convertidores A y B una misma señal de reloj de frecuencia 2F, dividiendo los convertidores A y B por dos de manera independiente…
Sistema de control de cargas eléctricas que recibe al menos dos fases de una red de distribución eléctrica.
(16/11/2016) Sistema de control de cargas eléctricas que recibe al menos dos fases (PH1, PH2) de una red de distribución eléctrica, constituyendo cada fase (PH1, PH2) una tensión de alimentación (U1 (t), U2(t)) con respecto a un potencial de referencia (UREF1, UREF2), comprendiendo el sistema de control un microcontrolador , siendo un potencial de referencia (UREF2) asociado a dicho microcontrolador diferente de al menos uno de los potenciales de referencia (UREF1) asociados a las fases (PH1, PH2), estando dicho sistema de control caracterizado porque comprende un dispositivo de medición (10A) de al menos una primera tensión de alimentación (U1(t)) con respecto a un potencial de referencia (UREF1) diferente del potencial de referencia (UREF2) asociado al microcontrolador…
Métodos y aparatos para la estimación y la compensación de los errores de no linealidad.
(29/12/2015) Una unidad de estimación (30, 30a-c) para estimar un error de no linealidad de un circuito de conversión , en la que el circuito de conversión está adaptado para recibir una señal de entrada en tiempo continuo y emitir una señal de salida digital, en donde la señal de entrada en tiempo continuo está limitada en banda esencialmente a una banda de frecuencia angular que tiene un límite inferior (w1) y un límite superior (w2), en la que w1 > (L-1)p/T, w2 < Lp/T, L es un número entero positivo y T es un periodo de muestreo del circuito de conversión, comprendiendo la unidad de estimación (30, 30a-c):
un puerto de entrada (32, 32a-c) para recibir una señal de entrada digital que tiene una primera tasa de muestreo 1/T,…
Método para convertir datos analógicos en datos digitales para un módulo de entrada analógica.
(28/05/2013) Un método para convertir una señal de entrada analógica recibida por un módulo de entrada analógica en un conjunto de datos digitales, comprendiendo el método:
recibir, por el módulo de entrada analógica, la señal analógica de entrada;
convertir (S101, S103, S105, S107, S109, S111) la señal analógica de entrada en un conjunto de datos digitales (D1) hasta n veces, para cada ko período de conversión de datos, donde n es un número natural que indica los tiempos de conversión y k es un número natural;
estando caracterizado el método por:
almacenar (S113) n números de datos digitales (D1);
incluir (S115) al menos uno o más conjuntos de datos…
Convertidor analógico/digital con una topología de SAR así como procedimiento correspondiente.
(06/06/2012) Convertidor analógico/digital para la determinación del valor de medición absoluto con - un microcontrolador ,
- una topología de SAR para la generación de un valor digital momentáneo como consecuencia de una señal de tensión de entrada mediante intervalos encajados.
- un convertidor digital/analógico que genera una tensión de referencia correspondiente al valor digital momentáneo,
- un comparador para la comparación de la tensión de referencia con la señal de tensión de entrada del convertidor analógico/digital,
- un multiplexor para el funcionamiento del tipo múltiplex de varias fuentes de señal,
caracterizado por que está previsto un filtro de entrada diferencial , suministrándose la señal…
METODO Y APARATO PARA LA CORRECCION DE ERRORES DE DESVIACION DE C.C. EN CONVERTIDORES DIGITALES A ANALOGICOS.
(16/08/2006) Un circuito de corrección de desviación c.c. para eliminar errores de desviación c.c. de señales de transmisión en banda base en un dispositivo de comunicaciones, recibiendo el dispositivo señales de entrada digitales en banda base, donde las señales de entrada se convierten en señales analógicas mediante convertidores D/A de transmisión , donde las señales analógicas son filtradas por filtros de reconstrucción para producir las señales de transmisión, comprendiendo el circuito de corrección de desviación c.c.: a) medios de conversión para convertir las señales de transmisión en señales digitales de realimentación; b) medios de corrección de desviación , acoplados a los medios de conversión, para…
METODO Y DISPOSITIVO PARA MUESTREAR SEÑALES ANALOGICAS.
(01/11/2002) PROCEDIMIENTO Y DISPOSITIVO PARA LE MUESTREO DE UNA SEÑAL ANALOGICA (U(T)) OBTENIENDO PRIMERAS SECUENCIA DE VALORES DE MUESTRA DIFERENCIADOS (S 1 A I (T), (S 1 A Q (T )) DE COMPONENTES EN FASE (I) Y FASE DE CUADRATURA (Q) (U 1 (T),U Q (T)) DE LA SEÑAL ANALOGICA (U(T)) Y SEGUNDAS SEC UENCIAS DE VALORES DE MUESTRA DIFERENCIADOS (S 2 I (T), (S 2 A Q (T)) DE LOS COMPONENTES Q (U 1 (T),U S UP,Q (T)). SE LLEVA A CABO MUESTREANDO LOS COMPONENTES I Y Q CON SECUENCIAS DE MUESTREO ( HI 1 (T), HI 2 (T)) CON UN INDICE IGUAL DE MUESTREO ( OE S ) Y UN CAMBIO DE FASE MUTUA DE 90 EN RELACION CON SU PERIODO DE INDICE DE MUESTREO (T). LOS VALORES DE MUESTRA DEL COMPONENTE I DE LA PRIMERA SECUENCIA (S 1 A I (T)) Y LOS VALORES DE MUESTRA DEL COMP ONENTE Q DE LA SEGUNDA SECUENCIA…
PROCESO DE LINEALIZACION DE CONVERSION ANALOGICA-NUMERICA NO LINEAL Y CIRCUITO DE PUESTA EN PRACTICA DEL PROCESO.
(16/08/1999) EN LA FIGURA 2 SE MUESTRA UN CIRCUITO PARA LA LINEALIZACION DE UNA SALIDA ANALOGICA-NUMERICA, CON UNA SEÑAL VI ANALOGICA TRANSMITIDA POR UN CIRCUITO DE ENTRADA 10 QUE SE APLICA A UN PUERTO DE ENTRADA DE UN CONVERTIDOR ANALOGICO-NUMERICO 12 CONTROLADO POR UNA SEÑAL DE MUESTRA VS, PARA PROPORCIONAR DATOS NUMERICOS VD EN UN BUS DE DATOS DE BIT N 14. UNA MEMORIA DE LINEALIZACION ANALOGICA-NUMERICA 16 QUE ALMACENA UNA TABLA DE CONSULTA DE VALORES NUMERICOS ESTA ACOPLADA AL BUS 14 PARA RECIBIR DATOS NUMERICOS VD, Y RESPONDER A LOS DATOS NUMERICOS VD PROPORCIONANDO VALORES NUMERICOS LINEALES VERDADEROS DE LA TABLA DE CONSULTA AL SISTEMA DE PROCESAMIENTO DE DATOS NUMERICOS DSP 20 A TRAVES DE UN BUS DE DATOS DE…
CONVERTIDOR ANALOGICO DIGITAL.
(16/06/1999). Solicitante/s: SARNOFF CORPORATION. Inventor/es: SAUER, DONALD JON.
SE PRESENTA UN ADC QUE INCLUYE UN COMPARADOR QUE SITUA, BIT POR BIT, UN REGISTRO BINARIO DE APROXIMACION SUCESIVA . SE SUMINISTRAN MEDIOS DE REALIMENTACION PARA REALIZAR LA AUTODERIVACION, AUTOCALIBRACION, Y LA COMPENSACION EQUILIBRADA DENTRO DEL ADC. EL ADC SE AJUSTA A UN ALTO GRADO DE EXACTITUD DE FORMA AUTOMATICA MEDIANTE LA REFERENCIA CON UNA TENSION MAESTRA DE REFERENCIA. UN NUMERO DE ADCS IDENTICOS SE CONECTAN EN PARALELO PARA SUMINISTRAR UNA VELOCIDAD DE MUESTREO EQUILIBRADA. LA ARQUITECTURA DEL ADC COMPENSA LAS DIFERENCIAS DE TOLERANCIA PARA LOS COMPONENTES, PARA EL RUIDO DE MODO COMUN, Y PARA LOS EFECTOS PARASITARIOS SECUNDARIOS. EL ADC FUNCIONA CON UNA ALTA RESOLUCION Y A UNA ALTA VELOCIDAD (POR EJ. 10 BITS A 50 MHZ), Y PUEDE IMPLEMENTARSE EN LA TECNOLOGIA MOS CON UN BUEN RENDIMIENTO DE CIRCUITO INTEGRADO Y ES COMPATIBLE CON LOS NUEVOS ASICS.
UNA CONVERTIDOR AD CON SEÑAL PARPADEANTE MODULADA.
(16/03/1999). Solicitante/s: SCHLUMBERGER INDUSTRIES S.A.. Inventor/es: MORRISON, GARY.
UN SISTEMA PARA CONVERSION ANALOGO A DIGITAL QUE COMPRENDE UN MEDIO PARA RECIBIR UNA SEÑAL ANALOGA DE ENTRADA, UN MEDIO PARPADEANTE PARA AÑADIR UNA SEÑAL PARAPADEANTE Y UN CONVERTIDOR ANALOGO A DIGITAL Y SEÑAL PARPADEANTE A UN VALOR DIGITAL, CARACTERIZADO EN QUE EL MEDIO PARPADEANTE PROPORCIONA UNA SEÑAL PARPADEANTE DE UNA FORMA QUE COMPRENDE UNA PRIMERA SEÑAL PARPADEANTE PERIODICA QUE TIENE SUPERPUESTA Y QUE EMPIEZA FORMADA POR UN UNA SEÑAL QUE TIENE AL MENOS UN COMPONENTE QUE VARIA LA PRIMERA SEÑAL PARPADEANTE PERIODICA SOBRE AL MENOS UN INTERVALO DE CUANTIFICACION DEL CONVERTIDOR ANALOGO A DIGITAL.
CONVERTIDOR ANALOGICO DIGITAL DE INTERPOLACION.
(01/10/1995). Solicitante/s: AEG MOBILE COMMUNICATION GMBH. Inventor/es: DRESSLER, HANS-JOACHIM.
LA INVENCION SE REFIERE A UN CONVERTIDOR ANALOGICO/DIGITAL INTERPOLATIVO PARA SEÑALES DE PASABANDA EN DONDE LAS AMPLITUDES DE LOS VALORES DE EXPLORACION ESTAN CUANTIFICADAS EN DOS ETAPAS CONSECUTIVAS. LA PRIMERA ETAPA CONTIENE LA INTERCONEXION ANALOGICO/DIGITAL ACTUAL Y LA SEGUNDA ETAPA ES PURAMENTE DIGITAL. LAS AMPLITUDES DE LOS VALORES DE EXPLORACION NO ESTAN CUANTIFICADAS, COMO EN OTROS PROCESOS, UTILIZANDO ELEMENTOS DE CUANTIFICACION FINA EN LA INTERCONEXION ANALOGICO/DIGITAL, SINO MEDIANTE SOBREEXPLORACION, CONFORMACION DEL ESPECTRO DE RUIDO DE CUANTIFIACION E INTERPOLACION DIGITAL. COMO UN RESULTADO, PUEDEN SER UTILIZADOS, ELEMENTOS DE RESOLUCION GROSERA (CON DOS ETAPAS DE CUANTIFICACION EN CASO EXTREMO) EN LA INTERCONEXION ANALOGICO/DIGITAL ACTUAL.
PROCESADOR DE SEÑAL ANALOGICO.
(01/12/1994). Solicitante/s: WESTINGHOUSE ELECTRIC CORPORATION. Inventor/es: CREW, ALBERT WILLIAM, SUTHERLAND, JAMES FRANKLIN, KENNY, THOMAS JOSEPH.
APARATO Y METODO PARA PROCESADOR DE SEÑAL ANALOGICO PARTICULARMENTE PROCESADO PARA SER USADO EN APLICACIONES DE PLANTA DE ENERGIA NUCLEAR, QUE CONVIERTE SEÑALES DE PROCESO ANALOGICAS A FORMA DIGITAL Y EMPLEA CALIBRACION AUTOMATICA CONTINUA EN LINEA PARA COMPENSAR CON PRECISION LA GANANCIA Y ERRORES DE DERIVA QUE OCURREN EN SU CIRCUITERIA ANALOGICA DE ENTRADA.