Dispositivo de memoria virtual compartida auto-administrada para administrar al menos un flujo de datos multi-pista.
Dispositivo que comprende:
- medios con microprocesador(es) y RAM(s),
aptos para ejecutar al menos un sistema operativo y al menos un programa de aplicación de procesamiento de datos,
- al menos una RAM virtual, que es adecuada para ser utilizada como RAM de trabajo para al menos un programa de aplicación, de la cual al menos una es adecuada para procesar al menos un flujo de datos digitales,
- múltiples procesos funcionales, llamados procesos de gestión de flujo (28-31; PGF1 - PGF5), que son adecuados para cargarse en RAM y ejecutar al menos una tarea en los datos de un flujo de pistas múltiples a través de memorias intermedias RAM, - medios adecuados para sincronizar el uso sucesivo de amortiguadores por los procesos de gestión del flujo (28-31, PGF1-PGF5),
caracterizado porque:
a) este dispositivo es adecuado para ser configurado con:
* una zona de memoria virtual, denominada memoria autoadministrada (3), reservada y dedicada al tratamiento de flujos, denominada flujos de pistas múltiples, que comprenden pistas múltiples que se leen y/o se escriben y/o se procesan en paralelo, comprendiendo esta memoria autoadministrada una zona de administración (4) que está dedicada a la administración de la memoria autoadministrada, y una zona útil (5) para procesar los datos,
* un proceso funcional denominado proceso de conmutación (27), que es adecuado para ser cargado en la RAM, y para definir y registrar en la zona de administración (4) múltiples líneas de memoria que están destinadas a contener una lista de búferes, llamados búferes sincronizados, de dicha zona útil (5) de la memoria autoadministrada,
* los procesos de gestión de flujo (28-31; PGF1- PGF5) son adecuados para cargarse en RAM y, con al menos una línea de memoria, para crear y/o utilizar al menos un búfer sincronizado en esta línea de memoria, para ejecutar al menos una tarea en los datos de un flujo de pistas múltiples, y después para liberar este búfer sincronizado,
b) siendo adecuado el proceso de conmutación (27) para:
* determinar, en función de las restricciones de procesamiento predefinidas para cada flujo de pistas múltiples a procesar, una secuencia para utilizar los búferes sincronizados de las líneas de memoria por cada proceso de gestión de flujo, denominado proceso activo, que está implicado en el procesamiento de dicho flujo de pistas múltiples,
* transmitir a cada proceso activo la(s) línea(s) de memoria en la que debe crear y/o utilizar memorias intermedias sincronizadas,
c) el dispositivo que incluye un módulo de administración (32), que es adecuado para sincronizar el uso sucesivo de las memorias intermedias sincronizadas de cada línea de memoria por los procesos activos, en función de la secuencia de uso que determina el proceso de conmutación (27).
Tipo: Patente Internacional (Tratado de Cooperación de Patentes). Resumen de patente/invención. Número de Solicitud: PCT/FR2005/000364.
Solicitante: EVS Toulouse.
Nacionalidad solicitante: Francia.
Dirección: 6 rue Brindejonc des Moulinais, Bâtiment A, Parc de la Plaine 31500 Toulouse FRANCIA.
Inventor/es: FEVRIER,BENOÎT, MONESTIE,CHRISTOPHE.
Fecha de Publicación: .
Clasificación Internacional de Patentes:
- G06F9/46 FISICA. › G06 CALCULO; CONTEO. › G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 9/00 Disposiciones para el control por programa, p. ej. unidades de control (control por programa para dispositivos periféricos G06F 13/10). › Disposiciones para la multiprogramación.
- G06F9/48 G06F 9/00 […] › Inicio de programas; Conmutación de programas, p. ej. mediante una interrupción.
- H04N9/44 ELECTRICIDAD. › H04 TECNICA DE LAS COMUNICACIONES ELECTRICAS. › H04N TRANSMISION DE IMAGENES, p. ej. TELEVISION. › H04N 9/00 Detalles de los sistemas de televisión en color. › Sincronización de colores.
PDF original: ES-2616309_T3.pdf
Patentes similares o relacionadas:
Método de planificación de ordenador virtual, del 24 de Junio de 2020, de HITACHI, LTD.: Un método de planificación para un ordenador virtual en un sistema informático en el que están instalados un OS anfitrión y un ordenador virtual, donde un […]
Aparatos y procedimientos de ampliación de servicios de aplicaciones, del 12 de Febrero de 2020, de QUALCOMM INCORPORATED: Un procedimiento para ampliar servicios de un dispositivo de usuario, que comprende: identificar una primera aplicación residente en el dispositivo […]
Función de interrupción de seguimiento de advertencias, del 25 de Diciembre de 2019, de INTERNATIONAL BUSINESS MACHINES CORPORATION: Un sistema informático para facilitar el procesamiento en un entorno informático, comprendiendo dicho sistema informático: una memoria; y un procesador […]
Aumento de protocolo de coherencia para indicar estado de transacción, del 4 de Diciembre de 2019, de INTERNATIONAL BUSINESS MACHINES CORPORATION: Un método implementado por ordenador para implementar un protocolo de coherencia, comprendiendo el método: enviar , por un procesador (112a) solicitante, […]
Módulo de interfaz, del 14 de Agosto de 2019, de AMADEUS S.A.S.: Un programa informático que comprende un módulo de interfaz para interactuar entre un módulo de comunicaciones y una pluralidad de instancias de módulos […]
Virtualización del espacio de configuración, del 15 de Mayo de 2019, de Microsoft Technology Licensing, LLC: Un procedimiento para gestionar las comunicaciones entre una máquina virtual y un dispositivo de I/O mediante una capa de virtualización, […]
Servidor de pasarela con micronúcleo, del 15 de Mayo de 2019, de Cassidian Cybersecurity SAS: Servidor de pasarela , caracterizado por que comprende: • un primer subsistema , con un nivel de medios , un nivel de comunicación y un […]
Gestor de procesos mejorado, del 9 de Mayo de 2019, de Bull S.A.S: Gestor de procesos informáticos, que comprende: - una memoria de datos de proceso , y - una unidad de procesamiento de proceso , capaz de ejecutar […]