Equipo y método de procesamiento de datos.

Un equipo de procesamiento de datos que se utiliza para asignar símbolos de datos de entrada que se van acomunicar sobre un número predeterminado de señales subportadoras de símbolos Multiplexados por División deFrecuencia Ortogonal,

OFDM, estando determinado el número predeterminado de señales subportadoras deacuerdo con uno de una pluralidad de modos de operación, e incluyendo los símbolos de datos de entrada unosprimeros conjuntos de símbolos de datos de entrada para ser asignados a unos primeros símbolos OFDM y unossegundos conjuntos de símbolos de datos de entrada para ser asignados a unos segundos símbolos OFDM,comprendiendo el equipo de procesamiento de datos

un entrelazador (33) que se utiliza para grabar en una memoria (100) el número predeterminado de símbolos dedatos para ser asignados a las señales subportadoras OFDM, y para leer de la memoria (100) los símbolos de datospara las subportadoras OFDM con el fin de establecer la asignación, realizándose la lectura en un orden diferentedel de grabación, estando determinado dicho orden a partir de un conjunto de direcciones, de tal modo que lossímbolos de datos resultan entrelazados sobre las señales subportadoras,

un generador (102) de direcciones que se utiliza para generar el conjunto de direcciones, generándose unadirección para cada uno de los símbolos de entrada con el fin de asignar los símbolos de datos de entrada a una delas señales subportadoras, comprendiendo dicho generador (102) de direccionesun registro (200) de desplazamiento con realimentación lineal que incluye un número predeterminado deposiciones de registro y que se utiliza para generar una secuencia pseudoaleatoria de bits de acuerdo con unpolinomio generador,

un circuito (210) de permutación que se utiliza para recibir el contenido de las posiciones del registro dedesplazamiento y permutar el orden de los bits presentes en las posiciones del registro de acuerdo con un orden depermutación para formar una dirección de una de las subportadoras OFDM, y

una unidad (224) de control que se utiliza en combinación con un circuito (216) de comprobación de direccionespara regenerar una dirección cuando una dirección generada excede una dirección válida máxima predeterminada,en donde uno de una pluralidad de modos de operación proporciona aproximadamente dieciséis mil subportadoraspor cada símbolo OFDM, proporcionando dichas aproximadamente dieciséis mil subportadoras la mitad o menos dela mitad de un número máximo de subportadoras en los símbolos OFDM de cualquiera de los modos de operación,la dirección válida máxima predeterminada es aproximadamente dieciséis mil,

el registro (200) de desplazamiento con realimentación lineal dispone de trece posiciones de registro con unpolinomio generador **Fórmula**para el registro dedesplazamiento con realimentación lineal, y el orden de permutación forma, junto con un bit adicional, una direcciónde catorce bits, y el equipo de procesamiento de datos está adaptado para entrelazar los símbolos de datos deentrada tanto del primer como del segundo conjuntos de acuerdo con únicamente un proceso de entrelazamientoimpar,

incluyendo el proceso de entrelazamiento impargrabar los primeros conjuntos de símbolos de datos de entrada en una primera parte (401) de la memoria (100)del entrelazador de acuerdo con un orden secuencial de los primeros conjuntos de símbolos de datos de entrada,leer los primeros conjuntos de símbolos de datos de entrada de la primera parte (401) de la memoria (100) delentrelazador y asignarlos a las señales de las subportadoras de los primeros símbolos OFDM de acuerdo con unorden definido por el conjunto de direcciones,

grabar el segundo conjunto de símbolos de datos de entrada en una segunda parte de la memoria (402) delentrelazador de acuerdo con un orden secuencial de los segundos conjuntos de símbolos de datos de entrada, yleer los segundos conjuntos de símbolos de datos de entrada de la segunda parte (402) de la memoria (100) delentrelazador y asignarlos a las señales subportadoras de los segundos símbolos OFDM de acuerdo con un ordendefinido por el conjunto de direcciones.

Tipo: Patente Europea. Resumen de patente/invención. Número de Solicitud: E11189831.

Solicitante: SONY CORPORATION.

Nacionalidad solicitante: Japón.

Dirección: 1-7-1 KONAN, MINATO-KU TOKYO 108-0075 JAPON.

Inventor/es: TAYLOR,MATTHEW PAUL ATHOL, WILSON,JOHN NICHOLAS, ATUNGSIRI,SAMUEL ASANBENG.

Fecha de Publicación: .

Clasificación Internacional de Patentes:

  • H03M13/27 ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03M CODIFICACION, DECODIFICACION O CONVERSION DE CODIGO, EN GENERAL (por medio de fluidos F15C 4/00; convertidores ópticos analógico/digitales G02F 7/00; codificación, decodificación o conversión de código especialmente adaptada a aplicaciones particulares, ver las subclases apropiadas, p. ej. G01D, G01R, G06F, G06T, G09G, G10L, G11B, G11C, H04B, H04L, H04M, H04N; cifrado o descifrado para la criptografía o para otros fines que implican la necesidad de secreto G09C). › H03M 13/00 Codificación, decodificación o conversión de código para detectar o corregir errores; Hipótesis básicas sobre la teoría de codificación; Límites de codificación; Métodos de evaluación de la probabilidad de error; Modelos de canal; Simulación o prueba de códigos (detección o correción de errores para la conversión de código o la conversión analógico/digital, digital/analógica H03M 1/00 - H03M 11/00; especialmente adaptados para los computadores digitales G06F 11/08; para el registro de la información basado en el movimiento relativo entre el soporte de registro y el transductor G11B, p. ej. G11B 20/18; para memorias estáticas G11C). › usando técnicas de entrelazado.
  • H04L1/00 H […] › H04 TECNICA DE LAS COMUNICACIONES ELECTRICAS.H04L TRANSMISION DE INFORMACION DIGITAL, p. ej. COMUNICACION TELEGRAFICA (disposiciones comunes a las comunicaciones telegráficas y telefónicas H04M). › Disposiciones para detectar o evitar errores en la información recibida.
  • H04L27/00 H04L […] › Sistemas de portadora modulada.
  • H04L27/26 H04L […] › H04L 27/00 Sistemas de portadora modulada. › Sistemas utilizando códigos de frecuencias múltiples (H04L 27/32 tiene prioridad).
  • H04L5/00 H04L […] › Disposiciones destinadas a permitir la utilización múltiple de la vía de transmisión.

PDF original: ES-2403516_T3.pdf

 


Fragmento de la descripción:

Equipo y método de procesamiento de datos.

Campo de la invención La presente invención está relacionada con un equipo de procesamiento de datos que se utiliza para asignar símbolos de entrada a señales subportadoras de un símbolo Multiplexado por División de Frecuencia Ortogonal (OFDM) . La presente invención también está relacionada con un generador de direcciones para ser utilizado en la grabación/lectura de símbolos en/de la memoria de un entrelazador.

Los modos de realización de la presente invención pueden proporcionar un transmisor OFDM.

Antecedentes de la invención El estándar de Multidifusión de Vídeo Digital - Terrestre (DVB-T) utiliza la Multiplexación por División de Frecuencia Ortogonal (OFDM) para transmitir a los receptores datos que representan imágenes de vídeo y audio, mediante la multidifusión de señales de comunicación vía radio. Es sabido que existen dos modos del estándar DVB-T, conocidos como modo 2k y modo 8k. El modo 2k proporciona 2048 subportadoras, en tanto que el modo 8k proporciona 8192 subportadoras. De forma análoga, para el estándar de Multidifusión de Vídeo Digital - Portátil (DVB-H) se ha establecido un modo 4k, en el que el número de subportadoras es de 4096.

Con el fin de mejorar la integridad de los datos transmitidos utilizando el DVB-T o el DVB-H, se proporciona un entrelazador de símbolos con el fin de entrelazar los símbolos de datos de entrada cuando estos símbolos son asignados a las señales subportadoras de un símbolo OFDM. Dicho entrelazador de símbolos comprende una memoria del entrelazador en combinación con un generador de direcciones. El generador de direcciones genera una dirección para cada uno de los símbolos de entrada, indicando cada dirección una de las señales subportadoras del símbolo OFDM a la que se va a asignar el símbolo de datos. En el estándar DVB-T se ha divulgado una configuración para generar las direcciones de asignación de correspondencia en los modos 2k y 8k. De forma análoga, en la solicitud de Patente Europea 04251667.4 se ha proporcionado una disposición para generar las direcciones de asignación de correspondencia y se divulga un generador de direcciones para realizar dicha asignación de correspondencia en el modo 4k del estándar DVB-H. El generador de direcciones comprende un registro de desplazamiento con realimentación lineal que se utiliza para generar una secuencia pseudoaleatoria de bits, y un circuito de permutación. El circuito de permutación permuta el orden del contenido del registro de desplazamiento con realimentación lineal para generar una dirección. La dirección proporciona un indicativo de una de las subportadoras OFDM para el transporte de un símbolo de datos de entrada almacenado en la memoria del entrelazador, con el fin de asignar los símbolos de entrada a las señales subportadoras del símbolo OFDM.

De acuerdo con un desarrollo adicional del estándar de Multidifusión de Vídeo Digital -Terrestre, conocido como DVB-T2, se ha propuesto que se incorporen algunos modos adicionales de comunicación de datos.

En un artículo titulado "A novel, high-speed, reconfigurable demapper-symbol deinterleaver architecture for DVB-T (Nueva arquitectura para desentrelazamiento y desasignación de símbolos, de alta velocidad y reconfigurable para DVB-T) ", de Horvath y otros, publicado por el IEEE, Orlando, Florida, vol. 4, el 30 de mayo de 1999, páginas 382385, se divulga una técnica para establecer la correspondencia entre bits constituidos en símbolos de datos y símbolos modulados, de acuerdo con una transmisión jerárquica de flujos de bits.

El documento EP1463255 divulga un equipo de procesamiento de datos que ha sido configurado para asignar símbolos de datos de entrada con el fin de comunicarlos a través de un número predeterminado de señales subportadoras de un símbolo OFDM. El equipo de procesamiento de datos incluye un entrelazador que utiliza una memoria para el entrelazador y un generador de direcciones para entrelazar los símbolos de datos de entrada en las subportadoras del símbolo OFDM. El generador de direcciones incluye un registro de desplazamiento con realimentación lineal y un circuito de permutación, adaptados para generar direcciones que se puedan utilizar para entrelazar los símbolos de datos de entrada en las subportadoras de los símbolos OFDM cuando el número de direcciones es de aproximadamente 4k. El equipo de procesamiento de datos resulta, por lo tanto, adecuado para ser utilizado en un transmisor del modo 4k del DVB-T2.

Resumen de la invención En las reivindicaciones adjuntas se definen diversos aspectos y características de la presente invención.

Los modos de realización de la presente invención pueden proporcionar un equipo de procesamiento de datos que asigna símbolos de entrada para transmitirlos a través de un número predeterminado de señales subportadoras de un símbolo Multiplexado por División de Frecuencia Ortogonal (OFDM) . El procesador de datos incluye un entrelazador que graba el número predeterminado de símbolos de datos en la memoria de un entrelazador para ser asignados a las señales subportadoras OFDM. El entrelazador lee los símbolos de datos de la memoria del

entrelazador para realizar la asignación de correspondencia a las subportadoras OFDM, realizándose dicha lectura en un orden diferente del de grabación y estando dicho orden determinado por un conjunto de direcciones, de tal modo que los símbolos de datos se entrelazan en las señales subportadoras. El conjunto de direcciones es generado por un generador de direcciones que comprende un registro de desplazamiento con realimentación lineal y un circuito de permutación. El registro de desplazamiento con realimentación lineal tiene trece posiciones de registro, con un polinomio generador R'i[12] = R'i-1[0]๨R'i-1[1]๨R'i-1[4]๨R'i-1[5]๨R'i-1[9]๨R'i-1[11] para el registro de desplazamiento con realimentación lineal, y el circuito de permutación construye, mediante un bit adicional, una dirección de catorce bits. El equipo de procesamiento de datos está adaptado para entrelazar los símbolos de datos de entrada según un proceso de entrelazamiento impar.

Los modos de realización de la presente invención pueden proporcionar una mejora en el entrelazamiento de los símbolos de datos para un modo de operación de 16k de un sistema modulado OFDM, como, por ejemplo, un estándar de Multidifusión de Vídeo Digital (DVB) como el DVB-Terrestre2 (DVB-T2) . Esto es debido a que es pequeña la probabilidad de que sucesivos bits de datos que se encuentran próximos entre sí en un flujo de datos de entrada se asignen a la misma subportadora de un símbolo OFDM.

De acuerdo con un ejemplo, se proporciona un equipo de procesamiento de datos para asignar símbolos de entrada con el fin de ser transmitidos a través de un número predeterminado de señales subportadoras de un símbolo Multiplexado por División de Frecuencia Ortogonal (OFDM) . El equipo de procesamiento de datos comprende un entrelazador que se utiliza para grabar en una memoria el número predeterminado de símbolos de datos para ser asignados a las señales subportadoras OFDM, y para leer de la memoria los símbolos de datos para que las sub portadoras OFDM realicen la asignación de correspondencia. La lectura tiene lugar en un orden diferente del de grabación, estando determinado dicho orden mediante un conjunto de direcciones, de tal modo que los símbolos de datos se entrelacen en las señales subportadoras. El conjunto de direcciones está determinado por un generador de direcciones, generándose una dirección para cada uno de los símbolos de entrada con el fin de indicar a cuál de las señales subportadoras se debe asignar el símbolo de datos.

El generador de direcciones comprende un registro de desplazamiento con realimentación lineal que incluye un número predeterminado de posiciones de registro y se utiliza para generar una secuencia pseudoaleatoria de bits de acuerdo con un polinomio generador, además de un circuito de permutación y una unidad de control. El circuito de permutación se utiliza para recibir el contenido de cada una de las posiciones del registro de desplazamiento y permutar los bits presentes en las posiciones del registro de acuerdo con un orden de permutación para formar una dirección de una de las subportadoras OFDM.

La unidad de control se utiliza en combinación con un circuito de comprobación de direcciones para volver a generar una dirección cuando una dirección generada excede de una dirección válida máxima predeterminada. El equipo de procesamiento de datos se caracteriza por que dirección válida máxima predeterminada es aproximadamente dieciséis mil, y el registro de desplazamiento con... [Seguir leyendo]

 


Reivindicaciones:

1. Un equipo de procesamiento de datos que se utiliza para asignar símbolos de datos de entrada que se van a comunicar sobre un número predeterminado de señales subportadoras de símbolos Multiplexados por División de Frecuencia Ortogonal, OFDM, estando determinado el número predeterminado de señales subportadoras de acuerdo con uno de una pluralidad de modos de operación, e incluyendo los símbolos de datos de entrada unos primeros conjuntos de símbolos de datos de entrada para ser asignados a unos primeros símbolos OFDM y unos segundos conjuntos de símbolos de datos de entrada para ser asignados a unos segundos símbolos OFDM, comprendiendo el equipo de procesamiento de datos un entrelazador (33) que se utiliza para grabar en una memoria (100) el número predeterminado de símbolos de datos para ser asignados a las señales subportadoras OFDM, y para leer de la memoria (100) los símbolos de datos para las subportadoras OFDM con el fin de establecer la asignación, realizándose la lectura en un orden diferente del de grabación, estando determinado dicho orden a partir de un conjunto de direcciones, de tal modo que los símbolos de datos resultan entrelazados sobre las señales subportadoras,

un generador (102) de direcciones que se utiliza para generar el conjunto de direcciones, generándose una dirección para cada uno de los símbolos de entrada con el fin de asignar los símbolos de datos de entrada a una de las señales subportadoras, comprendiendo dicho generador (102) de direcciones un registro (200) de desplazamiento con realimentación lineal que incluye un número predeterminado de posiciones de registro y que se utiliza para generar una secuencia pseudoaleatoria de bits de acuerdo con un polinomio generador,

un circuito (210) de permutación que se utiliza para recibir el contenido de las posiciones del registro de desplazamiento y permutar el orden de los bits presentes en las posiciones del registro de acuerdo con un orden de permutación para formar una dirección de una de las subportadoras OFDM, y

una unidad (224) de control que se utiliza en combinación con un circuito (216) de comprobación de direcciones para regenerar una dirección cuando una dirección generada excede una dirección válida máxima predeterminada, en donde uno de una pluralidad de modos de operación proporciona aproximadamente dieciséis mil subportadoras por cada símbolo OFDM, proporcionando dichas aproximadamente dieciséis mil subportadoras la mitad o menos de la mitad de un número máximo de subportadoras en los símbolos OFDM de cualquiera de los modos de operación,

la dirección válida máxima predeterminada es aproximadamente dieciséis mil,

el registro (200) de desplazamiento con realimentación lineal dispone de trece posiciones de registro con un ´ ''´

polinomio generador R [0] 1[11] pararegistro

i [12] [0] [11] de[0] el

i 11111 111 i 111 i 1 i 111 1i 11

desplazamiento con realimentación lineal, y el orden de permutación forma, junto con un bit adicional, una dirección de catorce bits, y el equipo de procesamiento de datos está adaptado para entrelazar los símbolos de datos de entrada tanto del primer como del segundo conjuntos de acuerdo con únicamente un proceso de entrelazamiento impar,

incluyendo el proceso de entrelazamiento impar

grabar los primeros conjuntos de símbolos de datos de entrada en una primera parte (401) de la memoria (100) del entrelazador de acuerdo con un orden secuencial de los primeros conjuntos de símbolos de datos de entrada,

leer los primeros conjuntos de símbolos de datos de entrada de la primera parte (401) de la memoria (100) del entrelazador y asignarlos a las señales de las subportadoras de los primeros símbolos OFDM de acuerdo con un orden definido por el conjunto de direcciones,

grabar el segundo conjunto de símbolos de datos de entrada en una segunda parte de la memoria (402) del entrelazador de acuerdo con un orden secuencial de los segundos conjuntos de símbolos de datos de entrada, y

leer los segundos conjuntos de símbolos de datos de entrada de la segunda parte (402) de la memoria (100) del entrelazador y asignarlos a las señales subportadoras de los segundos símbolos OFDM de acuerdo con un orden definido por el conjunto de direcciones.

2. Un equipo de procesamiento de datos como el que se reivindica en la Reivindicación 1, en el que el generador

(102) de direcciones incluye un generador de desplazamiento que se utiliza para añadir un desplazamiento a la dirección de catorce bits formada, utilizando como módulo el número predeterminado de símbolos de subportadoras.

3. Un equipo de procesamiento de datos como el que se reivindica en las Reivindicaciones 2 ó 3, en el que el desplazamiento es un desplazamiento aleatorio y el generador (102) del desplazamiento genera el desplazamiento aleatorio utilizando un generador (102) de direcciones para uno de la pluralidad de modos de operación.

4. Un equipo de procesamiento de datos como el que se reivindica en cualquiera de las Reivindicaciones precedentes, en el que el código de permutación forma la dirección Ri[n] de catorce bits para el i-ésimo símbolo de datos a partir del bit presente en la n-ésima posición R'i[n] del registro de acuerdo con un código definido mediante la tabla:

Posiciones de bit R'i 12 11 10 9 8 7 6 5 4 3 2 1 0

Posiciones de bit Ri 8 4 3 2 0 11 1 5 12 10 6 7 9

5. Un equipo de procesamiento de datos como el que se reivindica en cualquiera de las Reivindicaciones precedentes, en el que el circuito (210) de permutación se utiliza para aplicar cíclicamente una secuencia de códigos de permutación diferentes, lo que da lugar a la permutación del orden de los bits de las posiciones del registro para formar las direcciones para los símbolos OFDM sucesivos.

6. Un equipo de procesamiento de datos como el que se reivindica en la Reivindicación 5, en el que la secuencia 10 de códigos de permutación comprende dos códigos de permutación, que son

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0

Posiciones de bit de Ri 8 4 3 2 0 11 1 5 12 10 6 7 9

y

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0

Posiciones de bit de Ri 7 9 5 3 11 1 4 0 2 12 10 8 6

7. Un transmisor para transmitir datos utilizando Multiplexación por División de Frecuencia Ortogonal (OFDM) , incluyendo dicho transmisor un equipo de procesamiento de datos de acuerdo con cualquiera de las Reivindicaciones precedentes.

8. Un método para asignar símbolos de datos de entrada que hay que comunicar, a un número predeterminado de señales subportadoras de símbolos Multiplexados por División de Frecuencia Ortogonal, OFDM, estando determinado dicho número predeterminado de señales subportadoras de acuerdo con uno de una pluralidad de modos de operación, e incluyendo los símbolos de datos de entrada unos primeros conjuntos de símbolos de datos de entrada para ser asignados a unos primeros símbolos OFDM y unos segundos conjuntos de símbolos de datos de entrada para ser asignados a unos segundos símbolos OFDM, comprendiendo el método grabar en una memoria (100) el número predeterminado de símbolos de datos para ser asignados a las señales subportadoras OFDM,

leer de la memoria (100) los símbolos de datos para las subportadoras OFDM con el fin de establecer la asignación, realizándose la lectura en un orden diferente del de grabación, estando determinado dicho orden a partir 25 de un conjunto de direcciones, de tal modo que los símbolos de datos resultan entrelazados en las señales subportadoras,

generar el conjunto de direcciones, generándose una dirección para cada uno de los símbolos de entrada con el fin de asignar el símbolo de datos de entrada a una de las señales subportadoras, comprendiendo dicho la generación del conjunto de direcciones utilizar un registro (200) de desplazamiento con realimentación lineal que incluye un número predeterminado de posiciones de registro para generar una secuencia pseudoaleatoria de bits de acuerdo con un polinomio generador,

utilizar un circuito (210) de permutación que se utiliza para recibir el contenido de las posiciones del registro de desplazamiento con el fin de permutar el orden de los bits presentes en las posiciones del registro de acuerdo con un orden de permutación para formar una dirección, y

regenerar una dirección cuando una dirección generada excede una dirección válida máxima predeterminada, en donde uno de una pluralidad de modos de operación proporciona aproximadamente dieciséis mil subportadoras, proporcionando dichas aproximadamente dieciséis mil subportadoras la mitad o menos de la mitad de un número máximo de subportadoras en los símbolos OFDM de cualquiera de los modos de operación,

la dirección válida máxima predeterminada es aproximadamente dieciséis mil,

el registro (200) de desplazamiento con realimentación lineal dispone de trece posiciones de registro con un ´ ''´

polinomio generador R [0] 1[11] para registro

i [12] [0] [11] de

[0] el

i 11111 ii 111 111 1 11 11 i 11

desplazamiento con realimentación lineal, y el orden de permutación forma, junto con un bit adicional, una dirección de catorce bits, y

entrelazar los símbolos de datos de entrada tanto del primer como del segundo conjuntos de acuerdo con únicamente un proceso de entrelazamiento impar,

grabar los primeros conjuntos de símbolos de datos de entrada en una primera parte (401) de la memoria (100) 5 del entrelazador de acuerdo con un orden secuencial de los primeros conjuntos de símbolos de datos de entrada,

leer los primeros conjuntos de símbolos de datos de entrada de la primera parte (401) de la memoria (100) del entrelazador y asignarlos a las señales subportadoras de los primeros símbolos OFDM de acuerdo con un orden definido por el conjunto de direcciones,

grabar el segundo conjunto de símbolos de datos de entrada en una segunda parte (402) de la memoria (100) 10 del entrelazador de acuerdo con un orden secuencial de los segundos conjuntos de símbolos de datos de entrada, y

leer los segundos conjuntos de símbolos de datos de entrada de la segunda parte (402) de la memoria (100) del entrelazador y asignarlos a las señales subportadoras de los segundos símbolos OFDM de acuerdo con un orden definido por el conjunto de direcciones.

9. Un método como el que se reivindica en la Reivindicación 8, que comprende añadir un desplazamiento a la dirección de catorce bits formada, utilizando como módulo el número predeterminado de símbolos de subportadoras.

10. Un método como el que se reivindica en la Reivindicación 9, que comprende la generación del desplazamiento utilizando un generador (102) de direcciones de uno de la pluralidad de modos de operación, siendo el desplazamiento un desplazamiento aleatorio.

11. Un método como el que se reivindica en cualquiera de las Reivindicaciones 8, 9 ó 10, en el que el código de permutación forma la dirección Ri[n] de catorce bits para el i-ésimo símbolo de datos a partir del bit presente en la nésima posición R'i[n] del registro de acuerdo con un código definido mediante la tabla:

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0

Posiciones de bit de Ri 8 4 3 2 0 11 1 5 12 10 6 7 9

12. Un método como el que se reivindica en cualquiera de las Reivindicaciones 8 a 11, que comprende cambiar

el código de permutación, lo que da como resultado la permutación del orden de los bits de las posiciones del 25 registro para formar el conjunto de direcciones desde un símbolo OFDM a otro.

13. Un método como el que se reivindica en la Reivindicación 12, en el que el cambio del código de permutación, lo que da como resultado la permutación del orden de los bits de las posiciones del registro para formar las direcciones desde un símbolo OFDM a otro, incluye la utilización cíclica de una secuencia de códigos de permutación diferentes para los símbolos OFDM sucesivos.

14. Un método como el que se reivindica en la Reivindicación 13, en el que la secuencia de códigos de permutación comprende dos códigos de permutación, que son

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0

Posiciones de bit de Ri 8 4 3 2 0 11 1 5 12 10 6 7 9

y

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0

Posiciones de bit de Ri 7 9 5 3 11 1 4 0 2 12 10 8 6

15. Un método para la transmisión de símbolos de datos mediante un número predeterminado de señales subportadoras de símbolos Multiplexados por División de Frecuencia Ortogonal (OFDM) , comprendiendo dicho 35 método recibir un número predeterminado de símbolos de datos, y

asignar los símbolos de datos al número predeterminado de señales subportadoras de los símbolos OFDM de acuerdo con cualquiera de las Reivindicaciones 8 a 14.


 

Patentes similares o relacionadas:

Aparato de comunicación inalámbrica y procedimiento de generación de señales de referencia, del 29 de Julio de 2020, de Sun Patent Trust: Un aparato de comunicación para una estación base que comprende: un transmisor, el cual, en operación, transmite, a un terminal, información […]

Procedimiento y aparato para inserción de índice de bloque de código en un sistema celular de comunicación inalámbrica, del 29 de Julio de 2020, de SAMSUNG ELECTRONICS CO., LTD.: Un procedimiento de un terminal en un sistema de comunicación inalámbrica, comprendiendo el procedimiento: recibir, de una estación base, un bloque de información maestra, […]

Método y dispositivo de codificación, del 15 de Julio de 2020, de HUAWEI TECHNOLOGIES CO., LTD.: Un método de codificación, que comprende: realizar (S101), mediante un extremo de transmisión basado en un polinomio de verificación de redundancia cíclica, […]

Información de control en un sistema de comunicación inalámbrica, del 15 de Julio de 2020, de QUALCOMM INCORPORATED: Un procedimiento para enviar datos de tráfico e información de control en un sistema de comunicación inalámbrica, que comprende: realizar conformación de haces […]

Detección y comprobación de error de señalización de retroalimentación en sistemas de comunicación inalámbrica de MIMO, del 15 de Julio de 2020, de INTERDIGITAL TECHNOLOGY CORPORATION: Un método implementado en una unidad de transmisión recepción inalámbrica, WTRU, caracterizado por que el método comprende: proporcionar una pluralidad […]

Repetición de transmisiones de señales en sistemas de comunicación, del 15 de Julio de 2020, de SAMSUNG ELECTRONICS CO., LTD.: Un procedimiento para que un equipo de usuario, UE, transmita una señal de acuse de recibo en un sistema de comunicación, comprendiendo el procedimiento: transmitir la señal […]

Tramas Wi-Fi que incluyen extensiones de trama, del 1 de Julio de 2020, de QUALCOMM INCORPORATED: Un procedimiento de comunicación inalámbrica realizado por un aparato, que comprende: generar una trama para activar la transmisión […]

Control adaptativo de sobrecarga de pares en redes móviles, del 1 de Julio de 2020, de Microsoft Technology Licensing, LLC: Un método informatizado para ajustar adaptativamente una tasa de transacción en un nodo de la red móvil , el método informatizado que comprende: recibir […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .