GRADACION EXPANSIVA DE CPU CON RECONOCIMIENTO DE SUBCLASE DE INTERRUPCION DE E/S.
UNA INTERFACE DE LA CPU QUE RECONOCE UN GRAN NUMERO DE COLAS DE INTERRUPCION DE E/S EN UN SISTEMA DE PROCESAMIENTO DE DATOS LOGICAMENTE DIVIDIDO.
DIFERENTES PARTICIONES PUEDEN CONTENER DIFERENTES SISTEMAS OPERATIVOS HUESPED. LA INTERFACE DE LA CPU CONTROLA HASTA QUE PUNTO RESPONDEN LAS CPUS A LAS INTERRUPCIONES DE E/S PUESTAS EN NUMEROSAS COLAS CONTROLADAS POR EL HARDWARE. UN PROGRAMA HIPERVISOR PRINCIPAL COMUNICA CON LOS SISTEMAS OPERATIVOS HUESPED. LOS HUESPEDES UTILIZAN LAS INTERRUPCIONES DE E/S EN EL CONTROL DE LA COMUNICACION DE SUS PROGRAMAS EN LAS CPUS DE UN SISTEMA. LA INVENCION PERMITE QUE LAS DIFERENTES PARTICIONES HUESPED DEL SISTEMA EXCEDAN EL NUMERO DE SUBCLASES DE INTERRUPCION DE E/S (ISCS) CONSTRUIDAS EN EL SISTEMA, Y PERMITE QUE LOS CONTROLES DE COMUNICACION DE CADA SISTEMA OPERATIVO HUESPED SEA SENSIBLE A LAS DIFERENTES PRIORIDADES DE VARIOS PROGRAMAS QUE FUNCIONAN BAJO UN HUESPED RESPECTIVO. LA INVENCION PERMITE QUE LA CPU CONTROLE ESE SOPORTE ALERTANDO AL HUESPED DE LAS INTERRUPCIONES DE E/S PERMITIDAS, Y PROPORCIONA UN ACCESO CONTROLADO A LA CPU PARA PERMITIR EL MANEJO DEL HUESPED DIRECTO DE LAS INTERRUPCIONES DE E/S HUESPEDES.
Tipo: Resumen de patente/invención.
Solicitante: INTERNATIONAL BUSINESS MACHINES CORPORATION.
Nacionalidad solicitante: Estados Unidos de América.
Dirección: OLD ORCHARD ROAD, ARMONK, N.Y. 10504.
Inventor/es: CHOU, NORMAN CHO-CHUN, GUM, PETER HERMON, HOUGH, ROGER ELDRED, KIM, MOON JU, MAZUROWSKI, JAMES CHESTER, MCCAULEY, DONALD WILLIAM, SCALZI, CASPER ANTHONYSCANLON, JOHN FENTON, WYMAN, LESLIE WOOD.
Fecha de Publicación: .
Fecha Concesión Europea: 4 de Julio de 2001.
Clasificación Internacional de Patentes:
- G06F13/24 FISICA. › G06 CALCULO; CONTEO. › G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 13/00 Interconexión o transferencia de información u otras señales entre memorias, dispositivos de entrada/salida o unidades de procesamiento (circuitos de interfaz para dispositivos de entrada/salida específicos G06F 3/00; sistemas multiprocesadores G06F 15/16). › utilizando la interrupción (G06F 13/32 tiene prioridad).
- G06F9/46 G06F […] › G06F 9/00 Disposiciones para el control por programa, p. ej. unidades de control (control por programa para dispositivos periféricos G06F 13/10). › Disposiciones para la multiprogramación.
Patentes similares o relacionadas:
Método de planificación de ordenador virtual, del 24 de Junio de 2020, de HITACHI, LTD.: Un método de planificación para un ordenador virtual en un sistema informático en el que están instalados un OS anfitrión y un ordenador virtual, donde un […]
Aparatos y procedimientos de ampliación de servicios de aplicaciones, del 12 de Febrero de 2020, de QUALCOMM INCORPORATED: Un procedimiento para ampliar servicios de un dispositivo de usuario, que comprende: identificar una primera aplicación residente en el dispositivo […]
Función de interrupción de seguimiento de advertencias, del 25 de Diciembre de 2019, de INTERNATIONAL BUSINESS MACHINES CORPORATION: Un sistema informático para facilitar el procesamiento en un entorno informático, comprendiendo dicho sistema informático: una memoria; y un procesador […]
Aumento de protocolo de coherencia para indicar estado de transacción, del 4 de Diciembre de 2019, de INTERNATIONAL BUSINESS MACHINES CORPORATION: Un método implementado por ordenador para implementar un protocolo de coherencia, comprendiendo el método: enviar , por un procesador (112a) solicitante, […]
Módulo de interfaz, del 14 de Agosto de 2019, de AMADEUS S.A.S.: Un programa informático que comprende un módulo de interfaz para interactuar entre un módulo de comunicaciones y una pluralidad de instancias de módulos […]
Virtualización del espacio de configuración, del 15 de Mayo de 2019, de Microsoft Technology Licensing, LLC: Un procedimiento para gestionar las comunicaciones entre una máquina virtual y un dispositivo de I/O mediante una capa de virtualización, […]
Servidor de pasarela con micronúcleo, del 15 de Mayo de 2019, de Cassidian Cybersecurity SAS: Servidor de pasarela , caracterizado por que comprende: • un primer subsistema , con un nivel de medios , un nivel de comunicación y un […]
Gestor de procesos mejorado, del 9 de Mayo de 2019, de Bull S.A.S: Gestor de procesos informáticos, que comprende: - una memoria de datos de proceso , y - una unidad de procesamiento de proceso , capaz de ejecutar […]