DISPOSITIVO DE MEMORIA CON MEZCLADO NO PREDICTIBLE DE DIRECCIONES.

Dispositivo de memoria, con una memoria dotada de una serie de celdas de almacenamiento (10) y un dispositivo de selección (14) que selecciona una celda de almacenamiento (10) debido a una dirección lógica (23) suministrada con intermedio de un bus de direcciones (20),

accediendo entonces físicamente a dicha celda, comprendiendo el dispositivo de selección (14) un dispositivo de mezcla al azar (15) que, cuando se ha originado la operación de mezcla asigna una celda de almacenamiento (10) a una dirección lógica (23) transmitida al dispositivo de selección (14), teniéndose a continuación acceso físicamente a la celda de almacenamiento designada (10), caracterizado porque el dispositivo de mezcla al azar (15) lleva a cabo la designación de la dirección lógica a una celda de almacenamiento (10) de forma no predictible.

Tipo: Resumen de patente/invención.

Solicitante: GIESECKE & DEVRIENT GMBH.

Nacionalidad solicitante: Alemania.

Dirección: PRINZREGENTENSTRASSE 159,81677 MUNCHEN.

Inventor/es: BALDISCHWEILER, MICHAEL, ECKARDT, STEFAN.

Fecha de Publicación: .

Fecha Solicitud PCT: 11 de Mayo de 2000.

Fecha Concesión Europea: 4 de Diciembre de 2002.

Clasificación Internacional de Patentes:

  • G11C8/00 FISICA.G11 REGISTRO DE LA INFORMACION.G11C MEMORIAS ESTATICAS (dispositivos semiconductores para memorias H01L, p. ej. H01L 27/108 - H01L 27/11597). › Disposiciones para seleccionar una dirección en una memoria digital (circuitos auxiliares para memorias que utilizan dispositivos semiconductores G11C 11/4063, G11C 11/413, G11C 11/4193).

Países PCT: Austria, Bélgica, Suiza, Alemania, Dinamarca, España, Francia, Reino Unido, Grecia, Italia, Liechtensein, Luxemburgo, Países Bajos, Suecia, Mónaco, Portugal, Irlanda, Eslovenia, Finlandia, Rumania, Chipre, Oficina Europea de Patentes, Lituania, Letonia, Ex República Yugoslava de Macedonia, Albania, Armenia, Azerbayán, Bielorusia, Ghana, Gambia, Kenya, Kirguistán, Kazajstán, Lesotho, República del Moldova, Malawi, Federación de Rusia, Sudán, Sierra Leona, Tayikistán, Turkmenistán, República Unida de Tanzania, Uganda, Zimbabwe, Burkina Faso, Benin, República Centroafricana, Congo, Costa de Marfil, Camerún, Gabón, Guinea, Malí, Mauritania, Niger, Senegal, Chad, Togo, Organización Regional Africana de la Propiedad Industrial, Swazilandia, Guinea-Bissau, Organización Africana de la Propiedad Intelectual, Organización Eurasiática de Patentes.

Patentes similares o relacionadas:

DIRECCIONAMIENTO DE UNA MATRIZ DE MEMORIA., del 1 de Junio de 2005, de THIN FILM ELECTRONICS ASA: Método para el control de una pantalla o dispositivo de memoria direccionable por matriz pasiva, de células que comprenden un material polarizable eléctricamente que […]

SISTEMA ELECTRICO Y/O ELECTRONICO INTEGRADO A MEDIOS DE AISLAMIENTO DE UN MODULO FUNCIONAL, DISPOSITIVO Y PROCEDIMIENTO DE AISLAMIENTO Y USO CORRESPONDIENTES., del 1 de Febrero de 2003, de ETAT FRANCAIS REPRESENTE PAR LE DELEGUE GENERAL POUR L'ARMEMENT: Sistema eléctrico y/o electrónico integrado, que incluye al menos un módulo funcional conectado a una tensión de alimentación (Val) […]

DISPOSITIVO DE MEMORIA DE SEMICONDUCTORES., del 16 de Octubre de 2000, de SIEMENS AKTIENGESELLSCHAFT: LA INVENCION SE REFIERE A UN DISPOSITIVO DE MEMORIA DE SEMICONDUCTORES, CON VARIAS CELULAS DE MEMORIA , SITUADAS EN LOS PUNTOS DE CRUCE DE LINEAS […]

DISPOSITIVO DE MEMORIA DE SEMICONDUCTORES., del , de SIEMENS AKTIENGESELLSCHAFT: LA INVENCION SE REFIERE A UN DISPOSITIVO DE MEMORIA DE SEMICONDUCTORES, COMPUESTO DE VARIAS CELULAS DE MEMORIA (SZ), SITUADAS EN UN SUSTRATO SEMICONDUCTOR […]

CHIP CON CIRCUITO INTEGRADO, DE SEGURIDAD, CON PANTALLA CONDUCTORA., del 1 de Octubre de 1999, de GENERAL INSTRUMENT CORPORATION: UN MICROPROCESADOR DE CIRCUITO INTEGRADO QUE CONTIENE UNA ZONA DE SEGURIDAD EN LA QUE SE PROCESAN Y ALMACENAN DATOS DE SEGURIDAD, INCLUYE UNA […]

PROCEDIMIENTO PARA LA PROGRAMACION SELECTIVA DE UNA MEMORIA NO VOLATIL., del 16 de Septiembre de 1999, de SIEMENS AKTIENGESELLSCHAFT: PARA LA APLICACION SELECTIVA DE UNA TENSION NEGATIVA DE PROGRAMACION A UNA LINEA DE PALABRAS (WLI) DE UNA MEMORIA NO VOLATIL SE APLICA EN PRIMER LUGAR LA […]

PREVENCION DEL RECONOCIMIENTO DE DATOS SECRETOS ALMACENADOS EN CHIPS DE CIRCUITOS INTEGRADOS ENCAPSULADOS., del 1 de Agosto de 1996, de GENERAL INSTRUMENT CORPORATION OF DELAWARE: UN CHIP DE CIRCUITO INTEGRADO INCLUYE UN ELEMENTO DE MEMORIA QUE ALMACENA DATOS SECRETOS, UNA CAPA DE MATERIAL OPACO QUE ENCAPSULA EL […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .