CIP-2021 : G06F 30/00 : Diseño asistido por ordenador [CAD].
CIP-2021 › G › G06 › G06F › G06F 30/00[m] › Diseño asistido por ordenador [CAD].
Notas[n] de G06F 30/00:
G06F 30/10 · CAD geométrico.
G06F 30/12 · · que se caracterizan por entradas de diseño especialmente adaptadas para CAD, p. ej. interfaces gráficas de usuario [GUI] especialmente adaptadas para CAD.
G06F 30/13 · · Diseño arquitectónico, p. ej. diseño arquitectónico asistido por ordenador [CAAD] relativo al diseño de edificios, puentes, paisajes, plantas de producción o carreteras.
G06F 30/15 · · Diseño de vehículos, aeronaves o embarcaciones.
G06F 30/17 · · Diseño mecánico paramétrico o variacional.
G06F 30/18 · · Diseño de redes, p. ej. diseño basado en aspectos topológicos o de interconexión en sistemas de servicio, canalización, climatización [HVAC] o cableado (diseño de circuitos a nivel físico G06F 30/39; herramientas de planificación de redes para redes de comunicación inalámbrica H04W 16/18).
G06F 30/20 · Optimización, verificación o simulación del diseño (optimización, verificación o simulación del diseño de circuitos G06F 30/30).
G06F 30/22 · · que usan modelos de red de Petri.
G06F 30/23 · · que usan métodos de elemento finito [FEM] o métodos de diferencia finita [FDM].
G06F 30/25 · · que usan métodos basados en partículas.
G06F 30/27 · · que usan el aprendizaje automático, p. ej. inteligencia artificial, redes neuronales, máquinas de soporte vectorial [SVM] o entrenamiento del modelo.
G06F 30/28 · · que usan la dinámica de fluido, p. ej. que usan las ecuaciones de Navier-Stokes o dinámica de fluidos computacional [CFD].
G06F 30/30 · Diseño de circuitos.
G06F 30/31 · · Entrada de diseño, p. ej. editores especialmente adaptados para el diseño de circuitos.
G06F 30/32 · · Diseño de circuitos a nivel digital (circuitos reconfigurables G06F 30/34).
G06F 30/323 · · · Traducción o migración, p. ej. de un sistema lógico a otro sistema lógico, traducción del lenguaje de descripción hardware [HDL] o traducción de netlists.
G06F 30/327 · · · Síntesis lógica; Síntesis de comportamiento, p. ej. lógica de mapeo, HDL a netlist, lenguaje de alto nivel a RTL o netlist.
G06F 30/33 · · · Verificación del diseño, p. ej. simulación funcional o chequeo del modelo.
G06F 30/3308 · · · · que usan la simulación.
G06F 30/331 · · · · · con aceleración del hardware, p. ej. por medio de una matriz de puertas lógicas programable en campo [FPGA] o emulación.
G06F 30/3312 · · · · · Análisis de temporización.
G06F 30/3315 · · · · que usan el análisis de temporización estática [STA].
G06F 30/3323 · · · · que usan métodos formales, p. ej. comprobación de la equivalencia o comprobación de propiedades.
G06F 30/333 · · · Diseño para pruebas de ensayo [DFT], p. ej. cadena de escaneo o autocomprobación incorporada [BIST].
G06F 30/337 · · · Optimización del diseño.
G06F 30/34 · · para circuitos reconfigurables, p. ej. matrices de puertas lógicas programables en campo [FPGA] o dispositivos lógicos programables.
G06F 30/343 · · · Nivel lógico.
G06F 30/347 · · · Nivel físico, p. ej. localización o enrutamiento.
G06F 30/35 · · Diseño de circuitos insensibles al retardo, p. ej. asíncronos o autotemporizados.
G06F 30/36 · · Diseño de circuitos a nivel analógico.
G06F 30/367 · · · Verificación del diseño, p. ej. que usan la simulación, programa de simulación con énfasis en circuitos integrados [SPICE], métodos directos o métodos de relajación.
G06F 30/373 · · · Optimización del diseño.
G06F 30/38 · · Diseño de circuitos a nivel mixto respecto a señales analógicas y digitales.
G06F 30/39 · · Diseño de circuitos a nivel físico (diseño de niveles físicos para circuitos reconfigurables G06F 30/347).
G06F 30/392 · · · Distribución en planta o trazado, p. ej. particiones o emplazamiento.
G06F 30/394 · · · Enrutado (G06F 30/396 tiene prioridad).
G06F 30/3947 · · · · global.
G06F 30/3953 · · · · detallado.
G06F 30/396 · · · Metrónomo de coordinación de circuitos digitales.
G06F 30/398 · · · Verificación u optimización del diseño, p. ej. que usan la comprobación de las reglas de diseño [DRC], trazados frente a esquemas [LVS] o métodos de elemento finito [FEM] (procesos de diseño de corrección óptica de proximidad [OPC] G03F 1/36).