Método y sistema para personalización de chip de tarjeta inteligente.

Método para la personalización de al menos un chip (IC), destinado a ser integrado en una tarjeta inteligente,

que comprende un probador (T) asociado a un dispositivo FPGA (WB) conectado al chip (IC), el chip (IC) es parte de una oblea (W) que incluye una disposición de una pluralidad de chips, que comprende los siguientes pasos:

envío por medio del probador (T) de un primer código secreto (S1) al dispositivo FPGA (WB), dicho primer código secreto (S1) se almacena permanentemente en una memoria del probador (T),

envío por medio del dispositivo FPGA (WB) de un comando (C) al chip (IC) para iniciar una secuencia de una activación de modo de prueba,

envío por medio del chip (IC) de una señal (s) a un módulo de hardware desechable (HM) dispuesto en la oblea, dicho módulo de hardware (HM) devuelve una respuesta (r) que indica la presencia del chip (IC) en la oblea (W), generación y envío por medio el chip (IC) de un número aleatorio (R) al dispositivo FPGA (WB),

encriptación por medio del dispositivo FPGA (WB) de un segundo código secreto (S2) usando un algoritmo de encriptación secreto (E) parametrizado con el número aleatorio (R) y el primer código secreto (S1) y obtención de un primer criptograma M1≥ER,S1(S2),

envío por medio del dispositivo FPGA (WB) del primer criptograma M1≥ER, S1(S2) al chip (IC),

determinación por medio del chip (IC) de un segundo criptograma M2 ≥ F(E-1 R,S1(M1)) realizando una función booleana F mediante un resultado E-1 R,S(M1) obtenido desencriptando el primer criptograma (M1), utilizando el inverso (E-1) del algoritmo de encriptación secreto (E) parametrizado con el número aleatorio (R) y el primer código secreto (S1),

comparación por medio del chip (IC) del segundo criptograma (M2) con un resultado F(S2) obtenido, transportando la función de booleana F al segundo código secreto (S2) temporalmente almacenado en el chip (IC),

si el segundo criptograma (M2) corresponde con el resultado F(S2) obtenido por el transporte de la función booleana F al segundo código secreto (S2), liberación del modo de prueba, envío por medio del chip (IC) de un mensaje de respuesta (Res) al dispositivo FPGA (WB),

realización, por medio del dispositivo FPGA (WB), de la personalización del chip (IC) si el mensaje (Res) incluye una respuesta positiva (OK).

Tipo: Patente Internacional (Tratado de Cooperación de Patentes). Resumen de patente/invención. Número de Solicitud: PCT/EP2013/070889.

Solicitante: NAGRAVISION S.A..

Nacionalidad solicitante: Suiza.

Dirección: ROUTE DE GENEVE 22-24 1033 CHESEAUX-SUR-LAUSANNE SUIZA.

Inventor/es: MACCHETTI,MARCO, HAUTIER,ROAN, PERRINE,JÉRÔME.

Fecha de Publicación: .

Clasificación Internacional de Patentes:

  • G06F21/31 SECCION G — FISICA.G06 COMPUTO; CALCULO; CONTEO.G06F TRATAMIENTO DE DATOS DIGITALES ELECTRICOS (computadores en los que una parte del cálculo se efectúa hidráulica o neumáticamente G06D, ópticamente G06E; sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 21/00 Disposiciones de seguridad para la protección de computadores sus componentes, programas o datos contra actividades no autorizadas. › autenticación del usuario.
  • G06F21/44 G06F 21/00 […] › Programa o dispositivo de autenticación.
  • G06F21/57 G06F 21/00 […] › Certificados o mantenimiento de plataformas informáticas de confianza, p. ej.: recuperación de seguridad o power-downs, controles, control de versión del software del sistema, actualizaciones de seguridad o valoración de vulnerabilidades.
  • G06F21/76 G06F 21/00 […] › en circuitos integrados para aplicaciones específicas [ASIC] o dispositivos programables por campo, p. ej.: array de puertas programable por campo [FPGAs] o dispositivos de lógica programable [PLD].
  • H04L9/06 SECCION H — ELECTRICIDAD.H04 TECNICA DE LAS COMUNICACIONES ELECTRICAS.H04L TRANSMISION DE INFORMACION DIGITAL, p. ej. COMUNICACION TELEGRAFICA (disposiciones comunes a las comunicaciones telegráficas y telefónicas H04M; selección H04Q). › H04L 9/00 Disposiciones para las comunicaciones secretas o protegidas. › utilizando el aparato de cifrado registros de desplazamiento o memorias para la codificación por bloques, p. ej. sistema DES.
  • H04L9/08 H04L 9/00 […] › distribución de claves.
  • H04L9/14 H04L 9/00 […] › utilizando varias claves o algoritmos.

PDF original: ES-2619635_T3.pdf

 

Patentes similares o relacionadas:

Ofuscación o aleatorización mejorada para una identificación y verificación seguras de productos, del 1 de Mayo de 2019, de INEXTO SA: Procedimiento para ofuscar datos almacenados en una red, comprendiendo el procedimiento: definir y almacenar información descriptiva del estado de […]

Procedimiento para la programación de un chip de terminal móvil, del 23 de Abril de 2019, de Giesecke+Devrient Mobile Security GmbH: Procedimiento para la programación de un chip (SoC) para un terminal móvil, - programándose en una etapa preparatoria un número de serie (SENR) en el chip (SoC) […]

Procedimiento de utilización, a partir de un terminal, de datos criptográficos de un usuario almacenados en una base de datos, del 15 de Abril de 2019, de Idemia Identity & Security France: Procedimiento de utilización, mediante un módulo de seguridad (SM), de los datos criptográficos (Usk) de un usuario (U), almacenados en una base […]

Método anti-pirateo para la distribución de contenido digital, del 10 de Abril de 2019, de GEMALTO SA: Método de operación de un grupo (G) de receptores y transmisores para hacer la misma información (Kc) disponible para varios receptores […]

Procedimientos y aparatos que utilizan bancos de filtros para señales de espectro expandido de múltiples portadores, del 5 de Abril de 2019, de BATTELLE ENERGY ALLIANCE, LLC: Un procedimiento de transmisión de una señal de banco de filtros de múltiples portadores de espectro expandido, FB-MC-SS, que comprende: difundir al […]

Sistema de autenticación persistente que incorpora códigos de acceso de un solo uso, del 3 de Abril de 2019, de Haventec PTY LTD: Un método para mantener una autenticación continuada del usuario de una aplicación sin la necesidad de introducir y re-introducir un nombre de […]

Verificación de la participación en eventos basados en criptodivisas, del 27 de Marzo de 2019, de FUJITSU LIMITED: Un método de verificación segura de participación en un evento, el método que comprende: generar, por un servidor de autoridad central, […]

Método de procesamiento de la información y terminal, y medio de almacenamiento informático, del 27 de Marzo de 2019, de TENCENT TECHNOLOGY (SHENZHEN) COMPANY LIMITED: Un método de procesamiento de la información, comprendiendo el método: pre-adquirir la información de una primera imagen y generar y almacenar […]

Otras patentes de NAGRAVISION S.A.