DISPOSITIVO PARA JUSTIFICAR A INTERVALOS REGULARES UN TREN NUMERICO.
ESTE DISPOSITIVO JUSTIFICA A INTERVALOS REGULARES UN TREN DIGITAL CONSTITUIDO DE HILERAS DE BITS PROCEDENTES DE UN PRIMER ENLACE SINCRONO (1) ACOMPASADO POR UN PRIMER RELOJ (HE) Y QUE HA DE SER EMITIDO SOBRE UN SEGUNDO ENLACE SINCRONO (10) ACOMPASADO POR UN SEGUNDO RELOJ (HL).
COMPRENDE: MEDIA (5); ESCRITURA A LA MEMORIA INTERMEDIA; ORCIONA UNA DIRECCION DE LECTURA A LA MEMORIA INTERMEDIA; MEDIOS (12, 13) PARA CALCULAR EL VALOR DEL LLENADO (DELTAP) DE LA MEMORIA INTERMEDIA (5); ALOR (DELTAP) CON UN PRIMER Y UN SEGUNDO VALOR DE UMBRAL (NF, NE), Y PARA PRODUCIR UNA SEÑAL DE CONTROL DE JUSTIFICACION (JP, JN); ENTO DE UNA HILERA EMITIDA AL MISMO TIEMPO SOBRE LA SEGUNDA CONEXION (10). APLICACION EN LAS PASARELAS EN LA ENTRADA Y EN LAS REDES DE TELECOMUNICACION QUE UTILIZAN LA JERARQUIA DIGITAL SINCRONA.
Tipo: Resumen de patente/invención.
Solicitante: ALCATEL CIT.
Nacionalidad solicitante: Francia.
Dirección: 12 RUE DE LA BAUME,F-75008 PARIS.
Inventor/es: ETIENNE, JEAN-PAUL.
Fecha de Publicación: .
Fecha Concesión Europea: 20 de Septiembre de 2000.
Clasificación Internacional de Patentes:
- H04J3/07 ELECTRICIDAD. › H04 TECNICA DE LAS COMUNICACIONES ELECTRICAS. › H04J COMUNICACIONES MULTIPLEX (peculiar de la transmisión de información digital H04L 5/00; sistemas para transmitir las señales de televisión simultánea o secuencialmente H04N 7/08; en las centrales H04Q 11/00). › H04J 3/00 Time-division multiplex systems (H04J 14/08 takes precedence). › utilizando el empaquetado de impulsos para los sistemas con caudales de información diferentes o variables.
Patentes similares o relacionadas:
Aparato, procedimiento y medio para detectar una anomalía de carga útil usando la distribución en n-gramas de datos normales, del 20 de Septiembre de 2013, de THE TRUSTEES OF COLUMBIA UNIVERSITY IN THE CITY OF NEW YORK: Un procedimiento, llevado a cabo por un ordenador, de detección de cargas útiles anómalas transmitidas a través deuna red, que comprende las etapas de: recibir al menos una […]
Dispositivo de generación de flujo, procedimiento para calcular un nivel de llenado de un buffer de entrada en el seno de dicho dispositivo y procedimiento de regulación de flujo, del 4 de Septiembre de 2013, de Enensys Technologies: Dispositivo de generación de un flujo de datos de salida a partir de un flujo de datos de entrada quecomprende: - medios para recibir los […]
Método, dispositivo y sistema para multiplexar y mapear señales ópticas y demultiplexar y realizar el mapeo inverso de señales ópticas, del 22 de Agosto de 2012, de HUAWEI TECHNOLOGIES CO., LTD.: Un método para multiplexar y mapear señales ópticas, que comprende: obtener un objeto etiqueta que indica una relación de multiplexación […]
PROCEDIMIENTO Y SISTEMAS PARA LA PREVENCION DE LA EMULACION DE CODIGO INICIAL Y DE RELLENO DE DATOS, del 18 de Junio de 2010, de MICROSOFT CORPORATION: En un descodificador, un procedimiento que comprende: el relleno de una carga útil de datos en un flujo de datos con uno o más bits de relleno; estando el […]
PROCEDIMIENTO Y DISPOSICION DE CIRCUITO PARA ADAPTACION Y CONEXION DE UNA CORRIENTE DE DATOS., del 16 de Octubre de 2003, de SIEMENS SCHWEIZ AG: La invención se refiere a un procedimiento y un circuito para la adaptación y la conmutación a través de canales de datos que son transmitidos dentro […]
CIRCUITOS DIGITALES DE ESTABILIZACION DE RELOJ PARA REGENERACION DE SEÑALES DE RELOJ CON INESTABILIDAD MINIMA., del 1 de Enero de 2002, de TRANSWITCH CORPORATION: UN CIRCUITO PARA ELIMINAR LAS FLUCTUACIONES DE UN DISPOSITIVO DE SINCRONIZACION DIGITAL INCLUYE UNA RAM PARA RECIBIR UNA SEÑAL ENTRANTE […]
DISPOSICION DE REAJUSTE DE SINCRONISMO PARA SISTEMA DE TRANSMISION DE DATOS SDH., del 1 de Marzo de 2001, de MARCONI COMMUNICATIONS LIMITED: UN DISPOSITIVO DE RESINCRONISMO PARA USO EN UN DEMULTIPLEXADOR DE UN SISTEMA DE TRANSMISION DE DATOS SDH UTILIZA LOS DATOS DE JUSTIFICACION DE LOS BITS, […]
METODO Y CIRCUITO PARA OBTENER UN RELOJ ASINCRONO DE DESMAPEO, del 23 de Octubre de 2009, de HUAWEI TECHNOLOGIES CO., LTD.: Método para la obtención de un reloj asíncrono de desmapeo (demapping) (reloj ODU1), que comprende: la obtención de una señal de reloj (CLKa) con intervalos […]