PERFECCIONAMIENTOS EN DISPOSITIVOS DE CONMUTACION DE ESTADO SOLIDO.

Perfeccionamientos en dispositivos de conmutación de estado sólido,

que comprenden un cuerpo semiconductor, del cual una parte principal es de un primer tipo de conductividad, una primera región del primer tipo de conductividad, una segunda región de un segundo tipo de conductividad opuesto al primer tipo de conductividad, una región de puerta del segundo tipo de conductividad, estando mutuamente separadas la primera región, la segunda región y la región de puerta por partes de la masa principal, siendo la resistividad de la primera región, la segunda región y la región de puerta menores que la resistividad de la parte principal, eligiendose los parámetros del dispositivo de modo que alimentándose un primer voltaje a la presión de puerta, se forme una región de transición en el cuerpo del semiconductor que evita virtualmente el flujo de corriente entre la primera y la segunda regiones, y que, con un segundo voltaje alimentados a la región de puerta y con voltaje apropiados alimentados a la primera y la segunda regiones, se establece una corriente de resistencia relativamente baja entre la primera y la segunda regiones por doble inyección de portadores; caracterizado porque la primera y la segunda regiones y la región de puerta tienen cada una superficie contenida sobre la primera superficie principal del cuerpo semiconductor.

Tipo: Resumen de patente/invención.

Solicitante: WESTERN ELECTRIC COMPANY, INC..

Nacionalidad solicitante: Estados Unidos de América.

Dirección: 222 BROADWAY,NEW YORK-N.Y.10038.

Fecha de Solicitud: 19 de Diciembre de 1979.

Fecha de Publicación: .

Fecha de Concesión: 16 de Septiembre de 1980.

Clasificación Internacional de Patentes:

  • H01L21/76 ELECTRICIDAD.H01 ELEMENTOS ELECTRICOS BASICOS.H01L DISPOSITIVOS SEMICONDUCTORES; DISPOSITIVOS ELECTRICOS DE ESTADO SOLIDO NO PREVISTOS EN OTRO LUGAR (utilización de dispositivos semiconductores para medida G01; resistencias en general H01C; imanes, inductancias, transformadores H01F; condensadores en general H01G; dispositivos electrolíticos H01G 9/00; pilas, acumuladores H01M; guías de ondas, resonadores o líneas del tipo guía de ondas H01P; conectadores de líneas, colectores de corriente H01R; dispositivos de emisión estimulada H01S; resonadores electromecánicos H03H; altavoces, micrófonos, cabezas de lectura para gramófonos o transductores acústicos electromecánicos análogos H04R; fuentes de luz eléctricas en general H05B; circuitos impresos, circuitos híbridos, envolturas o detalles de construcción de aparatos eléctricos, fabricación de conjuntos de componentes eléctricos H05K; empleo de dispositivos semiconductores en circuitos que tienen una aplicación particular, ver la subclase relativa a la aplicación). › H01L 21/00 Procedimientos o aparatos especialmente adaptados para la fabricación o el tratamiento de dispositivos semiconductores o de dispositivos de estado sólido, o bien de sus partes constitutivas. › Realización de regiones aislantes entre los componentes.

Patentes similares o relacionadas:

METODO DE FABRICACION DE SUSTRATOS DE CIRCUITOS INTEGRADOS BASADOS ENTECNOLOGIA CMOS, del 8 de Septiembre de 2011, de UNIVERSIDAD POLITECNICA DE MADRID: Método de fabricación de sustratos de circuitos integrados basados en tecnología CMOS que comprende:- una primera etapa de depósito de una capa de material […]

METODO PARA LA FABRICACION DE UN CUERPO SEMICONDUCTOR., del 16 de Octubre de 2000, de CANON KABUSHIKI KAISHA: UN METODO PARA PREPARAR UN ELEMENTO SEMICONDUCTOR COMPRENDE UN PROCESO DE FABRICACION DE UN SUBSTRATO DE SI POROSO Y A CONTINUACION LA FORMACION […]

SEMICONDUCTOR CON AISLACION DE FOSO RELLENADO POR FLUJO., del 1 de Junio de 1998, de AT&T CORP.: SE DESCRIBE UN FOSO QUE PROVEE UNA AISLACION ELECTRICA ENTRE TRANSISTORES EN UN SUBSTRATO DE CIRCUITO INTEGRADO. SE RECUBRE EL FOSO CON UNA BARRERA […]

METODO MEJORADO DE PLANARIZACION DE TOPOLOGIAS EN ESTRUCTURAS DE CIRCUITOS INTEGRADOS., del 1 de Marzo de 1998, de ADVANCED MICRO DEVICES INC.: SE EXPONE UN METODO PARA HACER UNA ESTRUCTURA DE CIRCUITOS INTEGRADOS MUY PLANA QUE TIENE DEPOSITADAS PARTES DE OXIDO PLANAS CON RESPECTO AL NIVEL DE PARTES ADYACENTES […]

CIRCUITO INTEGRADO CMOS CON AISLAMIENTO PERFECCIONADO., del 16 de Enero de 1998, de AT&T CORP.: SE AISLA UNA DEPRESION TIPO P EN UN CIRCUITO INTEGRADO CMOS QUEDA AISLADA DE LA DEPRESION ADYACENTE TIPO N MEDIANTE UN CAMPO DE OXIDO CON UNA REGION DE SEPARACION […]

DISPOSITIVO SEMICONDUCTOR QUE TIENE UN SURCO AISLANTE Y METODO DE FABRICACION DEL MISMO., del 16 de Julio de 1996, de MITSUBISHI DENKI KABUSHIKI KAISHA: UNA ESTRUCTURA SEMICONDUCTORA COMPRENDE UNA REGION TIRISTORA PUERTA DE GIRO HACIA AFUERA (GR) Y UNA REGION DIODO (DR) CON UN AREA DE AISLAMIENTO […]

AISLANTE DE PAREDES LATERALES ACANALADAS POR OXIDACION DE POLISILICIO., del 16 de Mayo de 1996, de INTERNATIONAL BUSINESS MACHINES CORPORATION: SE DESCUBRE UN PROCESO PARA HACER CRECER UN DIOXIDO DE SILICIO RESISTENTE AL ACIDO SOBRE UNA SUPERFICIE MEDIANTE LA FORMACION DE UNA CAPA DE POLISILICIO Y EXPONIENDO ESTE POLISILICIO […]

TECNICA PARA USAR EN LA FABRICACION DE DISPOSITIVOS SEMICONDUCTORES QUE TIENEN CARACTERISTICAS SUBMICRO., del 1 de Marzo de 1994, de AMERICAN TELEPHONE AND TELEGRAPH COMPANY: SE OBTIENE RESOLUCION SUBMICRO EN LA FABRICACION DE TRANSISTORES UTILIZANDO TECNICAS DE PARED LATERAL. EN LA TECNICA DESCRITA SE FORMA UNA ABERTURA CON […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .