Procedimiento de codificación, procedimiento de descodificación, dispositivo de codificación y dispositivo de descodificación para códigos LDPC estructurados.

Un procedimiento de codificación para códigos de comprobación de paridad de baja densidad estructurados,

LDPC, que comprende:

determinar (801) una matriz base MbxNb usada para codificar, donde la matriz base comprende un bloque A de Mbx(Nb-Mb) correspondiente a bits sistemáticos y un bloque B de MbxMb correspondiente a bits de comprobación, la matriz base tiene K0 pares adyacentes superiores e inferiores, los K0 pares adyacentes superiores e inferiores tienen K1 pares adyacentes superiores e inferiores de un primer tipo y K2 pares adyacentes arriba y abajo de un segundo tipo, donde K0 = K1 + K2, los pares adyacentes superiores e inferiores son un conjunto constituido por dos elementos {hbij, hb((i+1) mod Mb)j} en la matriz base correspondiente a matrices cuadradas no nulas,

los pares adyacentes superiores e inferiores del primer tipo son pares adyacentes superiores e inferiores que son congruentes con (hbij-hb((i+1) mod Mb)j) mod Q = a y

los pares adyacentes superiores e inferiores del segundo tipo son pares adyacentes superiores e inferiores que son congruentes con (hbij-hb((i+1)mod Mb)j) mod Q = d

donde hbij representa un elemento en la fila iésima y la columna jésima de una matriz base y corresponde a una matriz cuadrada nula de zxz, una matriz identidad de zxz o una matriz de desplazamiento cíclico de una matriz identidad de zxz de una matriz de comprobación de paridad de un código LDPC estructurado, donde a y d no son iguales, a y d son números enteros mayores o iguales a 0 y menores o iguales a Q-1, Q es un factor del factor de expansión z del código LDPC estructurado, i es un índice de fila de la matriz base, j es un índice de columna de la matriz base, i = 0, 1, ..., Mb-1, j=0, 1, ..., Nb-1; y

de acuerdo con la matriz base y el factor de expansión z correspondiente a la matriz base, realizar (802) una operación de codificación LDPC para obtener una palabra de código de Nbxz bits basada en datos fuente de (Nb-Mb)xz bits, donde z es un número entero positivo mayor que 1, caracterizado por que

K0 es un número entero positivo mayor o igual a 6* Mb, K2 es un entero positivo mayor o igual a 0 y menor que 2*Mb y Q es 2.

Tipo: Patente Internacional (Tratado de Cooperación de Patentes). Resumen de patente/invención. Número de Solicitud: PCT/CN2014/085132.

Solicitante: ZTE CORPORATION.

Nacionalidad solicitante: China.

Dirección: ZTE Plaza, Keji Road South, Hi-Tech Industrial Park, Nanshan Shenzhen, Guangdong 518057 CHINA.

Inventor/es: Xu,Jun, XU,JIN, LI,LIGUANG, YUAN,ZHIFENG, TIAN,KAIBO.

Fecha de Publicación: .

Clasificación Internacional de Patentes:

  • H03M13/03 ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03M CODIFICACION, DECODIFICACION O CONVERSION DE CODIGO, EN GENERAL (por medio de fluidos F15C 4/00; convertidores ópticos analógico/digitales G02F 7/00; codificación, decodificación o conversión de código especialmente adaptada a aplicaciones particulares, ver las subclases apropiadas, p. ej. G01D, G01R, G06F, G06T, G09G, G10L, G11B, G11C, H04B, H04L, H04M, H04N; cifrado o descifrado para la criptografía o para otros fines que implican la necesidad de secreto G09C). › H03M 13/00 Codificación, decodificación o conversión de código para detectar o corregir errores; Hipótesis básicas sobre la teoría de codificación; Límites de codificación; Métodos de evaluación de la probabilidad de error; Modelos de canal; Simulación o prueba de códigos (detección o correción de errores para la conversión de código o la conversión analógico/digital, digital/analógica H03M 1/00 - H03M 11/00; especialmente adaptados para los computadores digitales G06F 11/08; para el registro de la información basado en el movimiento relativo entre el soporte de registro y el transductor G11B, p. ej. G11B 20/18; para memorias estáticas G11C). › Detección de errores o corrección de errores en transmisión por redundancia en la representación de los datos, es decir, palabras de código que contienen más dígitos que las palabras origen.
  • H03M13/11 H03M 13/00 […] › usando bits de paridad múltiple.

PDF original: ES-2788664_T3.pdf

 

Patentes similares o relacionadas:

Métodos de adaptación de velocidad para códigos LDPC, del 11 de Marzo de 2020, de TELEFONAKTIEBOLAGET LM ERICSSON (PUBL): Método de adaptación de velocidad de producción de un conjunto de bits codificados a partir de un conjunto de bits de información para la transmisión entre […]

Modulación codificada LDPC en combinación con 256QAM y OFDM, del 7 de Agosto de 2019, de Sun Patent Trust: Un método de generación de señal OFDM, Multiplexación por División de Frecuencia Ortogonal, que comprende: un paso de codificación de codificación […]

Modulación codificada LDPC con código BCH externo en combinación con 256QAM, del 7 de Agosto de 2019, de Sun Patent Trust: Una BICM, codificación y modulación intercalada en bits, procedimiento de codificación que comprende: una primera etapa de codificación de codificar […]

Aparato de comunicación inalámbrica y procedimiento de comunicación inalámbrica, del 24 de Julio de 2019, de Panasonic Intellectual Property Management Co., Ltd: Un dispositivo de comunicación inalámbrica que comprende: un generador de unidad de datos de protocolo de capa física, PPDU, adaptado para generar una unidad de datos […]

Intercalador de bits para un sistema de BICM con códigos de QC-LDPC, del 3 de Julio de 2019, de PANASONIC CORPORATION: Un procedimiento de intercalación de bits para intercalar bits de una palabra de código generada en base a un esquema de codificación de comprobación de paridad de baja densidad […]

Diseño de valores de cambio para códigos LDPC cuasi-cíclicos, del 5 de Junio de 2019, de TELEFONAKTIEBOLAGET LM ERICSSON (PUBL): Un transmisor inalámbrico que comprende un sistema de circuitos de procesamiento que funciona para: codificar bits de información usando una […]

Procedimiento y sistema para transmitir señales satelitales y receptor de las mismas, del 22 de Mayo de 2019, de RAI RADIOTELEVISIONE ITALIANA (S.P.A.): Procedimiento para transmitir una señal satelital que comprende una secuencia de datos MPEG-TS de tipo único que consiste en una secuencia […]

APARATO Y MÉTODO DE CODIFICACIÓN/DESCODIFICACIÓN DE CÓDIGOS DE BLOQUE DE COMPROBACIÓN DE PARIDAD DE BAJA DENSIDAD EN UN SISTEMA DE COMUNICACIÓN, del 27 de Diciembre de 2011, de SAMSUNG ELECTRONICS CO., LTD. POSTECH FOUNDATION: Un método de codificación de un vector de información en un aparato de transmisión de señal, comprendiendo el método: generar una palabra de código de bloque de comprobación […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .