Conversión paralelo/serie o viceversa (memorias digitales en las cuales la información es desplazada por escalones G 11 C 19/00) [4]

Subir.

CIP: H03M9/00, Conversión paralelo/serie o viceversa (memorias digitales en las cuales la información es desplazada por escalones G 11 C 19/00) [4]

Inventos patentados en esta categoría

  1. 1.-

    Sistema de memoria que comprende: banco de memoria para suministrar datos de lectura de flujo de bits en serie en respuesta a una operación de lectura y para recibir datos de escritura de flujo de bits en serie en respuesta a una operación de escritura; y ruta de datos en serie para unir los datos de lectura del flujo de bits en serie y los datos de escritura del flujo de bits en serie entre el banco de memoria y una interfaz de entrada/salida ; donde la ruta de datos en serie incluye un mediador de datos para recibir datos de acceso en serie desde la interfaz de entrada/salida, donde los datos de acceso incluyen un comando y una dirección, donde el mediador de datos incluye convertidor de datos...

  2. 2.-

    Un codificador en serie, que comprende: un medio para almacenar una pluralidad de bits de entrada de datos; un medio para almacenar una pluralidad de bits de entrada de selección; un medio para emitir en serie la pluralidad de bits de entrada de datos de acuerdo a una secuencia de selección de entrada generada por la pluralidad de bits de entrada de selección, caracterizado por comprender adicionalmente un medio para eliminar defectos de una salida de dicho medio de emisión en serie, generando por ello una salida de codificador en serie sin defectos, en el que dicho medio para eliminar defectos incluye una etapa de registro controlada por reloj que emite dos señales,...

  3. 3.-

    Un sistema de memoria, que comprende: por lo menos un banco de memoria ; y circuitos de interfaz configurados para comunicar con dicho por lo menos un banco de memoria ,teniendo los servicios de interfaz una serie de puertos de entrada y una serie de puertos de salida queson diferentes entre sí, estando configurada la serie de puertos de entrada para recibir señales desde circuitosexternos, estando configurada la serie de puertos de salida para entregar señales a los circuitos externos, siendo configurables los circuitos de interfaz para funcionar en una serie de modos, para...

  4. 4.-

    Un codificador serie que comprende: un medio para almacenar una pluralidad de bits de entrada de datos; un medio para almacenar una pluralidad de bits de entrada de selección; un medio para emitir en serie la pluralidad de bits de entrada de datos de acuerdo con una secuenciade selección de entrada generada por la pluralidad de bits de entrada de selección; un medio para eliminar unas perturbaciones de baja frecuencia de una salida de dicho medio de salidaserie, generando con ello una salida de codificador serie sin perturbaciones de baja frecuencia (dout) en elque dicho medio para la eliminación...

  5. 5.-

    PUERTOS DE DATOS DE ENTRADA/SALIDA.

    . Solicitante/s: ADVANCED MICRO DEVICES INC.. Inventor/es:

    LA PRESENTE INVENCION DESCRIBE UN CIRCUITO DE PUERTOS DE DATOS DE ENTRADA/SALIDA, QUE CONECTA UN BUS DE DATOS PARALELO CON UN BUS DE DATOS EN SERIE DE ENTRADA Y UN BUS DE DATOS EN SERIE DE SALIDA. EL PUERTO DE DATOS DE ENTRADA/SALIDA ES SELECTIVAMENTE OPERABLE EN EL MODO LINEAL O EN EL MODO POR BUFFERS (CIRCUITOS INTERMEDIOS O MEMORIA BUFFER). EL PUERTO DE ENTRADA/SALIDA SE COMPONE DE UN REGISTRO DE INTERFAZ QUE ESTA CONECTADO A UN BUS DE DATOS PARALELOS, UN BUS DE ENTRADA EN SERIE Y UN BUS DE SALIDA EN SERIE; UN REGISTRO PROVISIONAL QUE ESTA CONECTADO EN SERIE AL REGISTRO DE INTERFAZ; UN REGISTRO DE SALIDA QUE ESTA CONECTADO EN PARALELO AL REGISTRO PROVISIONAL Y CONECTADO EN SERIE A UN BUS EN SERIE; Y UN REGISTRO DE ENTRADA, QUE ESTA CONECTADO EN PARALELO AL REGISTRO PROVISIONAL Y EN SERIE A UN BUS EN SERIE.

  6. 6.-

    REGISTRO DE DESPLAZAMIENTO DE ENTRADA PARALELO DE N BITIOS A SALIDA PARALELO DE BITIOS VARIABLES.

    . Solicitante/s: ALCATEL. Inventor/es:

    LOS N-BITS PARALELOS DE DATOS SE INTRODUCEN EN UN REGISTRO DE DESPLAZAMIENTO DE SALIDA PARALELO EN PARALELO HECHO DE N + M N:1 MULTIPLEXORES PARALELOS Y SE PRODUCE LA SALIDA DE N-BITS PARALELOS TANTO DE DATOS PUROS COMO DE RELLENO EN DONDE, PARA CICLOS EN LOS CUALES SE INSERTAN BITS DE RELLENO, LOS BITS DE DATOS QUE NO HAN SALIDO SE HACEN RECIRCULAR PARA SALIR EN UN CICLO SUBSECUENTE SEGUIDOS POR LOS BITS DE DATOS QUE ENTRAN NUEVAMENTE, ESTO REPRESENTA UNA VENTAJA EN UNA TECNICA DE RELLENO DE BITS EN LA QUE PUEDE INICIARSE UNA FORMA ENVOLVENTE DE CARGA SINCRONA EN UNA UBICACION SELECCIONADA EN UN CICLO DE UNA SEÑAL DE TRANSPORTE SINCRONA MONITORIZANDO UNA SEÑAL DE INICIO DE CICLO Y SUMINISTRANDO UNA SEÑAL DE COMIENZO DE LA FORMA EN UN PUNTO SELECCIONADO DESPUES DE LA PRESENCIA DE LA SEÑAL DE INICIO DEL CICLO.

  7. 7.-

    CONVERTIDOR SERIE-PARALELO Y PARALELO-SERIE FOTONICO.

    . Solicitante/s: ALCATEL CIT. Inventor/es:

    EL PRESENTE DISPOSITIVO FOTONICO COMPRENDE UN CIRCUITO OPTICO INTEGRADO PLACIARIO CON UNA DISPOSICION PERIODICA DE ELEMENTOS AMPLIFICADORES SEMICONDUCTORES (20.N) Y DE GUIAS DE INTERCONEXION PASIVOS (10.N). ESTAN DISPUESTAS UNAS ENTRADAS Y UNAS SALIDAS OPTICAS (30.N) DE MANERA QUE LOS TIEMPOS DE PROPAGACION DE LAS SEÑALES ENTRE ENTRADAS Y/O SALIDAS SUCESIVAS SEAN IDENTICOS ENTRE SI. LA INVENCION SE APLICA A DISPOSITIVOS DE TRATAMIENTO DE SEÑALES OPTICAS BINARIAS DE FRECUENCIA DETERMINADA, PARTICULARMENTE PARA LA CONVERSION DE UN FLUJO DE INFORMACIONES DE TIPO SERIE EN UN FLUJO DE INFORMACION DE TIPO PARALELO Y VICEVERSA.

  8. 8.-

    DISPOSITIVO Y METODO DE SELECCION DE LOS TIEMPOS DE RETARDO DE IMPULSOS DE TRANSFERENCIA

    . Solicitante/s: ALCATEL N.V.. Inventor/es:

    UN SELECTOR DE FASES DE RETARDO DE CIRCUITO FILTRO DE TRANSFERENCIA ASEGURA LA TRANSFERENCIA EXACTA DE DATOS DESDE CIRCUITERIA DE GRAN VELOCIDAD A CIRCUITERIA DE BAJA VELOCIDAD, A TRAVES DEL USO DE UN MODULO DE FASES DE RETARDO, COMPRENDIENDO UNA PLURALIDAD DE FASES , Y UN MULTIPLEXOR ASOCIADO, PARA SELECCIONAR UNO DE LAS FASES DE RETARDO, PARA PROPORCIONAR LA RECEPCION EXACTA DE DATOS PARALELOS MEDIANTE LA CIRCUITERIA DE BAJA VELOCIDAD, DESDE LA CIRCUITERIA DE ALTA VELOCIDAD. EL SELECTOR DE FASES DE RETARDO DE CIRCUITO FILTRO DE TRANSFERENCIA INCORPORA UN MODULO DE IDENTIFICACION DE CANAL DE SINCRONIZACION, PARA DETECTAR LA INFORMACION DEL CANAL DE INFORMACION EN LOS CUADROS DE DATOS TRANSFERIDOS DESDE LA CIRCUITERIA DE ALTA VELOCIDAD A LA CIRCUITERIA DE BAJA VELOCIDAD, Y TAMBIEN INCLUYE LA CIRCUITERIA DE CONTROL PARA AJUSTAR LA FASE DE RETARDO SELECCIONADA, HASTA QUE SE DETECTA LA IDENTIFICACION DEL CANAL DE SINCRONIZACION.

  9. 9.-

    EL INVENTO ACTUAL SE REFIERE A LAS TECNICAS PARA CONVERSION BIDIRECCIONAL ENTRE UN PRIMER FORMATO QUE COMPRENDE TRENES BINARIOS EN SERIE CONCURRENTE N Y UN SEGUNDO FORMATO QUE COMPRENDE UN TREN BINARIO TDM PARALELO DE N PALABRAS, USANDO UN CONJUNTO DE ELEMENTOS DE ALMACENAJE, CADA TREN BINARIO QUE COMPRENDE M-BITS POR PALABRA. EN FUNCIONAMIENTO, LAS N PALABRAS DEL TREN BINARIO DE ENTRADA SE DESVIAN SECUENCIALMENTE EN UNA DIRECCION PREDETERMINADA DENTRO DEL CONJUNTO DE ELEMENTOS DE ALMACENAMIENTO DE FORMA QUE LAS N PALABRAS CAEN PARALELAS UNA CON LA OTRA A LO LARGO DE UN PRIMER EJE DEL CONJUNTO. DURANTE EL ULTIMO PERIODO DE SINCRONIZACION DE LAS N PALABRAS,...

  10. 10.-

    DISPOSICION PARA LA RECEPCION DE DATOS

    . Solicitante/s: BLAUPUNKT-WERKE GMBH. Inventor/es:

    CON UNA DISPOSICION PARA LA RECEPCION DE DATOS, LOS CUALES SE TRANSMITEN EN SERIES, PARTICULARMENTE EN CONJUNTO CON OTRAS INFORMACIONES, CON LO CUAL UN BLOQUE DE DATOS MUESTRA 26 BITS Y CUATRO BLOQUES DE DATOS ESTAN JUNTADOS A UN GRUPO, ESTA PREVISTO UN CONTADOR BINARIO DE OCHO CIFRAS, CON EL CUAL LAS CINCO CIFRAS DE MENOS VALENCIA DEL CONTADOR BINARIO ESTAN ACCIONADOS COMO CONTADOR -26- MODULO Y DOS CIFRAS BINARIAS COMO CONTADOR-CUATRO-MODULO.

  11. 11.-

    EN UN CONVERTIDOR DE VALORES TAL SE EXPLORAN LOS INDICIOS DE CODIGO (CS1-CS5) DE UN DISCO DE CODIGO (C) GIRATORIO DE UNA UNIDAD DE TANTEO (A) DE LUZ ELECTRICA. LOS VALORES BINARIOS (BNL-BN5) PROPORCIONADOS POR LA UNIDAD DE TANTEO (A) DE LOS VALORES DE MEDIDA (MN) DIGITALES INDIVIDUALES SE ENCUENTRAN EN LA ENTRADA PARALELA (PE1-PE5) DE UN REGISTRO DE DISCO SERIAL PARALELO, CUYA SALIDA DE SERIE (SA) ESTA CONECTADA SOBRE UNA CONDUCCION DE DATOS (DL) CON UN DISPOSITIVO DE ANALISIS (AW). UN CADENCIOMETRO (TGE) EXTERNO IMPULSA CON CADENCIA DE SEÑALES DE TANTEO (TF) EXTERNA POR UN LADO LA ENTRADA DE TANTEO (TE) DEL REGISTRO DE DISCO DE SERIE PARALELO (PSS) Y POR OTRO LADO SOBRE UN MIEMBRO DIFERENCIAL (DG) DE LA ENTRADA DE ASENTAMIENTO...

  12. 12.-

    CIRCUITO ELECTRONICO PARA SUMINISTRAR A UN DISPOSITIVO PROGRAMABLE DATOS EN SERIE PROCEDENTES DE UN BUS PARALELO.

    . Ver ilustración. Solicitante/s: ALCATEL STANDARD ELECTRICA, S.A.. Inventor/es:

    CIRCUITO ELECTRONICO PARA SUMINISTRAR A UN DISPOSITIVO PROGRAMABLE DATOS EN SERIE PROCEDENTES DE UN BUS PARALELO. QUE TIENE POR OBJETO EFECTUAR LA PROGRAMACION DEL DISPOSITIVO DESDE UN PROCESADOR CENTRAL, PARA LO QUE CUENTA CON UN INTERFAZ CUYA SALIDA ESTA CONECTADA A UN CONVERSOR PARALELO-SERIE QUE A SU VEZ ESTA CONECTADO AL DISPOSITIVO PROGRAMABLE AL OBJETO DE PROPORCIONARLE LOS DATOS DE PROGRAMACION. EL CIRCUITO ELECTRONICO INCLUYE ADEMAS UN GENERADOR DE SEÑALES QUE ESTA CONECTADO AL CONVERSOR PARALELO-SERIE , AL DISPOSITIVO CON INTERFAZ SERIE DE PROGRAMACION , AL INTERFAZ Y A UN BLOQUE DE CONTROL , AL OBJETO DE PROPORCIOANRLES LAS DISTINTAS SEÑALES QUE POSIBILITAN SU FUNCIONAMIENTO. EL BLOQUE DE CONTROL ESTA CONECTADO AL DISPOSITIVO PROGRAMABLE PARA PROPORCIONAR LA SEÑAL DE SELECCION DE DICHO DISPOSITIVO . EL PROCESADOR CENTRAL VE AL CIRCUITO ELECTRONICO COMO UN CONJUNTO DE DIRECCIONES DE ESCRITURA Y LECTURA.

  13. 13.-

    DISPOSITIVO PARA COMUNICACION DE ORDENADORES POR ENLACE RADIOLECTRICO

    . Solicitante/s: DE FELIPE HERNANDEZ, ALVARO.

    ESTE DISPOSITIVO PARA COMUNICACION DE ORDENADORES POR ENLACE RADIOELECTRICO PERMITE EL INTERCAMBIO DE DATOS ENTRE DOS O MAS ORDENADORES, SIN MEDIACION DE LINEAS DE TRANSMISION, MEDIANTE LA UTILIZACION DE UN TRANSMISOR/RECEPTOR DE RADIOFRECUENCIA. LAS PALABRAS DIGITALES A TRANSMITIR SON SERIALIZADAS Y CONVERTIDAS EN UNA SERIE ALTERNANTE DE DOS TONOS DE AUDIOFRECUENCIA, EN RECEPCION DEL MODO OPUESTO; DECODIFICA LOS DOS TONOS EN DOS ESTADOS LOGICOS, LOS PARALELIZA, Y PONE LA PALABRA ASI RECONSTRUIDA A DISPOSICION DEL ORDENADOR. TODO ELLO PERMITE LA COMUNICACION ENTRE ORDENADORES INSTALADOS PROVISIONALMENTE LEJOS DE LAS REDES DE COMUNICACION HABITUALES, INCLUSO A BORDO DE VEHICULOS, NAVES O AERONAVES EN MOVIMIENTO. TODO EL DISPOSITIVO ESTA REALIZADO CON COMPONENTES INTEGRADOS DE FACIL ADQUISICION Y LIMITADOS AL MINIMO IMPRESCINDIBLE, A FIN DE ECONOMIZAR CONSUMO Y PODER SER ALIMENTADOS DESDE LOS MISMOS ORDENADORES, FUNCIONANDO CON UNA UNICA TENSION DE ALIMENTACION DE CINCO VOLTIOS.

  14. 14.-

    UN DISPOSITIVO DE CONVERSIONES PARA UN SISTEMA DIGITAL.

    . Solicitante/s: STANDARD ELECTRICA, S.A..

    Resumen no disponible.

  15. 15.-

    Un sistema para formar un enlace digital multimedia, que comprende: un medio transmisor que comprende medios formadores de trama aguas abajo; un medio receptor que comprende medios eliminadores de trama aguas abajo; medios serializadores ; y medios deserializadores en el que: al menos un tipo de primeros datos multimedia de aguas abajo son introducidos a dichos medios formadores de trama de aguas abajo para generar primeros datos en paralelo con trama aguas abajo, dichos primeros datos paralelos con trama de aguas abajo son introducidos...

  16. 16.-

    Una estación de base que tiene un sistema de interfaz de bus serie/paralelo híbrido para transferir datos desde un controlador de control de ganancia a los controladores de ganancia de recepción y transmisión, estando caracterizado el sistema de la interfaz por comprender: un dispositivo de demultiplexión de bloques de datos para demultiplexar un bloque de datos del controlador del control de ganancia en m conjuntos de n bits y para añadir un bit de inicio a cada uno de los m conjuntos, en el que un...

  17. 17.-

    Un método empleado por una estación de base para transferir datos desde un primer nodo a un segundo nodo sobre i líneas , incluyendo el método; proporcionar un boque de datos; demultiplexar el bloque de datos en una pluralidad de grupos de bits, teniendo cada grupo una pluralidad de bits de datos; adicionar un bit de inicio a cada grupo de bits y proporcionar un bit de inicio a uno cualquiera de los grupos con un estado dado para indicar el inicio de la transferencia de bloques de datos, en la que los bits de inicio en combinación representan...

  18. 18.-

    Un sistema de interfaz de bus serie/paralelo híbrido que comprende: un dispositivo de demultiplexión de bloques de datos que tiene una entrada configurada para recibir un bloque de datos y demultiplexar el bloque de datos en una pluralidad de grupos de bits, teniendo cada grupo una pluralidad de bits de datos y estando configurado para añadir un bit de inicio a cada grupo, en el que un bit de inicio de uno cualquiera de los grupos de bits se proporciona con un estado dado para indicar el inicio de la transferencia de bloques de datos, y en el que los bits de inicio en combinación indican un dispositivo de destino; y para cada grupo de bits: un convertidor de...