Conversión de un código, en el cual la información está representada por una secuencia dada o por un número de dígitos, en un código en el cual...

Subir.

CIP: H03M7/00, Conversión de un código, en el cual la información está representada por una secuencia dada o por un número de dígitos, en un código en el cual la misma información está representada por una secuencia o por un número de dígitos diferentes [4]

Notas:
  • En los grupos 7/02 a 7/50, salvo indicación en contra, una invención está clasificada en el último lugar apropiado. [4]

Subcategorías:

Inventos patentados en esta categoría

  1. 1.-

    Un conjunto de parrilla para un reactor de lecho fluidizado , comprendiendo el conjunto de parrilla :una pluralidad de conductos de aire paralelos que se extienden lado a lado en un plano sustancialmentehorizontal y que definen entre ellos unos espacios a través de los cuales desciende material grueso desde ellecho fluidizado; una pluralidad de conjuntos de tobera fijados a cada conducto de aire para suministrar aire fluidizantedesde dentro del conducto de aire al lecho fluidizado, incluyendo cada uno de los conjuntos de tobera :una tobera formada por un tubo que tiene un extremo de entrada en comunicación de fluido con elconducto de aire y un extremo de salida en comunicación...

  2. 2.-

    Aparato para controlar una luminaria que incluye uno o más elementos emisores de luz enuno o más colores, suministrándose cada uno del uno o más elementos emisores de luz con corrienteeléctrica para producir luz, comprendiendo dicho aparato a) medios para ajustar la corriente eléctrica al uno o más elementos emisores de luz usandomodulación por ancho de pulso o modulación por código de pulsos, teniendo cada una de dicha modulaciónpor ancho de pulso y modulación por código de pulsos un ciclo de pulso; b) medios para modular un ancho de pulso para cada ciclo de pulso, aumentando así la resolución decontrol del uno o más elementos emisores de luz; caracterizado porque...

  3. 3.-

    CONVERTIDOR DE VELOCIDAD DE MUESTREO.

    . Ver ilustración. Solicitante/s: ERICSSON INC.. Inventor/es:

    SE DESCRIBE UN CONVERSOR DE TASAS DE MUESTRAS PARA CONVERTIR UNA CORRIENTE DE DATOS ENTRANTE QUE INCLUYE VARIAS MUESTRAS ENTRANTES (X) CON UNA TASA DE MUESTRAS EN UNA CORRIENTE DE DATOS SALIENTES QUE INCLUYE VARIAS MUESTRAS DE SALIDA (Y) CON OTRA TASA DE MUESTRAS. EL CONVERSOR UTILIZA UN ENFOQUE DE INTERPOLACION QUE EMPLEA UN ACUMULADOR DE NUMEROS INTEGROS PARA SEGUIR LA PISTA DE LA RELACION TEMPORAL ENTRE LAS MUESTRAS DE ENTRADA Y LAS DE SALIDA. TOMANDO COMO BASE EL VALOR DEL ACUMULADOR, EL PROCEDIMIENTO DETERMINA SI SE ESTAN UTILIZANDO LAS MUESTRAS DE ENTRADA CORRECTAS PARA CALCULAR LAS MUESTRAS DE SALIDA ACTUALES. EN CASO AFIRMATIVO, SE CALCULA LA MUESTRA DE SALIDA COMO FUNCION DE LAS MUESTRAS DE ENTRADA Y DEL VALOR DEL ACUMULADOR. EL CONVERSOR PROPORCIONA LA SOLIDEZ DE UN ENFOQUE DE CONVERSION BASADO EN CUADROS COMO FUNCION DE LAS MUESTRAS DE ENTRADA SIN NECESIDAD DE PRECALCULAR Y MEMORIZAR UN CUADRO, SIMPLIFICA LOS CALCULOS QUE SE EMPLEAN Y ES MENOS SENSIBLE A LOS ERRORES POR REDONDEO NUMERICO.

  4. 4.-

    PROCEDIMIENTO DE REMUESTREO EN TRANSMISION Y RECEPCION DE UNA SEÑAL DIGITAL CON TRASLACION EN BANDA DIGITAL.

    . Ver ilustración. Solicitante/s: DISEÑO DE SISTEMAS EN SILICIO, S.A.. Inventor/es:

    Procedimiento de remuestreo en transmisión y recepción de una señal digital con traslación en banda digital. El procedimiento realiza un remuestreo en recepción de una señal paso banda en el que la señal es trasladada a banda base con una frecuencia configurable y la señal banda base resultante es introducida en un diezmador . Asimismo realiza un remuestreo en transmisión donde la señal en banda base es interpolada para posteriormente ser trasladada a paso banda con una frecuencia configurable. El procedimiento permite corregir el error en frecuencia introducido por los conversores digital-analógico y analógico-digital . Además, el conjunto formado por la traslación en banda y el remuestreo propuesto permite simplificar la complejidad de los filtros de interpolación utilizados para generar las nuevas muestras de la señal digital.

  5. 5.-

    PROCEDIMIENTO Y DISPOSICION PARA LA TRANSMISION EN TIEMPO REAL DE DATOS COMPRIMIDOS.

    . Solicitante/s: SIEMENS AG. Inventor/es:

    Procedimiento para la transmisión en tiempo real de datos comprimidos, en el que: - se reciben datos útiles (N) y datos de relleno (F) como corriente de datos con velocidad constante de los datos (DRk) a través de una comunicación de conmutación de línea de una primera red de comunicaciones (ISDN), - se eliminan los datos de relleno (F) contenidos en la corriente de datos (DS1) de velocidad constante de los datos (DRk), - se reformatean los datos útiles (N) contenidos en la corriente de datos (DS1) de velocidad constante de los datos (DRk) y se transmiten como corriente de datos (DS2) con velocidad variable de los datos (DRv) a través de una comunicación orientada a paquetes de una segunda red de comunicaciones (UMTS).

  6. 6.-

    CONVERTIDOR Y COMPARADOR DE CODIGO BINARIO.

    . Solicitante/s: BRITISH AEROSPACE PUBLIC LIMITED COMPANY. Inventor/es:

    Un codificador para convertir una matriz binaria sin pesar de una o más dimensiones en un código termométrico como aquí se define, cuyo codificador comprende medios para introducir dicha matriz binaria sin pesar en unos medios de tratamiento que tienen una sucesión de una o más capas de celdas de manipulación de bitio, y cada celda incluye al menos dos entradas (a, b, etc) y al menos dos salidas (Ya, Yb, etc), e incluye en él uno o más elementos lógicos booleanos para desplazar bitios puestos en 1 en dicha matriz, en la dirección de una parte seleccionada de la citada matriz, con lo que se proporciona dicho código termométrico.

  7. 7.-

    GENERACION DE MATRICES PARA CODIFICACION Y DESCODIFICACION SIN PERDIDAS DE SEÑALES DE AUDIO MULTICANAL.

    . Ver ilustración. Solicitante/s: DOLBY LABORATORIES LICENSING CORPORATION. Inventor/es:

    Un método de descodificación, que comprende: - obtener un número N de señales de canal de entrada; - transformar las señales de canal de entrada mediante una matriz, que es puesta en práctica como una cascada de cuantificadores de matriz primitiva para proporcionar un número N de señales de canal de salida de la matriz; y - ordenar el número N de señales de canal de salida descodificadas, que responden a las señales de canal de salida de la matriz, en respuesta a la información de ordenación de canal derivada de las señales del canal de entrada.

  8. 8.-

    DISPOSITIVO DE GENERACION DE SEÑALES ANALOGICAS A PARTIR DE CONVERTIDORES ANALOGICO-DIGITALES, EN PARTICULAR PARA SINTESIS DIGITAL DIRECTA.

    . Ver ilustración. Solicitante/s: THOMSON-CSF. Inventor/es:

    LA INVENCION SE REFIERE A UN DISPOSITIVO DE GENERACION DE SEÑALES ANALOGICAS A PARTIR DE CONVERTIDORES ANALOGICO-DIGITAL. EL DISPOSITIVO LLEVA UNA UNIDAD DE GENERACION DE PALABRAS CODIFICADAS EN N BITS Y UN CONVERTIDOR ANALOGICO-DIGITAL CUYA ENTRADA ESTA CODIFICADA EN M BITS, ESTE LLEVA POR OTRA PARTE UN MODULADOR SIGMA-DELTA EN LA SALIDA DE LA PRIMERA UNIDAD , ESTANDO EL BUS SEPARADO EN M BITS DE PESOS FUERTES RESERVADOS PARA LA ENTRADA DEL CONVERTIDOR ANALOGICO-DIGITAL Y EN N-M BITS DE PESOS LIGEROS QUE ENTRAN EN EL MODULADOR SIGMA-DELTA SIENDO LA SALIDA DE ESTE MODULADOR UN BUS DE M BITS QUE SE AÑADE A LOS M BITS DE SALIDA DE LA UNIDA DE GENERACION DE LAS MUESTRAS POR MEDIOS DE ADICION DIGITAL, SIENDO M INFERIOR A N. APLICACION: PARTICULARMENTE A SINTETIZADORES DIGITALES.

  9. 9.-

    METODO DE CODIFICACION SIN PERDIDAS PARA DATOS EN FORMA DE ONDAS.

    . Ver ilustración. Solicitante/s: CRAVEN, PETER GRAHAM GERZON, PETER HERBERT. Inventor/es:

    EN UN METODO DE PROCESAMIENTO SIN PERDIDA DE UNA SEÑAL DE VALOR ENTERO EN UN FILTRO DE PREDICCION QUE INCLUYE UN CUANTIFICADOR, SE IMPLEMENTA UN NUMERADOR DEL FILTRO DE PREDICCION ANTERIOR AL CUANTIFICADOR Y SE IMPLEMENTA UN DENOMINADOR DEL FILTRO DE PREDICCION RECURSIVAMENTE ALREDEDOR DEL CUANTIFICADOR PARA REDUCIR LA VELOCIDAD DE DATOS MAXIMA DE UNA SEÑAL DE SALIDA. EN EL PROCESADOR SIN PERDIDA, EN CADA INSTANTE DE MUESTRA, UNA ENTRADA DEL CUANTIFICADOR ES SENSIBLE CONJUNTAMENTE A UN PRIMER VALOR DE MUESTRA DE UNA ENTRADA DEL FILTRO DE PREDICCION, UN SEGUNDO VALOR DE MUESTRA DE UNA ENTRADA DE SEÑAL AL FILTRO DE PREDICCION EN UN INSTANTE DE MUESTRA PREVIO, Y UN VALOR DE SALIDA DEL CUANTIFICADOR EN UN SUCESO DE MUESTRA PREVIO. EN UNA REALIZACION PREFERIDA, EL FILTRO DE PREDICCION INCLUYE CONFORMACION DE RUIDO PARA AFECTAR A LA SALIDA DEL CUANTIFICADOR.

  10. 10.-

    SE DESCRIBE UN METODO DE CONVERSION DE PALABRAS DE INFORMACION CON BITS-M EN UN SEÑAL MODULADA. PARA CADA PALABRA DE INFORMACION DE LAS SERIES, SE DISTRIBUYE UNA PALABRA CON UN CODIGO DE BITS-N. LAS PALABRAS DEL CODIGO DISTRIBUIDAS SON CONVERTIDAS EN UNA SEÑAL MODULADA. LAS PALABRAS DEL CODIGO SON DISTRIBUIDAS POR AL MENOS UN GRUPO (G11, G12) DE UN PRIMER TIPO Y AL MENOS UN GRUPO (G2) DE UN SEGUNDO TIPO. PARA CADA DISTRIBUCION DE CADA UNA DE LAS PALABRAS DEL CODIGO QUE PERTENECEN AL GRUPO (G11, G12) DEL PRIMER TIPO, EL GRUPO ASOCIADO ESTABLECE UN ESTADO DE CODIFICACION (S1, S4) DEL PRIMER TIPO. CUANDO SE DISTRIBUYE CADA UNA DE LAS PALABRAS DEL CODIGO QUE...

  11. 11.-

    AL CUANTIFICAR UNA SEÑAL DIGITAL POR CADA BANDA DE FRECUENCIA MEDIANTE UNAS UNIDADES DE CUANTIFICACION Y TRANSMITIR (TRANSMITIR O REGISTRAR) TAL SEÑAL DIGITAL CUANTIFICADA, UNA SEGUNDA INFORMACION DE LA PRECISION DE LA CUANTIFICACION (Q2A A Q2D) QUE INDICA UNA DIFERENCIA ENTRE LA PRIMERA INFORMACION DE LA PRECISION DE LA CUANTIFICACION (Q1A A Q1D) QUE SIRVE DE REFERENCIA Y SE CODIFICA UNA INFORMACION SOBRE LA PRECISION DE LA CUANTIFICACION ACTUAL (QA A QD) DE UNA UNIDAD DE DETERMINACION DE LA PRECISION DE LA CUANTIFICACION CUYA CODIFICACION SE LLEVA A CABO EN UNA UNIDAD DE CODIFICACION DE LA INFORMACION DE PRECISION DE LA CUANTIFICACION PARA TRANSMITIR LA INFORMACION DE PRECISION DE LA CUANTIFICACION CODIFICADA Y ASI LLEVAR A CABO UNA...

  12. 12.-

    SE PRESENTA UN APARATO PARA CONVERTIR UNA SEÑAL DIGITAL DS3 EN UN FORMATO DE MARCO DS3 EN UNA SEÑAL DIGITAL STS-1 EN UN FORMATO DE MARCO STS-1 COMO FUNCION DE UN GENERADOR DE IMPULSOS STS-1 LOCAL. UN MEDIO DE GENERACION DE CODIGO DS3 AIS/IDLE GENERA BYTES DE CODIGO DE STS-1/IDLE EN RESPUESTA A LA SEÑAL DEL GENERADOR DE IMPULSOS STS-1 LOCAL. UN CONTADOR DE BYTES DS3 CUENTA LOS BYTES DE CODIGO DS3/IDLE Y GENERANDO UNA CUENTA DE BYTES AIS/IDLE HACE POSIBLE QUE UNA SEÑAL DE CONTROL, SI EL NUMERO DE BYTES DE CODIGO DS3 AIS/IDLE ES MENOR QUE UN NUMERO PREDETERMINADO DE BYTES DS3, SEA MAPEADA EN UNA FILA DADA DEL MARCO...

  13. 13.-

    LA INVENCION PERMITE HACER UNA DISTINCION ENTRE AL MENOS DOS TIPOS DE INTERVALOS DE TIEMPO DE TRENES DE BITS DIGITALES EN SERIE QUE SON TRANSMITIDOS A TRAVES DE UN ENLACE ENTRE UN TRANSMISOR Y UN RECEPTOR Y LOS DERIVADOS DE LOS TRENES DE BITS DE DATOS PARALELOS QUE SON ENVIADOS AL TRANSMISOR A TRAVES DE UNA INTERFAZ Y SOMETIDOS A UNA CONVERSION DE PARALELO A EN SERIE EN EL TRANSMISOR. TRAS ANALIZAR LOS BITS DE DATOS PARALELOS DE UN INTERVALO DE TIEMPO, SE DECIDE EL TIPO DE CATEGORIA A LA QUE PERTENECE ESTE INTERVALO DE TIEMPO Y SE INSERTAN ENTONCES UNA PLURALIDAD DE BITS MARCADORES EN LOS INTERVALOS DE TIEMPO EN SERIE, PARA ASI OBTENER BUENAS CARACTERISTICAS DE TRANSMISION Y RESTAURAR TAMBIEN LOS INTERVALOS...

  14. 14.-

    PROCEDIMIENTO Y SISTEMA DE COMPRESION DE DATOS POR ALGORITMO EN ARBOL DE CONTEXTO.

    . Ver ilustración. Solicitante/s: KONINKLIJKE PTT NEDERLAND N.V. TECHNISCHE UNIVERSITEIT EINDHOVEN. Inventor/es:

    METODOS CONOCIDOS PARA CONSTRUIR UN ARBOL PARA UN ALGORITMO CONTEXTUAL DE ARBOL, PARA QUE LOS SIMBOLOS DE CODIFICACION CONSTRUYAN ARBOLES AÑADIENDO NODOS NECESITAN UNA CAPACIDAD DE MEMORIA GIGANTE QUE PUEDE REDUCIRSE EN EL CASO DE QUE NO SE AÑADAN AL ARBOL NODOS INNECESARIOS. ESTO DEBE REALIZARSE DEPENDIENDO DE LOS VALORES DE PARAMETROS QUE PERTENECEN A UN NODO Y DEFINIENDO CADA UNO EL NUMERO DE SIMBOLOS RECIBIDOS QUE TIENEN UN DETERMINADO VALOR.

  15. 15.-

    REGISTRO DE DESPLAZAMIENTO DE ENTRADA PARALELO DE N BITIOS A SALIDA PARALELO DE BITIOS VARIABLES.

    . Solicitante/s: ALCATEL. Inventor/es:

    LOS N-BITS PARALELOS DE DATOS SE INTRODUCEN EN UN REGISTRO DE DESPLAZAMIENTO DE SALIDA PARALELO EN PARALELO HECHO DE N + M N:1 MULTIPLEXORES PARALELOS Y SE PRODUCE LA SALIDA DE N-BITS PARALELOS TANTO DE DATOS PUROS COMO DE RELLENO EN DONDE, PARA CICLOS EN LOS CUALES SE INSERTAN BITS DE RELLENO, LOS BITS DE DATOS QUE NO HAN SALIDO SE HACEN RECIRCULAR PARA SALIR EN UN CICLO SUBSECUENTE SEGUIDOS POR LOS BITS DE DATOS QUE ENTRAN NUEVAMENTE, ESTO REPRESENTA UNA VENTAJA EN UNA TECNICA DE RELLENO DE BITS EN LA QUE PUEDE INICIARSE UNA FORMA ENVOLVENTE DE CARGA SINCRONA EN UNA UBICACION SELECCIONADA EN UN CICLO DE UNA SEÑAL DE TRANSPORTE SINCRONA MONITORIZANDO UNA SEÑAL DE INICIO DE CICLO Y SUMINISTRANDO UNA SEÑAL DE COMIENZO DE LA FORMA EN UN PUNTO SELECCIONADO DESPUES DE LA PRESENCIA DE LA SEÑAL DE INICIO DEL CICLO.

  16. 16.-

    METODO Y CIRCUITO PARA REALIZAR MEDIDAS DE DISPARIDAD DE FUNCIONAMIENTO.

    . Solicitante/s: ADVANCED MICRO DEVICES INC.. Inventor/es:

    SE PRESENTA UN CIRCUITO DE DISPARIDAD DE FUNCIONAMIENTO PARA DECODIFICACION 8B/10B QUE REDUCE EL CONSUMO DE ENERGIA Y REDUCE SUBSTANCIALMENTE EL NUMERO DE PUERTAS Y EL AREA DE SILICEO REQUERIDA EMPLEANDO UNA COMBINACION DE DISPOSITIVOS DE ESTADO Y LOGICA COMBINACIONAL EN VEZ DE DISPOSITIVOS COMBINACIONES EXCLUSIVAMENTE.

  17. 17.-

    INSTALACION DE DESCODIFICACION CMI Y DE RECUPERACION DEL RELOJ

    . Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es:

    PARA UNA INSTALACION DE DESCODIFICACION CMI Y DE RECUPERACION DEL RELOJ SE PROPONE UNA SOLUCION AMPLIAMENTE INTEGRABLE, QUE NO REQUIERE UN CIRCUITO INDEPENDIENTE PARA LA CORRECCION DE FASES Y PARA LA AMPLIFICACION Y QUE ADMITE UNA FLUCTUACION DE FASE EN TODO EL MARGEN DE FUNCIONAMIENTO. UN DESCODIFICADOR CMI CONOCIDO SE COMBINA CON UNA INSTALACION DE RECUPERACION DEL RELOJ CON ELEMENTOS (6,10B,11B) CONOCIDOS Y CON ELEMENTOS (15,16B,17B) NUEVOS, QUE CONTIENE UN SISTEMA DE PUERTAS CAPAZ DE EXTRAER DE LA SEÑAL DE DATOS (D1) CON CODIFICACION CMI UNA CANTIDAD DE IMPULSOS DE RELOJ SUPERIOR A LA POSIBLE HASTA AHORA. CON EXCEPCION DE LOS ELEMENTOS DE RETARDO Y DE UN CIRCUITO (12B) DE SELECCION DE LA FRECUENCIA DEL RELOJ, TODOS LOS ELEMENTOS SE HALLAN EN UN CIRCUITO INTEGRADO . IGUALMENTE CONTIENE TRANSFORMADORES DEL NIVEL DE ENTRARA Y DEL NIVEL DE SALIDA. LA INSTALACION SE PUEDE UTILIZAR EN EQUIPOS DIGITALES MULTIPLEX.

  18. 18.-

    PERFECCIONAMIENTOS INTRODUCIDOS EN UN APARATO DE N ETAPAS PARA DESARROLLAR EL COMPLEMENTO ARITMETICO DE VALORES BINARIOS DE N BITS.

    . Solicitante/s: RCA CORPORATION. Inventor/es:

    SE DESCRIBE UN APARATO QUE COMPRENDE UNA DISPOSICION DE CIRCUITO PARA FORMAR EL COMPLEMENTO A DOSES O EL COMPLEMENTO A UNOS DE NUMEROS BINARIOS DE N BITIOS. LA DISPOSICION DE CIRCUITO INCLUYE N ETAPAS, CADA UNA DE LAS CUALES CONTIENE UNA PUERTA NOR (NO-O) EXCLUSIVA. UN PRIMER TERMINAL DE ENTRADA DE LA PUERTA NOR EXCLUSIVA ESTA ACOPLADO PARA RECIBIR UN BITIO DEL VALOR DE ENTRADA Y UN SEGUNDO TERMINAL DE ENTRADA ESTA ACOPLADO PARA RECIBIR LA SEÑAL DE SALIDA PORTADORA DE LA ETAPA ANTERIOR. SE APLICA EN UNO LOGICO O UN CERO LOGICO AL SEGUNDO TERMINAL DE ENTRADA DE LA ETAPA QUE PROCESA EL BITIO MENOS SIGNIFICATIVO DE LA PALABRA BINARIA SI LA DISPOSICION DE CIRCUITO ES PARA PROPORCIONAR UN VALOR DE COMPLEMENTO A DOSES O DE COMPLEMENTO A UNOS, RESPECTIVAMENTE. TAMBIEN SE DESCRIBE LA APLICACION DE LA DISPOSICION DE CIRCUITO EN UN CIRCUITO DE VALORES ABSOLUTOS, COMPLEMENTANDOSE SOLO LOS VALORES NEGATIVOS Y QUEDANDO SIN MODIFICAR LOS VALORES POSITIVOS.

  19. 19.-

    SE SUMINISTRA UN APARATO DE DECODIFICACION DE AUDIO PARA RECIBIR UNA CORRIENTE DE BITS EN BASE BLOQUE A BLOQUE, DECODIFICANDO UN BLOQUE DE LA CORRIENTE DE BITS PARA FORMAR DATOS DE AUDIO DECODIFICADOS PARA UNA PLURALIDAD DE CANALES, Y ALMACENANDO LOS DATOS DE AUDIO DECODIFICADOS PARA CADA UNO DE LA PLURALIDAD DE CANALES EN EL DISPOSITIVO DE MEMORIA, MEZCLANDO DE DICHA FORMA EN SU SALIDA LOS DATOS DE AUDIO DECODIFICADOS PARA CADA UNO DE LA PLURALIDAD DE CANALES. EL APARATO DE DECODIFICACION DE AUDIO INCLUYE UNA SECCION DE OPERACION...

  20. 20.-

    TRANSMISION DE UNA SEÑAL DE FLUJO DE BITS

    . Ver ilustración. Solicitante/s: KONINKLIJKE PHILIPS ELECTRONICS N.V.. Inventor/es:

    Señal de transmisión que comprende una señal de flujo de bits residual de datos comprimidos, obteniéndose la señal de flujo de bits residual de datos comprimidos mediante compresión de datos de una señal de flujo de bits residual, obteniéndose la señal de flujo de bits residual combinando una señal de flujo de bits de 1 bit y una señal de flujo de bits prevista, obteniéndose la señal de flujo de bits prevista llevando a cabo una etapa de previsión sobre la señal de flujo de bits de 1 bit o la señal de flujo de bits residual, caracterizada porque la señal de flujo de bits de 1 bit se genera por medio de un modulador sigma-delta y la señal de flujo de bits residual de datos comprimidos se obtiene aplicando codificación de entropía a la señal de flujo de bits residual en respuesta a una señal de probabilidad, en la que la señal de probabilidad se deriva a partir de la señal de flujo de bits prevista.

  21. 21.-

    Un procedimiento de codificación de información de la deformación de un objeto en 3 dimensiones (3D), en el que se describe la información sobre los vértices que conforman la forma del objeto en 3D mediante un procedimiento de entramado clave para llevar a cabo la deformación del objeto en 3D, comprendiendo el procedimiento de codificación, (a) extraer las claves que indican las posiciones de los entramados clave sobre un eje temporal, indicando los valores clave la información de las características de los entramados clave, y la información relacionada, analizando sintácticamente del nodo la información del objeto en 3D, y caracterizado por las etapas de: (b) generar la información de la conectividad del vértice...

  22. 22.-

    PROCEDIMIENTO PARA CODIFICAR POSICIONES DE ELEMENTOS DE DATOS EN UNA ESTRUCTURA DE DATOS

    . Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es:

    Procedimiento para codificar posiciones de elementos de datos en una estructura de datos, en el que a los elementos de datos se les asignan códigos de posición en una secuencia predeterminada, caracterizado porque - los códigos de posición se eligen tal que para posiciones de otros elementos de datos entre las posiciones de dos elementos de datos contiguos pueden otorgarse otros códigos de posición para la codificación de posición de otros elementos de datos, siendo la longitud de código al menos otro código de posición mayor que la longitud más larga de las longitudes de código de los códigos de posición de dos elementos de datos contiguos, - los códigos de posición representan números racionales.