UN DISPOSITIVO DE ALMACENAMIENTO PARA RECIBIR UNA SEÑAL DE ENTRADA Y PROCESARLA PARA UNA SALIDA DE INFORMACION.

Un dispositivo de almacenamiento para recibir una señal de entrada y procesarla para una salida de información,

caracterizado porque comprende; un convertidor digital a analógico, con una compuerta de salida y una pluralidad de terminales de entrada, medios que tiene una compuerta de entrada para mantener una representación digital de una señal que ocurre en su puerta de entrada en el más reciente de una serie de tiempos discretos que ocurren periódicamente cono una entrada a los terminales del convertidor digital a analógico, siendo por ello la señal en la salida del convertidor digital a analógico igual a K3e + EA en donde K3 es una primera constante, e es la entrada, en el más reciente de los tiempos discretos, a los medios para mantener una representación digital y EA es una segunda constante; y medios que tienen una compuerta de salida y compuertas de entrada primera y segunda, estando la compuerta de salida conectada a la compuerta de entrada de los medios para mantener una representación digital, recibiendo la primera compuerta de entrada la entrada del dispositivo y estando conectada la segunda compuerta de entrada a la compuerta de salida del convertidor digital a analógico, para producir una señal en su compuerta de salida igual a la suma de la primera cantidad proporcional a señales que ocurren en su primera compuerta de entrada, una segunda cantidad proporcional a señales que ocurren en su segunda compuerta de entrada, y una tercera constante.

Tipo: Resumen de patente/invención.

Solicitante: COMBUSTION ENGINEERING, INC..

Nacionalidad solicitante: Estados Unidos de América.

Fecha de Solicitud: 30 de Abril de 1977.

Fecha de Publicación: .

Fecha de Concesión: 5 de Octubre de 1978.

Clasificación Internacional de Patentes:

  • G06J1/00 FISICA.G06 CALCULO; CONTEO.G06J DISPOSICIONES DE CALCULO HIBRIDO (dispositivos de cálculo óptico híbrido G06E 3/00; sistemas de computadores basados en modelos de cálculo específicos G06N; redes neuronales para el tratamiento de datos de imagen G06T; conversión analógico/digital en general H03M 1/00). › Disposiciones de cálculo híbrido (computadores analógicos programados digitalmente G06G 7/06).

Patentes similares o relacionadas:

FILTRO ADAPTATIVO CON BAJO RETARDO DE RENDIMIENTO., del 16 de Octubre de 1999, de NOISE CANCELLATION TECHNOLOGIES, INC.: UN SISTEMA DE FILTRO CON BAJO RETRASO DEL RENDIMIENTO TOTAL QUE TIENE AL MENOS DOS FILTROS PARALELOS, BIEN DE DATOS MUESTREADOS O CONTINUOS, EN DONDE UNO DE LOS FILTROS […]

CONTADOR ELECTRICO CON GANANCIA VARIABLE Y CON CONVERTIDOR SIGMA-DELTA., del 1 de Agosto de 1999, de SCHLUMBERGER INDUSTRIES S.A.: UN DISPOSITIVO CONTADOR DE ELECTRICIDAD INCLUYE AL MENOS UN CONVERTIDOR SIGMA-DELTA ADAPTADO PARA EXTRAER UNA SERIE DE IMPULSOS DIGITALES, UNOS […]

CIRCUITO INTEGRADO CON PARTES ANALOGICAS Y DIGITALES INCLUYENDO MODELADO TERMICO., del 16 de Junio de 1999, de EATON CORPORATION: UN MONOLITICO HIBRIDO IC QUE ESTA TIPIFICADO PARA CONTROLAR VARIOS TIPOS DE CIRCUITOS ELECTRICOS, TALES COMO INTERRUPTORES AUTOMATICOS, CONTROLADORES […]

INTEGRADORES., del 1 de Febrero de 1994, de INTERNATIONAL CONTROL AUTOMATION FINANCE S.A.: UN INTEGRADOR ELECTRONICO UTILIZA UN CONVERTIDOR DE VOLTAJE A FRECUENCIA (U1) PARA CONVERTIR UN VOLTAJE LINEAL (VIN) A UNA FRECUENCIA DE ENTRADA (FOUT'). UN CONTADOR BINARIO […]

MULTIPLICADOR DE MULTIENTRADAS DE CUATRO CUADRANTES, del 16 de Enero de 1994, de SIEMENS AKTIENGESELLSCHAFT: PARA MULTIPLICAR VARIAS SEÑALES CON UNA MISMA SEÑAL AMPLIADA, SE UTILIZA UN MULTIPLICADOR DE CAUTRO CUADRANTES SOBRE LA BASE DE LA VELULA GILBERT, PARA LO QUE LOS TRANSISTORES […]

RED DE OPTIMIZACION PARA LA DESCOMPOSICION DE SEÑALES., del 16 de Diciembre de 1993, de AMERICAN TELEPHONE AND TELEGRAPH COMPANY: RED ELECTRICA QUE CONSTA DE AMPLIFICADORES ANALOGICOS CON UNA MATRIZ DE INTERCONEXION DE RESISTENCIA QUE CONECTA LA SALIDA DE CADA AMPLIFICADOR CON LA ENTRADA […]

CIRCUITO DE TRATAMIENTO DE SEÑALES ANALOGICAS PERIODICAS, del 16 de Marzo de 1981, de THOMSON-CSF: CIRCUITO DE TRATAMIENTO DE SEÑALES ANALOGICAS PERIODICAS. UNA MEMORIA DEL TIPO DE REGISTRO RECIRCULA LA INFORMACION SOBRE SI MISMA A […]

DISPOSITIVO DE CIRCUITO PARA LA MULTIPLICACION DE UN NUMERO BINARIO POR UN FACTOR AJUSTABLE ANALOGICAMENTE, del 16 de Abril de 1980, de KRAUTKRAMER GMBH: Dispositivo de circuito para la multiplicación de un número binario por un factor ajustable analógicamente, especialmente para la consideración […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .